亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

DDR-SDRAM

  • XAPP708 -133MHz PCI-X到128MB DDR小型DIMM存儲(chǔ)器橋

      The Virtex-4 features, such as the programmable IDELAY and built-in FIFO support, simplifythe bridging of a high-speed, PCI-X core to large amounts of DDR-SDRAM memory. Onechallenge is meeting the PCI-X target initial latency specification. PCI-X Protocol Addendum tothe PCI Local Bus Specification Revision 2.0a ([Ref 6]) dictates that when a target signals adata transfer, "the target must do so within 16 clocks of the assertion of FRAME#." PCItermination transactions, such as Split Response/Complete, are commonly used to meet thelatency specifications. This method adds complexity to the design, as well as additional systemlatency. Another solution is to increase the ratio of the memory frequency to the PCI-X busfrequency. However, this solution increases the required power and clock resource usage.

    標(biāo)簽: PCI-X XAPP DIMM 708

    上傳時(shí)間: 2013-11-24

    上傳用戶:18707733937

  • This leon3 design is tailored to the Altera NiosII Startix2 Development board, with 16-bit DDR SDR

    This leon3 design is tailored to the Altera NiosII Startix2 Development board, with 16-bit DDR SDRAM and 2 Mbyte of SSRAM. As of this time, the DDR interface only works up to 120 MHz. At 130, DDR data can be read but not written. NOTE: the test bench cannot be simulated with DDR enabled because the Altera pads do not have the correct delay models. * How to program the flash prom with a FPGA programming file 1. Create a hex file of the programming file with Quartus. 2. Convert it to srecord and adjust the load address: objcopy --adjust-vma=0x800000 output_file.hexout -O srec fpga.srec 3. Program the flash memory using grmon: flash erase 0x800000 0xb00000 flash load fpga.srec

    標(biāo)簽: Development Startix2 tailored Altera

    上傳時(shí)間: 2014-01-19

    上傳用戶:chongcongying

  • 這個(gè)設(shè)計(jì)是使用Virtex-4實(shí)現(xiàn)DDR的控制器的

    這個(gè)設(shè)計(jì)是使用Virtex-4實(shí)現(xiàn)DDR的控制器的,設(shè)計(jì)分為三個(gè)主要模塊:Front-End FIFOs,DDR SDRAM Controller和Datapath Module。其中主要是DDR SDRAM Controller,當(dāng)然還有測(cè)試模塊。

    標(biāo)簽: Virtex DDR 控制器

    上傳時(shí)間: 2017-05-20

    上傳用戶:llandlu

  • DDR_SDRAM_verilog.rar

    DDR SDRAM控制器verilog代碼及中文說(shuō)明文檔,注釋非常詳細(xì)。

    標(biāo)簽: DDR_SDRAM_verilog

    上傳時(shí)間: 2013-07-02

    上傳用戶:wanghui2438

  • 基于FPGA的圖像處理平臺(tái)及3D加速引擎的設(shè)計(jì).rar

    3D加速引擎是3D圖形加速系統(tǒng)的重要組成部分,以往在軟件平臺(tái)上對(duì)3D引擎的研究,實(shí)現(xiàn)了復(fù)雜的渲染模型和渲染算法,但這些復(fù)雜算法與模型在FPGA上綜合實(shí)現(xiàn)具有一定難度,針對(duì)FPGA的3D加速引擎設(shè)計(jì)及其平臺(tái)實(shí)現(xiàn)需要進(jìn)一步研究。 本文在研究3D加速引擎結(jié)構(gòu)的基礎(chǔ)上,實(shí)現(xiàn)了基于FPGA的圖像處理平臺(tái),使用模塊化的思想,利用IP核技術(shù)分析設(shè)計(jì)實(shí)現(xiàn)了3D加速管道及其他模塊,并進(jìn)行了仿真、驗(yàn)證、實(shí)現(xiàn)。 圖像處理平臺(tái)選用Virtex-Ⅳ FPGA為核心器件,并搭載了Hynix HY5DU573222F-25、AT91FR40162S、XCF32P VO48及其他組件。 為滿足3D加速引擎的實(shí)現(xiàn)與驗(yàn)證,設(shè)計(jì)搭建的圖像處理平臺(tái)還實(shí)現(xiàn)了DDR-SDRAM控制器模塊、VGA輸出模塊、總線控制器模塊、命令解釋模塊、指令寄存器模塊及控制寄存器模塊。 3D加速引擎設(shè)計(jì)包含3D加速渲染管道、視角變換管道、基元讀取、頂點(diǎn)FIFO、基元FIFO、寫內(nèi)存等模塊。針對(duì)FPGA的特性,簡(jiǎn)化、設(shè)計(jì)、實(shí)現(xiàn)了光照管道、紋理管道、著色管道和Alpha融合管道。 最后使用Modelsim進(jìn)行了仿真測(cè)試和圖像處理平臺(tái)上的驗(yàn)證,其結(jié)果表明3D加速引擎設(shè)計(jì)的大部分功能得到實(shí)現(xiàn),結(jié)果令人滿意。

    標(biāo)簽: FPGA 3D加速 圖像

    上傳時(shí)間: 2013-07-30

    上傳用戶:lepoke

  • 高速并行信號(hào)處理板數(shù)據(jù)接口與控制的FPGA設(shè)計(jì)

    隨著信息社會(huì)的發(fā)展,人們要處理的各種信息總量變得越來(lái)越大,尤其在處理大數(shù)據(jù)量與實(shí)時(shí)處理數(shù)據(jù)方面,對(duì)處理設(shè)備的要求是非常高的。為滿足這些要求,實(shí)時(shí)快速的各種CPU、處理板應(yīng)運(yùn)而生。這類CPU與板卡處理數(shù)據(jù)速度快,效率高,并且不斷的完善與發(fā)展。此類板卡要求與外部設(shè)備通訊,同時(shí)也要進(jìn)行內(nèi)部的數(shù)據(jù)交換,于是板卡的接口設(shè)備調(diào)試與內(nèi)部數(shù)據(jù)交換也成為必須要完成的工作。本文所作的工作正是基于一種高速通用信號(hào)處理板的外部接口和內(nèi)部數(shù)據(jù)通道的設(shè)計(jì)。 本文首先介紹了通用信號(hào)處理板的應(yīng)用開發(fā)背景,包括此類板卡使用的處理芯片、板上設(shè)備、發(fā)展概況以及和外部相連的各種總線概況,同時(shí)說(shuō)明了本人所作的主要工作。 其次,介紹了PCI接口的有關(guān)規(guī)范,給出了通用信號(hào)處理板與CPCI的J1口的設(shè)計(jì)時(shí)序;介紹了DDR存儲(chǔ)器的概況、電平標(biāo)準(zhǔn)以及功能寄存器,并給出了與DDR.存儲(chǔ)器接口的設(shè)計(jì)時(shí)序;介紹了片上主要數(shù)據(jù)處理器件TS-202的有關(guān)概況,設(shè)計(jì)了板卡與DSP的接口時(shí)序。 再次,介紹了Altera公司FPGA的程序設(shè)計(jì)流程,并使用VHDL語(yǔ)言編程完成各個(gè)模塊之間的數(shù)據(jù)傳遞,并重點(diǎn)介紹了DDR控制核的編寫。 再次,介紹了WDM驅(qū)動(dòng)程序的結(jié)構(gòu),程序設(shè)計(jì)方法等。 最后,通過(guò)從工控機(jī)向通用信號(hào)處理板寫連續(xù)遞增的數(shù)據(jù)驗(yàn)證了整個(gè)系統(tǒng)已經(jīng)正常工作。實(shí)現(xiàn)了信號(hào)處理板內(nèi)部數(shù)據(jù)通道設(shè)計(jì)以及與外部接口的通訊;并且還提到了對(duì)此設(shè)計(jì)以后地完善與發(fā)展。 本文所作的工作如下: 1、設(shè)計(jì)完成了處理板各接口時(shí)序,使處理板可以從接口接受/發(fā)送數(shù)據(jù)。 2、完成了FPGA內(nèi)部的數(shù)據(jù)通道的設(shè)計(jì),使數(shù)據(jù)可以從CPCI準(zhǔn)確的傳送到DSP進(jìn)行處理,并編寫了DSP的測(cè)試程序。 3、完成了DDR SDRAM控制核的VHDL程序編寫。 4、完成了PCI驅(qū)動(dòng)程序的編寫。

    標(biāo)簽: FPGA 高速并行 信號(hào)處理板 數(shù)據(jù)接口

    上傳時(shí)間: 2013-06-30

    上傳用戶:唐僧他不信佛

  • 基于FPGA的嵌入式導(dǎo)航雷達(dá)顯示系統(tǒng)

    雷達(dá)即無(wú)線電探測(cè)和測(cè)距。雷達(dá)裝在船上用于航行避讓、船舶定位和引航的稱為船用導(dǎo)航雷達(dá)。船用導(dǎo)航雷達(dá)是測(cè)定本船位置和預(yù)防沖撞事故所不可缺少的系統(tǒng)。它能夠準(zhǔn)確捕獲其它船只、陸地、航線標(biāo)志等物標(biāo)信息,并將其顯示在顯示屏上。 本文圍繞船用導(dǎo)航雷達(dá)展開了研究,研究?jī)?nèi)容分為以下幾個(gè)部分: 首先介紹了雷達(dá)的概念、基本原理和主要應(yīng)用,而且詳細(xì)敘述了船用導(dǎo)航雷達(dá)的發(fā)展和工作原理及特性。 然后根據(jù)雷達(dá)的基本原理和船用導(dǎo)航雷達(dá)的特點(diǎn),設(shè)計(jì)了基于FPGA、ARM、DSP的船用導(dǎo)航雷達(dá)系統(tǒng),并采用了DDR SDRAM存儲(chǔ)器。ARM、DSP和FPGA是當(dāng)今主流的高速數(shù)字信號(hào)處理芯片,滿足了船用導(dǎo)航雷達(dá)系統(tǒng)的要求。 最后根據(jù)VGA顯示器的原理和雷達(dá)圖像的疊加原理,實(shí)現(xiàn)了基于FPGA的VGA雷達(dá)圖像疊加顯示,并得到了所需的雷達(dá)圖像。從結(jié)果可以看出,本系統(tǒng)的設(shè)計(jì)是符合要求的。

    標(biāo)簽: FPGA 嵌入式 導(dǎo)航雷達(dá) 顯示系統(tǒng)

    上傳時(shí)間: 2013-07-20

    上傳用戶:dwzjt

  • DDR2SDRAM存儲(chǔ)器接口設(shè)計(jì)

    內(nèi)部存儲(chǔ)器負(fù)責(zé)計(jì)算機(jī)系統(tǒng)內(nèi)部數(shù)據(jù)的中轉(zhuǎn)、存儲(chǔ)與讀取,作為計(jì)算機(jī)系統(tǒng)中必不可少的三大件之一,它對(duì)計(jì)算機(jī)系統(tǒng)性能至關(guān)重要。內(nèi)存可以說(shuō)是CPU處理數(shù)據(jù)的“大倉(cāng)庫(kù)”,所有經(jīng)過(guò)CPU處理的指令和數(shù)據(jù)都要經(jīng)過(guò)內(nèi)存?zhèn)鬟f到電腦其他配件上,因此內(nèi)存性能的好壞,直接影響到系統(tǒng)的穩(wěn)定性和運(yùn)行性能。在當(dāng)今的電子系統(tǒng)設(shè)計(jì)中,內(nèi)存被使用得越來(lái)越多,并且對(duì)內(nèi)存的要求越來(lái)越高。既要求內(nèi)存讀寫速度盡可能的快、容量盡可能的大,同時(shí)由于競(jìng)爭(zhēng)的加劇以及利潤(rùn)率的下降,人們希望在保持、甚至提高系統(tǒng)性能的同時(shí)也能降低內(nèi)存產(chǎn)品的成本。面對(duì)這種趨勢(shì),設(shè)計(jì)和實(shí)現(xiàn)大容量高速讀寫的內(nèi)存顯得尤為重要。因此,近年來(lái)內(nèi)存產(chǎn)品正經(jīng)歷著從小容量到大容量、從低速到高速的不斷變化,從技術(shù)上也就有了從DRAM到SDRAM,再到DDR SDRAM及DDR2 SDRAM等的不斷演進(jìn)。和普通SDRAM的接口設(shè)計(jì)相比,DDR2 SDRAM存儲(chǔ)器在獲得大容量和高速率的同時(shí),對(duì)存儲(chǔ)器的接口設(shè)計(jì)也提出了更高的要求,其接口設(shè)計(jì)復(fù)雜度也大幅增加。一方面,由于I/O塊中的資源是有限的,數(shù)據(jù)多路分解和時(shí)鐘轉(zhuǎn)換邏輯必須在FPGA核心邏輯中實(shí)現(xiàn),設(shè)計(jì)者可能不得不對(duì)接口邏輯進(jìn)行手工布線以確保臨界時(shí)序。而另一方面,不得不處理好與DDR2接口有關(guān)的時(shí)序問(wèn)題(包括溫度和電壓補(bǔ)償)。要正確的實(shí)現(xiàn)DDR2接口需要非常細(xì)致的工作,并在提供設(shè)計(jì)靈活性的同時(shí)確保系統(tǒng)性能和可靠性。 本文對(duì)通過(guò)Xilinx的Spartan3 FPGA實(shí)現(xiàn)DDR2內(nèi)存接口的設(shè)計(jì)與實(shí)現(xiàn)進(jìn)行了詳細(xì)闡述。通過(guò)Xilinx FPGA提供了I/O模塊和邏輯資源,從而使接口設(shè)計(jì)變得更簡(jiǎn)單、更可靠。本設(shè)計(jì)中對(duì)I/O模塊及其他邏輯在RTL代碼中進(jìn)行了配置、嚴(yán)整、執(zhí)行,并正確連接到FPGA上,經(jīng)過(guò)仔細(xì)仿真,然后在硬件中驗(yàn)證,以確保存儲(chǔ)器接口系統(tǒng)的可靠性。

    標(biāo)簽: DDR2SDRAM 存儲(chǔ)器 接口設(shè)計(jì)

    上傳時(shí)間: 2013-06-08

    上傳用戶:fairy0212

  • 用Xilinx_FPGA實(shí)現(xiàn)DDR_SDRAM控制器

    ·摘要:  DDB SDRAM使用雙倍數(shù)據(jù)速率結(jié)構(gòu),它能獲得比SDRAM更高的性能.DDR SDRAM需要特定的DDB控制器才能完成與DSP、FPGA之間的通信.由于Xilinx VirtexTM-4系列FPGA具備ChipSync源同步技術(shù)等優(yōu)勢(shì),本設(shè)計(jì)采用它來(lái)實(shí)現(xiàn)DDRSDRAM控制器.該DDR SDRAM控制器采用直接時(shí)鐘數(shù)據(jù)捕獲技術(shù),本文將重點(diǎn)闡述該技術(shù). 

    標(biāo)簽: Xilinx_FPGA DDR_SDRAM 控制器

    上傳時(shí)間: 2013-05-24

    上傳用戶:zxc23456789

  • DevKit8000評(píng)估套件簡(jiǎn)介及應(yīng)用

    DevKit8000評(píng)估套件簡(jiǎn)介及應(yīng)用 OMAP3530應(yīng)用處理器集成600-MHz ARM Cortex-A8核及430-MHz TMS320C64x DSP核 板載128MByte DDR SDRAM,32bit 板載128MByte NAND Flash

    標(biāo)簽: DevKit 8000 評(píng)估套件

    上傳時(shí)間: 2014-12-27

    上傳用戶:lliuhhui

亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美三级在线视频| 国内成+人亚洲| 欧美日韩在线播放三区| aa级大片欧美| 国产一级一区二区| 免费久久精品视频| 欧美日韩精品免费观看视一区二区| 国产欧美一区二区三区另类精品| 国内精品久久久久影院 日本资源 国内精品久久久久伊人av | 欧美日韩国产高清视频| 久久综合九色综合久99| 欧美日韩高清不卡| 欧美一区二视频| 久久精品国产清自在天天线 | 亚洲免费观看高清完整版在线观看熊 | 最新国产乱人伦偷精品免费网站| 欧美极品在线播放| 亚洲三级视频在线观看| 欧美一级二区| 欧美不卡视频一区| 国产精品毛片| 国产亚洲欧美中文| 亚洲美女一区| 蜜桃av一区二区| 欧美亚男人的天堂| 精品va天堂亚洲国产| 国产精品v亚洲精品v日韩精品| 亚洲视频一区二区在线观看| 好吊妞**欧美| 国产日韩欧美制服另类| 国产精品久久久久毛片大屁完整版| 麻豆久久久9性大片| 欧美在线一级va免费观看| 亚洲在线中文字幕| 夜色激情一区二区| 亚洲午夜精品| 中文国产成人精品| 欧美精品一区二区在线观看| 亚洲人成在线免费观看| 亚欧成人精品| 国产日韩精品综合网站| 亚洲午夜精品17c| 久久久夜夜夜| 最新国产の精品合集bt伙计| 亚洲美女电影在线| 亚洲午夜精品在线| 国产精品影音先锋| 欧美一区二区女人| 欧美亚州在线观看| 国产精品美腿一区在线看 | 亚洲老板91色精品久久| 国产一区自拍视频| 亚洲激情图片小说视频| 亚洲电影视频在线| 日韩视频在线观看免费| 国产中文一区二区三区| 午夜免费日韩视频| 国产一区二区三区黄| 欧美伊人久久久久久午夜久久久久| 久久久久成人精品| 亚洲国产午夜| 国产精品福利影院| 国产亚洲精品激情久久| 欧美一级二级三级蜜桃| 亚洲毛片网站| 噜噜爱69成人精品| 欧美精品亚洲二区| 欧美不卡视频一区发布| 欧美国产视频在线| 国产欧美日韩在线视频| 亚洲精品国产精品乱码不99按摩| 久久精品综合网| 激情综合自拍| 久久精品理论片| 影音先锋欧美精品| 久久久精品国产免大香伊| 国产性猛交xxxx免费看久久| 亚洲天天影视| 亚洲一区成人| 伊人成人在线视频| 国内成人精品2018免费看| 亚洲欧美在线网| 99精品国产99久久久久久福利| 国产精品亚洲综合| 国产亚洲永久域名| 国产午夜久久久久| 在线不卡欧美| 国产日韩免费| 国产精品午夜电影| 欧美性jizz18性欧美| 欧美视频观看一区| 午夜伦理片一区| 精品91在线| 欧美亚洲成人网| 夜夜嗨av一区二区三区免费区| 国产精品亚洲第一区在线暖暖韩国| 亚洲午夜激情| 亚洲黄色大片| 国产精品福利在线观看网址| 久久国产66| 99精品久久| 国产免费一区二区三区香蕉精| 亚洲日本va午夜在线电影| 亚洲国产日韩在线| 亚洲一区黄色| 噜噜噜久久亚洲精品国产品小说| 欧美午夜美女看片| 欧美视频在线不卡| 妖精成人www高清在线观看| 国产日韩欧美在线视频观看| 久久精品国产欧美亚洲人人爽| 欧美成人午夜激情在线| 欧美香蕉视频| 可以免费看不卡的av网站| 亚洲精品一区在线观看| 欧美视频免费在线观看| 久久天天狠狠| 久久精品国产亚洲一区二区三区| 亚洲神马久久| 亚洲精品美女| 亚洲国产视频一区二区| 国产一区二区看久久| 国产精品久久久久久久久久久久 | 亚洲一区二区精品在线观看| 夜夜嗨av一区二区三区免费区| 嫩草影视亚洲| 性欧美长视频| 国产精品欧美日韩久久| 国产日韩精品综合网站| 欧美综合国产精品久久丁香| 欧美大片免费看| 亚洲高清资源综合久久精品| 亚洲国产日韩欧美一区二区三区| 久久综合中文色婷婷| 国产精品成人在线| 久久er99精品| 久久激情视频久久| 亚洲毛片av在线| 在线精品视频免费观看| 亚洲黄色成人久久久| 亚洲欧洲精品一区二区| 亚洲人成亚洲人成在线观看图片 | 久久久久久尹人网香蕉| 午夜久久一区| 欧美成人国产一区二区| 亚洲精品一区在线观看| 欧美激情小视频| 亚洲欧美电影在线观看| 欧美人与性动交cc0o| 亚洲日本免费电影| 在线日本高清免费不卡| 久久国产色av| 亚洲国产天堂久久综合网| 免费久久99精品国产自| 欧美视频一区在线| 亚洲精品一品区二品区三品区| 欧美精品videossex性护士| 日韩一级精品视频在线观看| 久久久精品国产一区二区三区| 夜夜嗨av一区二区三区网页| 亚洲欧美韩国| 国产精品二区在线观看| 国产性天天综合网| 欧美亚洲三级| 国产精品美女主播| 日韩亚洲欧美综合| 欧美va天堂va视频va在线| 国产精品大全| 亚洲欧美卡通另类91av| 欧美视频日韩视频在线观看| 宅男精品导航| 国产亚洲综合性久久久影院| 香蕉成人久久| 久久久久成人网| 欧美成人免费在线| 性亚洲最疯狂xxxx高清| 亚洲欧美日韩久久精品 | 国产精品女主播一区二区三区| 每日更新成人在线视频| 久久综合导航| 在线欧美影院| 国产精品理论片| 久久不射2019中文字幕| 久久久人人人| 国产自产女人91一区在线观看| 最新成人av网站| 免费观看欧美在线视频的网站| 亚洲狠狠丁香婷婷综合久久久| 久久久久久久激情视频| 亚洲日产国产精品| 欧美理论电影网| 欧美亚洲综合网| 在线欧美福利| 欧美日韩一区不卡| 午夜精品www| 韩曰欧美视频免费观看| 欧美精品色网| 欧美三级日韩三级国产三级| 久久久国产一区二区| 开心色5月久久精品|