本文首先對目前使用比較多的幾種擴(kuò)頻調(diào)制方式:BPSK調(diào)制方式、QPSK調(diào)制方式、CCK調(diào)制方式、MBOK調(diào)制方式進(jìn)行了介紹,并從誤碼率、處理增益、頻帶利用率等方面對它們進(jìn)行了比較,重點(diǎn)討論了MBOK調(diào)制方式的優(yōu)越性能。然后研究了MBOK調(diào)制方式的擴(kuò)頻和解擴(kuò)方案,包括高速數(shù)據(jù)進(jìn)行串并轉(zhuǎn)換、擴(kuò)頻、偽碼同步、解擴(kuò)等。最后,以Altera公司的MAXPLUSⅡ開發(fā)系統(tǒng)為平臺,對系統(tǒng)的各個(gè)部分進(jìn)行了模塊化設(shè)計(jì),并進(jìn)行了軟件仿真,仿真結(jié)果表明,設(shè)計(jì)達(dá)到了預(yù)定的要求。
標(biāo)簽: MBOK FPGA 擴(kuò)頻 實(shí)現(xiàn)研究
上傳時(shí)間: 2013-05-15
上傳用戶:dancnc
The new demoboard set for the NE/SE564 provides the capabilityfor demonstrating three different
上傳時(shí)間: 2013-04-24
上傳用戶:long14578
擴(kuò)頻通信是一種性能優(yōu)異的通信方式,自其誕生之日起就受到了業(yè)內(nèi)人士的廣泛關(guān)注。本文以DS/SS接收機(jī)為基礎(chǔ),圍繞相關(guān)的理論和技術(shù),開展了載波跟蹤技術(shù)FPGA實(shí)現(xiàn)的研究。 論文首先綜述了課題的來源、背景和意義,闡述了DS/SS接收系統(tǒng)前端處理模塊和信號處理模塊的結(jié)構(gòu),指出了本課題的關(guān)鍵技術(shù)。與此同時(shí),作者在參考了大量國內(nèi)外有關(guān)文獻(xiàn)的基礎(chǔ)上,深入研究了四相鑒頻、自動(dòng)頻率跟蹤鑒頻以及反正切鑒相等載波跟蹤鑒頻、鑒相算法,并根據(jù)這些理論設(shè)計(jì)了FLL與PLL相結(jié)合的載波跟蹤策略,完成了CPAFC和Costas環(huán)路仿真和性能分析。 其次,論文對載波跟蹤環(huán)路的硬件電路進(jìn)行了設(shè)計(jì),其中包括基帶信號處理的混頻、相關(guān)和積分清洗模塊,誤差量的提取和控制模塊,以及本地載波的產(chǎn)生模塊等,并在Altera公司的Stratix系列芯片----EP1S808956C6上對每個(gè)組成模塊進(jìn)行了功能和時(shí)序上的仿真與實(shí)現(xiàn),之后對系統(tǒng)各模塊進(jìn)行了集成,解決了系統(tǒng)實(shí)現(xiàn)的同步問題。 最后,論文對系統(tǒng)作了實(shí)驗(yàn)總結(jié)與分析,包括板級驗(yàn)證總結(jié)與分析、接收機(jī)載波跟蹤性能分析,以及對載波同步技術(shù)的總結(jié)和展望。
標(biāo)簽: FPGA DSSS 接收機(jī) 載波
上傳時(shí)間: 2013-04-24
上傳用戶:qazwsxedc
本論文介紹了幾種編碼和調(diào)制技術(shù)的基本原理和課題的總體實(shí)現(xiàn)結(jié)構(gòu),重點(diǎn)分析和討論了滾降系數(shù)可調(diào)的成形濾波、內(nèi)插技術(shù)以及濾波器中乘法器、加法器的實(shí)現(xiàn)方法。通過外部控制器可對FPGA內(nèi)部設(shè)計(jì)的多項(xiàng)參數(shù)進(jìn)行設(shè)置,可支持32.000kbps~4.096Mbps范圍內(nèi)的多速率數(shù)據(jù)傳輸,適用于各種信道限帶性能要求的傳輸系統(tǒng)。本論文使用一片F(xiàn)PGA芯片實(shí)現(xiàn)了信道編碼(包括數(shù)據(jù)加擾、差分編碼、卷積碼、RS碼、交織等)、多種調(diào)制方式(BPSK、QPSK、π/4-QPSK、TC8PSK、16QAM)、成形濾波器、多級內(nèi)插、上變頻器、具有連續(xù)/突發(fā)信號模式的數(shù)據(jù)源。將本論文的成果移植到某單位的信號源研制平臺,基本上可以滿足現(xiàn)階段研制和維修解調(diào)設(shè)備對信號源的需求,因此具有較高的使用價(jià)值。
標(biāo)簽: 編碼 調(diào)制技術(shù)
上傳時(shí)間: 2013-07-27
上傳用戶:feichengweoayauya
無線局域網(wǎng)是計(jì)算機(jī)網(wǎng)絡(luò)技術(shù)和無線通信技術(shù)相結(jié)合的產(chǎn)物,是利用無線媒介傳輸信息的計(jì)算機(jī)網(wǎng)絡(luò)。在無線通信信道中,由于多徑時(shí)延不可避免地存在符號間干擾,正交頻分復(fù)用(OFDM)作為一種可以有效對抗符號間干擾(ISI)和提高頻譜利用率的高速傳輸技術(shù),引起了廣泛關(guān)注。在無線局域網(wǎng)(WLAN)系統(tǒng)中,OFDM調(diào)制技術(shù)已經(jīng)被采用作為其物理層標(biāo)準(zhǔn),并且公認(rèn)為是下一代無線通信系統(tǒng)中的核心技術(shù)。基于IEEE802.11a的無線局域網(wǎng)標(biāo)準(zhǔn)的物理層采用了OFDM技術(shù),能有效的對抗多徑信道衰落,達(dá)到54Mbps的速度,而未來而的IEEE802.11n將達(dá)到100Mbps的高速。因此,研發(fā)以O(shè)FDM為核心的原型機(jī)研究非常有必要。 本文在深入理解OFDM技術(shù)的同時(shí),結(jié)合相應(yīng)的EDA工具對系統(tǒng)進(jìn)行建模并基于IEEE802.11a物理層標(biāo)準(zhǔn)給出了一種OFDM基帶發(fā)射機(jī)系統(tǒng)的FPGA實(shí)現(xiàn)方案。整個(gè)設(shè)計(jì)采用目前主流的自頂向下的設(shè)計(jì)方法,由總體設(shè)計(jì)至詳細(xì)設(shè)計(jì)逐步細(xì)化。在系統(tǒng)功能模塊的FPGA實(shí)現(xiàn)過程中,針對Xilinx一款160萬門的Spartan-3E XCS1600E芯片,依照:IEEE802.11a幀格式,對發(fā)射機(jī)系統(tǒng)各個(gè)模塊進(jìn)行了詳細(xì)設(shè)計(jì)和仿真: (1)訓(xùn)練序列生成模塊,包括長,短訓(xùn)練序列; (2)信令模塊,包括卷積編碼,交織,BPSK調(diào)制映射; (3)數(shù)據(jù)模塊,包括加擾,卷積編碼,刪余,交織,BPSK/QPSK/16QAM/64QAM調(diào)制映射; (4)OFDM處理部分,包括導(dǎo)頻插入,加循環(huán)前綴,IFFT處理; (5)對整個(gè)發(fā)射處理部分聯(lián)調(diào),并給出仿真結(jié)果另外,還完成了接收機(jī)部分模塊的FPGA設(shè)計(jì),并給出了相應(yīng)的頂層結(jié)構(gòu)與仿真波形。最后提出了改進(jìn)和進(jìn)一步開發(fā)的方向。
標(biāo)簽: OFDM FPGA 發(fā)射機(jī)
上傳時(shí)間: 2013-04-24
上傳用戶:李彥東
隨著無線通信技術(shù)的不斷發(fā)展,人們對移動(dòng)通信及寬帶無線接入業(yè)務(wù)需求的不斷增長,無線頻譜資源顯得日益匱乏。因此,如何提高頻譜利用率,一直以來就是無線通信領(lǐng)域研究的主要任務(wù)。認(rèn)知無線電的提出成為當(dāng)下解決頻譜資源稀缺的一個(gè)有效方法。而認(rèn)知無線電的特性要求認(rèn)知無線系統(tǒng)必須具備一個(gè)可重構(gòu)的自適應(yīng)調(diào)制解調(diào)器。因此,對于認(rèn)知無線電平臺中自適應(yīng)可重構(gòu)調(diào)制解調(diào)器的深入研究具有重大的意義。 軟件無線電是實(shí)現(xiàn)認(rèn)知無線電的理想平臺。本文首先闡述了軟件無線電的基本工作原理及關(guān)鍵技術(shù),對多速率信號處理中的內(nèi)插和抽取、帶通采樣、數(shù)字下變頻、濾波等技術(shù)進(jìn)行了分析與探討,為設(shè)計(jì)自適應(yīng)可重構(gòu)調(diào)制解調(diào)器的設(shè)計(jì)提供了理論基礎(chǔ)。然后介紹了認(rèn)知無線電系統(tǒng)的構(gòu)成和基本工作方式,接著重點(diǎn)研究了其中通信模塊的FPGA實(shí)現(xiàn)。在通信模塊的實(shí)現(xiàn)中,研究了基于認(rèn)知無線電的BPSK、π/4 DQPSK、8PSK及16QAM調(diào)制解調(diào)技術(shù),簡要論述了他們的基本概念和原理,并給出了設(shè)計(jì)方案。接著按信號流程逐一介紹了各個(gè)功能模塊在DSP+FPGA硬件平臺上的實(shí)現(xiàn),并對得到的數(shù)據(jù)進(jìn)行了分析,給出了性能測試結(jié)果。在此基礎(chǔ)上,結(jié)合認(rèn)知無線電系統(tǒng)的要求,提出了可變調(diào)制方式,可變傳輸帶寬的自適應(yīng)可重構(gòu)調(diào)制解調(diào)器的設(shè)計(jì)方案,并對其中一些關(guān)鍵模塊的硬件實(shí)現(xiàn)給出了分析,同時(shí)給出了收端波特率識別的策略。最后,論文提出了一些新的自適應(yīng)技術(shù),如波特率估計(jì)、信噪比估計(jì)等,并給出了應(yīng)用這些技術(shù)的自適應(yīng)調(diào)制解調(diào)器的改進(jìn)方案。
標(biāo)簽: FPGA 無線 調(diào)制解調(diào)器
上傳時(shí)間: 2013-06-17
上傳用戶:alan-ee
·詳細(xì)說明:NXP產(chǎn)品LPC23XX的開發(fā)板的原文件,包含了源代碼,使用手冊,開發(fā)板線路圖文件列表: POLAR LPC23XX-EK ................\DS ................\..\ds_lpc2378_en.pdf ................\..\HR911105A.PDF ..........
上傳時(shí)間: 2013-04-24
上傳用戶:zhenyushaw
DesignSpark PCB是功能強(qiáng)勁的**免費(fèi)正版**PCB設(shè)計(jì)工具。 它具有兩個(gè)主要功能:原理圖制作和印刷電路板布局,亦可以連接到業(yè)界標(biāo)準(zhǔn)的Spice模擬器進(jìn)行模擬。 DesignSpark PCB具計(jì)算線路阻抗值的設(shè)計(jì)計(jì)算器,和產(chǎn)生三維視覺效果,能夠給用家以3D的形式觀看屬于你的印刷電路板設(shè)計(jì)。
標(biāo)簽: DesignSpark DS-PCB PCB v3
上傳時(shí)間: 2013-10-20
上傳用戶:chukeey
§4-1 程序設(shè)計(jì)語言計(jì)算機(jī)程序設(shè)計(jì)語言是指計(jì)算機(jī)能夠理解和執(zhí)行的語言。 程序設(shè)計(jì)語言的種類很多,歸納起來有三種: 機(jī)器語言、匯編語言和高級語言。 編程時(shí)采用哪種語言由程序設(shè)計(jì)語言的特點(diǎn)和適用場合決定。 機(jī)器語言、匯編語言和高級語言比較一覽表§4-2 匯編語言源程序格式匯編語言源程序格式如下:1、匯編語言源程序由一條一條匯編語句組成。2、每條匯編語句獨(dú)占一行,以CR—LF結(jié)束。3、典型的匯編語句由四部分組成: 標(biāo)號:操作碼 操作數(shù);注釋§4-3 偽指令一、偽指令與指令的區(qū)別: 偽指令由匯編程序識別,用來對匯編過程進(jìn)行某種控制,或者對符號、標(biāo)號賦值。在匯編過程中, 偽指令不產(chǎn)生可執(zhí)行的目標(biāo)代碼;而指令由CPU執(zhí)行,在匯編過程中,產(chǎn)生可執(zhí)行的目標(biāo)代碼,完成對數(shù)據(jù)的運(yùn)算與處理。二、常用的偽指令:ORG END EQU DATA DB DW DS §4-4 匯編語言程序設(shè)計(jì)基礎(chǔ)一、匯編語言程序設(shè)計(jì)的一般步驟 分析課題 確定算法 畫流程圖 編寫程序 上機(jī)調(diào)試二、程序結(jié)構(gòu) 按程序的走向可以將程序分成4種結(jié)構(gòu): 簡單程序 分支程序 循環(huán)程序 子程序
標(biāo)簽: 匯編語言 程序設(shè)計(jì)
上傳時(shí)間: 2013-10-15
上傳用戶:daoxiang126
隨機(jī)數(shù)曲線圖.vi.vi 分配快捷鍵.vi 按鈕的機(jī)械動(dòng)作.vi 調(diào)整圖標(biāo)大小.vi chart接受的數(shù)據(jù)類型.vi 數(shù)字波形端口設(shè)置.vi DS讀屬性數(shù)據(jù).vi
上傳時(shí)間: 2013-11-06
上傳用戶:凌云御清風(fēng)
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1