The new demoboard set for the NE/SE564 provides the capability
for demonstrating three different
資源簡介:The NEw demoboard set for the NE/SE564 provides the capabilityfor demonstrating three different
上傳時間: 2013-04-24
上傳用戶:long14578
資源簡介:數字鎖相環(DPLL)技術在數字通信、無線電電子學等眾多領域得到了極為廣泛的應用。與傳統的模擬電路實現的PLL相比,DPLL具有精度高、不受溫度和電壓影響、環路帶寬和中心頻率編程可調、易于構建高階鎖相環等優點。
上傳時間: 2013-12-18
上傳用戶:libenshu01
資源簡介:pt2313在車載播放器上的應用,包含音量響度等的調節,最主要的是有平衡度的調節
上傳時間: 2013-12-17
上傳用戶:2467478207
資源簡介:UC3875及在全橋軟開關DCDC變換器中的應用? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ??
上傳時間: 2022-07-21
上傳用戶:
資源簡介:發射部分采用鎖相環式頻率合成器技術, MC145152和MC12022芯片組成鎖相環,將載波頻率精確鎖定在35MHz,輸出載波的穩定度達到4×10-5,準確度達到3×10-5,由變容二極管V149和集成壓控振蕩器芯片MC1648實現對載波的調頻調制;末級功放選用三極管2SC1970,使其...
上傳時間: 2017-06-28
上傳用戶:qiaoyue
資源簡介:基于LabVIEWFPGA的三相鎖相環設計與實現摘要:針對傳統 FPGA 模式開發的鎖相環在實時人機交互方面的不足,設 計 了 基 于 LabVIEW FPGA 技術的三相鎖相環;方 案 以 sbRIO-9631模塊為硬件平臺,利用 LabVIEW 編程控制 FP...
上傳時間: 2022-02-18
上傳用戶:XuVshu
資源簡介:簡單的模擬鎖相環仿真,基于simulink平臺使本地震蕩頻率跟上接收到得頻率
上傳時間: 2013-12-23
上傳用戶:lhw888
資源簡介:該文檔為經典三相鎖相環及仿真總結文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
上傳時間: 2022-04-01
上傳用戶:zhanglei193
資源簡介:PLL是數字鎖相環設計源程序, 其中, Fi是輸入頻率(接收數據), Fo(Q5)是本地輸出頻率. 目的是從輸入數據中提取時鐘信號(Q5), 其頻率與數據速率一致, 時鐘上升沿鎖定在數據的上升和下降沿上;頂層文件是PLL.GDF
上傳時間: 2014-06-09
上傳用戶:daguda
資源簡介:PLL是數字鎖相環設計源程序, 其中, Fi是輸入頻率(接收數據), 數字鎖相技術在通信領域應用非常廣泛,本例用VHDL描述了一個鎖相環作為參考,源碼已經調試過。編譯器synplicty.Fo(Q5)是本地輸出頻率. 目的是從輸入數據中提取時鐘信號(Q5), 其頻率與數據速率一致,...
上傳時間: 2013-12-31
上傳用戶:hphh
資源簡介:智能全數字鎖相環的設計用VHDL語言在CPLD上實現串行通信
上傳時間: 2014-01-08
上傳用戶:weiwolkt
資源簡介:鎖相環在通信中使用非常普遍,此代碼用matlab編寫,經過測試通過,鎖相環仿真(源程序與仿真結果)
上傳時間: 2015-12-27
上傳用戶:yzy6007
資源簡介:使用virlog語言編寫的一個 鎖相環的程序。可直接在cpld中應用。
上傳時間: 2013-12-24
上傳用戶:GHF
資源簡介:關于在FPGA或CPLD鎖相環PLL原理與應用,介紹用FPGA的分頻技術.
上傳時間: 2016-05-12
上傳用戶:edisonfather
資源簡介:本文在說明全數字鎖相環的基礎上,提出了一種利用FPGA設計一階全數字鎖相環的方法,并 給出了關鍵部件的RTL可綜合代碼,并結合本設計的一些仿真波形詳細描述了數字鎖相環的工作過程,最后對一些有關的問題進行了討論。
上傳時間: 2014-01-10
上傳用戶:asddsd
資源簡介:在總結前人提出的一些鎖相環仿真模型的基礎上,用Matlab語言構建了一種新的適用于全數字仿真模型。
上傳時間: 2016-06-13
上傳用戶:tuilp1a
資源簡介:分頻器是FPGA設計中使用頻率非常高的基本單元之一。盡管目前在大部分設計中還廣泛使用集成鎖相環(如altera的PLL,Xilinx的DLL)來進行時鐘的分頻、倍頻以及相移設計,但是,對于時鐘要求不太嚴格的設計,通過自主設計進行時鐘分頻的實現方法仍然非常流行。首先...
上傳時間: 2016-06-14
上傳用戶:wpwpwlxwlx
資源簡介:數字鎖相環路原理與應用:全數字鎖相環。根據本資料可以自己編寫代碼在計算機上模擬實現。
上傳時間: 2016-11-01
上傳用戶:edisonfather
資源簡介:鎖相環在頻率調制與解調電路中的應用,打開后是pdf格式
上傳時間: 2017-02-02
上傳用戶:wendy15
資源簡介:在VHDL下實現鎖相環的源碼和說明文檔.通常用于分頻或倍頻時進行相位鎖定.
上傳時間: 2013-12-07
上傳用戶:hzy5825468
資源簡介:根據韋瓦[ Weawa] 單邊帶調制解調法、COSTAS 鎖相環及雙線性變換, 提出基于軟件無線電的單邊帶鎖相解調器。解調器運行在TMS320C6203 上, 能實時處理160kHz 信號, 捕捉8kHz 頻偏。
上傳時間: 2013-12-23
上傳用戶:杜瑩12345
資源簡介:基于鎖相環Top-down的建模方法在MATLAB環境下建立數字鎖相環完整的仿真模型,并用SIMULINK對數字鎖相環的仿真模型進行仿真。
上傳時間: 2014-01-15
上傳用戶:大三三
資源簡介:小波變換在感應加熱電源鎖相環中的應用研究
上傳時間: 2013-12-19
上傳用戶:sclyutian
資源簡介:鎖相環集成電路CD4046機器在自動化儀表等場合的一些典型應用。
上傳時間: 2016-07-12
上傳用戶:再見大盤雞
資源簡介:該文檔為基于DSP28335的軟件鎖相環及其在PWM整流器中的應用概述文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
上傳時間: 2022-01-06
上傳用戶:
資源簡介:現場可編程門陣列(FPGA)的發展已經有二十多年,從最初的1200門發展到了目前數百萬門至上千萬門的單片FPGA芯片。現在,FPGA已廣泛地應用于通信、消費類電子和車用電子類等領域,但國內市場基本上是國外品牌的天下。 在高密度FPGA中,芯片上時鐘分布質量變的越...
上傳時間: 2013-06-10
上傳用戶:yd19890720
資源簡介:FPGA器件在通信、消費類電子等領域應用越來越廣泛,隨著FPGA規模的增大、功能的加強對時鐘的要求也越來越高。在FPGA中嵌入時鐘發生器對解決該問題是一個不錯的選擇。本論文首先,描述并分析了電荷泵鎖相環時鐘發生器的體系結構、組成單元及各單元的非理想特性...
上傳時間: 2013-04-24
上傳用戶:變形金剛
資源簡介:在過去的十幾年間,FPGA取得了驚人的發展:集成度已達到1000萬等效門、速度可達到400~500MHz。隨著FPGA的集成度不斷增大,在高密度FPGA中,芯片上時鐘的分布質量就變得越來越重要。時鐘延時和時鐘相位偏移已成為影響系統性能的重要因素。現在,解決時鐘延時...
上傳時間: 2013-07-06
上傳用戶:LouieWu
資源簡介:隨著現代集成電路技術的發展,鎖相環已經成為集成電路設計中非常重要的一個部分,所以對鎖相環的研究具有積極的現實意義。然而傳統的鎖相環大多是數模混合電路,在工藝上與系統芯片中的數字電路存在兼容問題。因此設計一...
上傳時間: 2013-06-09
上傳用戶:mosliu
資源簡介:鎖相環程序,可以用。 主要是c語言風格的,在 matlab下也可以用
上傳時間: 2016-01-11
上傳用戶:yxgi5