專輯類-測試技術專輯-134冊-1.93G 實用流量儀表的原理及其應用-178頁-7.0M.pdf
標簽: 178 7.0 流量儀表
上傳時間: 2013-04-24
上傳用戶:dragonhaixm
專輯類-測試技術專輯-134冊-1.93G 掃頻儀的原理與維修(增訂本)444頁-6.1M.pdf
標簽: 444 6.1 掃頻儀
上傳時間: 2013-07-17
上傳用戶:er1219
專輯類-機器人相關專輯-51冊-805M 多功能機器人的原理及應用-152頁-4.3M.pdf
標簽: 152 4.3 多功能
上傳用戶:weixiao99
專輯類-數字處理及顯示技術專輯-106冊-9138M 視頻圖像格式轉換芯片的算法研究-76頁-9.6M.nh
標簽: 9.6 76 nh 視頻圖像
上傳用戶:matlab
本文詳細介紹了步進電機的原理與驅動...
標簽: 步進電機 驅動
上傳時間: 2013-06-03
上傳用戶:Neal917
隨著自動化技術的發展和城市化進程的加快,照明用電占人類總發電量的比重也越來越大,對電子鎮流器的要求也越來越高,即功率因數高低的要求更加明確,功率因數高低已成為綜合衡量整流設備的一個重要指標。 本次課題采用功率因數控制芯片UC3854為核心,設計了一種較寬電壓輸入范圍、固定電壓輸出的250W的AC/DC變換器。對該變換器所用的有源功率因數校正(APFC)系統與UC3854芯片的原理和結構做了詳細的分析與討論,介紹了UC3854的管腳排列及功能。所設計的以UC3854為核心的有源功率因數校正器能在90V~220V的寬電壓輸入范圍內得到穩定的380V直流電壓輸出,并使功率因數達到0.99以上。 MATLAB強大的信號分析處理能力對高效地設計APFC系統及整定各個環節的參數帶來了極大便利。本文同時也采用MATLAB設計實現了一個有源功率因數校正器的仿真,用SIMULINK已有模塊模擬了UC3854的控制過程,給出了仿真電路和波形。 本文創新性的將系統工程引入APFC電路中,將系統工程中的建模分析和狀態空間法應用到此次設計的系統中,使得此次工程設計提升到了抽象的數學概念上。用數學模型可以表達出主電路的工作原理,從狀態空間法中找出了改變系統動態性能的相應參數,為此類電路的設計提供了理論依據。
標簽: 有源功率因數 校正技術
上傳時間: 2013-05-24
上傳用戶:15736969615
信息安全在當今的社會生產生活中已經被廣為關注,對敏感信息進行加密是提高信息安全性的一種常見的和有效的手段。 常見的加密方法有軟件加密和硬件加密。軟件加密的方法因為加密速度低、安全性差以及安裝不便,在一些高端或主流的加密處理中都采用硬件加密手段對數據進行處理。硬件加密設備如加密狗和加密卡已經廣泛地應用于信息加密領域當中。 但是加密卡和加密狗因為采用的是多芯片結構,即采用獨立的USB通信芯片和獨立的加密芯片來分別實現數據的USB傳輸和加密功能,如果在USB芯片和加密芯片之間進行數據竊聽的話,很輕易地就可以獲得未加密的明文數據。作者提出了一種新的基于單芯片實現的USB加密接口芯片的構想,采用一塊芯片實現數據的USB2.0通信和AES加密功能,命名為USB2.0加密接口芯片。 USB2.0加密接口芯片采用了USB2.0接口標準和AES加密算法。該加密芯片可以實現與主機的快速通信,具有快速的密碼處理能力,對外提供USB接口,支持基于USB密碼載體的自身安全初始化方式。 根據設計思想,課題研究并設計了USB2.0加密接口芯片的總體硬件架構,設計了USB模塊和AES加密模塊。為了解決USB通信模塊與AES加密模塊之間存在的數據處理單元匹配以及速度匹配問題,本文設計了AESUSB緩沖器,優化了AES有限域加密算法。最后,利用VerilogHDL語言在FPGA芯片上實現了USB2.0加密接口芯片的功能,并在此基礎之上對加密芯片的通信和加密性能進行了測試和驗證。
標簽: FPGA USB 20
上傳用戶:黃華強
本文著重研究用現場可編程門陣列(FPGA)來開發設計精插補芯片。選用Altera公司的Cyclone系列的EP1C3T144C8芯片設計了逐點比較法,數字積分法和比較積分法三種經典插補算法,并對各種算法模塊進行了仿真驗證。又設計了三個算法選通信號,將三種算法模塊綜合成了一個整電路。 在完成了FPGA內部三種算法的實現后,設計以一個STC單片機為粗插補處理器的FPGA實驗開發系統,并制作了PCB板。實驗開發系統板中設計了單片機程序下載和的FPGA下載配置電路,并且配有FPGA專用配置芯片,能實現FPGA上電自動配置。可用該實驗系統板進行精插補芯片的設計與開發,以及對所完成設計的功能進行驗證。 為驗證所設計芯片的插補功能,編寫了單片機粗插補程序,將產生的粗插補坐標增量發給FPGA進行插補實驗,得到了理想的插補輸出脈沖。又編寫了單片機脈沖處理程序,讀回了FPGA的輸出脈沖,并由串口發送給PC機。最后通過編寫PC機的串口通信程序以及根據插補脈沖繪圖的程序,把FPGA的輸出脈沖繪制成了插補軌跡圖形。 最終繪圖結果顯示,在20M輸入時鐘頻率下,由插補脈沖生成的插補軌跡圖形正確,驗證了本文設計的三種插補算法功能的正確性。本設計插補芯片達到了高速插補功能要求。
標簽: FPGA 數控 片的設計
上傳用戶:zgu489
基于FPGA芯片的功能仿真平臺構建及靜態時序分析
標簽: FPGA 芯片 功能仿真
上傳時間: 2013-06-28
上傳用戶:qilin
芯片資料,時鐘芯片的相關資料,希望大家多多指教,多多交流。
標簽: zip 時鐘芯片 電子萬年歷
上傳時間: 2013-06-25
上傳用戶:天誠24
蟲蟲下載站版權所有 京ICP備2021023401號-1