電子發(fā)燒友網(wǎng)核心提示:Altera公司昨日宣布,在業(yè)界率先在28 nm FPGA器件上成功測試了復(fù)數(shù)高性能浮點(diǎn)數(shù)字信號處理(DSP)設(shè)計。獨(dú)立技術(shù)分析公司Berkeley設(shè)計技術(shù)有限公司(BDTI)驗(yàn)證了能夠在 Altera Stratix V和Arria V 28 nm FPGA開發(fā)套件上簡單方便的高效實(shí)現(xiàn)Altera浮點(diǎn)DSP設(shè)計流程,同時驗(yàn)證了要求較高的浮點(diǎn)DSP應(yīng)用的性能。本文是BDTI完整的FPGA浮點(diǎn)DSP分析報告。 Altera的浮點(diǎn)DSP設(shè)計流程經(jīng)過規(guī)劃,能夠快速適應(yīng)可參數(shù)賦值接口的設(shè)計更改,其工作環(huán)境包括來自MathWorks的MATLAB和 Simulink,以及Altera的DSP Builder高級模塊庫,支持FPGA設(shè)計人員比傳統(tǒng)HDL設(shè)計更迅速的實(shí)現(xiàn)并驗(yàn)證復(fù)數(shù)浮點(diǎn)算法。這一設(shè)計流程非常適合設(shè)計人員在應(yīng)用中采用高性能 DSP,這些應(yīng)用包括,雷達(dá)、無線基站、工業(yè)自動化、儀表和醫(yī)療圖像等。
上傳時間: 2014-12-28
上傳用戶:18888888888
電子發(fā)燒友網(wǎng)核心提示:Altera公司昨日宣布,在業(yè)界率先在28 nm FPGA器件上成功測試了復(fù)數(shù)高性能浮點(diǎn)數(shù)字信號處理(DSP)設(shè)計。獨(dú)立技術(shù)分析公司Berkeley設(shè)計技術(shù)有限公司(BDTI)驗(yàn)證了能夠在 Altera Stratix V和Arria V 28 nm FPGA開發(fā)套件上簡單方便的高效實(shí)現(xiàn)Altera浮點(diǎn)DSP設(shè)計流程,同時驗(yàn)證了要求較高的浮點(diǎn)DSP應(yīng)用的性能。本文是BDTI完整的FPGA浮點(diǎn)DSP分析報告。 Altera的浮點(diǎn)DSP設(shè)計流程經(jīng)過規(guī)劃,能夠快速適應(yīng)可參數(shù)賦值接口的設(shè)計更改,其工作環(huán)境包括來自MathWorks的MATLAB和 Simulink,以及Altera的DSP Builder高級模塊庫,支持FPGA設(shè)計人員比傳統(tǒng)HDL設(shè)計更迅速的實(shí)現(xiàn)并驗(yàn)證復(fù)數(shù)浮點(diǎn)算法。這一設(shè)計流程非常適合設(shè)計人員在應(yīng)用中采用高性能 DSP,這些應(yīng)用包括,雷達(dá)、無線基站、工業(yè)自動化、儀表和醫(yī)療圖像等。
上傳時間: 2015-01-01
上傳用戶:sunshie
The power of programmability gives industrial automation designers a highly efficient, cost-effective alternative to traditional motor control units (MCUs)。 The parallel-processing power, fast computational speeds, and connectivity versatility of Xilinx® FPGAs can accelerate the implementation of advanced motor control algorithms such as Field Oriented Control (FOC)。 Additionally, Xilinx devices lower costs with greater on-chip integration of system components and shorten latencies with high-performance digital signal processing (DSP) that can tackle compute-intensive functions such as PID Controller, Clark/Park transforms, and Space Vector PWM. The Xilinx Spartan®-6 FPGA Motor Control Development Kit gives designers an ideal starting point for evaluating time-saving, proven, motor-control reference designs. The kit also shortens the process of developing custom control capabilities, with integrated peripheral functions (Ethernet, PowerLink, and PCI® Express), a motor-control FPGA mezzanine card (FMC) with built-in Texas Instruments motor drivers and high-precision Delta-Sigma modulators, and prototyping support for evaluating alternative front-end circuitry.
標(biāo)簽: 賽靈思 電機(jī)控制 開發(fā)套件 英文
上傳時間: 2013-10-28
上傳用戶:wujijunshi
最近去看監(jiān)視器材,看到他們的監(jiān)視軟體 就突發(fā)奇想自己來寫一個看看 程式會把移動中的物體用綠色框框起來 並且把當(dāng)時的影像存成jpg檔(我把這個功能註解起來了) 我這個程式是在UltraEdit(類似記事本)下寫成的 程式裡用到JMF套件 主程式是webcamCapture.java
上傳時間: 2015-05-22
上傳用戶:zaizaibang
北京理工大學(xué)DSP C6000課程的實(shí)驗(yàn)程序,課件可以到網(wǎng)上搜索。 內(nèi)含實(shí)驗(yàn)說明 匯編以及C程序 共6個實(shí)驗(yàn)
標(biāo)簽: C6000 DSP 理工 大學(xué)
上傳時間: 2014-01-22
上傳用戶:songyue1991
提出了利用fifo,實(shí)現(xiàn)dsp之間的高速、實(shí)時、可靠的數(shù)據(jù)傳輸,介紹了fifo原理及性能特點(diǎn),詳細(xì)闡述了系統(tǒng)的硬 件接口電路及軟件設(shè)計。
標(biāo)簽: fifo dsp 數(shù)據(jù)傳輸 性能特點(diǎn)
上傳時間: 2013-12-24
上傳用戶:mhp0114
介紹基于DSP的USB接口硬件設(shè)計、軟件編程及應(yīng)用,詳細(xì)論述了USB的固件編程及應(yīng)注意的問題,并給出USB接13在Mass Storage中的應(yīng)用.
標(biāo)簽: DSP USB 接口 硬件設(shè)計
上傳時間: 2014-01-16
上傳用戶:xauthu
哈工大的課件,關(guān)于用C語言開發(fā)DSP的入門課件。
標(biāo)簽:
上傳時間: 2014-12-22
上傳用戶:wuyuying
實(shí)習(xí)目的 本實(shí)驗(yàn)將練習(xí)如何運(yùn)用 DSP EVM 產(chǎn)生弦波。使學(xué)生能夠加深瞭解 TMS320C6701 EVM 發(fā)展系統(tǒng)的基本操作,及一些周邊的運(yùn)作。 藉由產(chǎn)生弦波的實(shí)驗(yàn),學(xué)習(xí)如何使用硬體及軟體。在軟體部份,使 用 Code Composer Studio(CCS) ,包含 C 編輯器、連接器(linker)和 TI 所提供的C源始碼偵錯器(debugger) 。在硬體部份包括TMS320C67 的 浮點(diǎn) DSP 和在 EVM 板子上的類比晶片。
上傳時間: 2016-05-05
上傳用戶:sclyutian
DsP硬件設(shè)計,北理工08研究生課件,現(xiàn)在拿出來和大家分享
上傳時間: 2013-12-19
上傳用戶:aa17807091
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1