本文主要介紹Cyclone V FPGA的一個很明顯的特性,也可以說是一個很大的優(yōu)勢,即:采用低功耗28nm FPGA減少總系統(tǒng)成本
標(biāo)簽: FPGA Cyclone 28 nm
上傳時間: 2013-10-26
上傳用戶:huxiao341000
Arria V系列 FPGA芯片基本描述 (1)28nm FPGA,在成本、功耗和性能上達(dá)到均衡; (2)包括低功耗6G和10G串行收發(fā)器; (3)總功耗比6G Arria II FPGA低40%; (4)豐富的硬核IP模塊,提高了集成度 (5)目前市場上支持10.3125Gbps收發(fā)器技術(shù)、功耗最低的中端FPGA。
標(biāo)簽: Arria FPGA V系列 芯片
上傳用戶:wsq921779565
本文是基于Arria V和Cyclone V精度可調(diào)DSP模塊的高性能DSP應(yīng)用與實(shí)現(xiàn)(英文資料)
標(biāo)簽: DSP Cyclone Arria 精度可調(diào)
上傳時間: 2014-12-28
上傳用戶:CHINA526
Cyclone V FPGA功耗優(yōu)勢:采用低功耗28nm FPGA活的最低系統(tǒng)功耗(英文資料)
標(biāo)簽: Cyclone Altera FPGA 28
上傳時間: 2013-11-23
上傳用戶:lijinchuan
本白皮書介紹 Stratix V FPGA 是怎樣幫助用戶提高帶寬同時保持其成本和功耗預(yù)算不變。在工藝方法基礎(chǔ)上,Altera 利用 FPGA 創(chuàng)新技術(shù)超越了摩爾定律,滿足更大的帶寬要求,以及成本和功耗預(yù)算。Altera Stratix ® V FPGA 通過 28-Gbps 高功效收發(fā)器突破了帶寬限制,支持用戶使用嵌入式 HardCopy ®模塊將更多的設(shè)計集成到單片F(xiàn)PGA中,部分重新配置功能還提高了靈活性。
標(biāo)簽: Stratix FPGA 28 創(chuàng)新技術(shù)
上傳時間: 2013-10-30
上傳用戶:luke5347
本資料是關(guān)于Altera公司 Stratix V GX FPGA開發(fā)板電路圖的資料。資料包括開發(fā)板原理圖、PCB圖。
標(biāo)簽: Stratix Altera FPGA GX
上傳時間: 2014-01-22
上傳用戶:18707733937
通過介紹Multisim軟件的功能和特點(diǎn),結(jié)合格雷瑪計數(shù)器的設(shè)計實(shí)例,敘述了在Multisim軟件平臺進(jìn)行時序邏輯電路的設(shè)計原理及構(gòu)成方法,并利用軟件對設(shè)計進(jìn)行仿真。
標(biāo)簽: Multisim 時序邏輯 仿真 電路設(shè)計
上傳時間: 2013-11-06
上傳用戶:songyue1991
關(guān)于IAR_MSP430集成開發(fā)環(huán)境Workbench中文使用說明
標(biāo)簽: Workbench IAR_MSP 430 集成開發(fā)環(huán)境
上傳時間: 2013-10-27
上傳用戶:dxxx
multisim入門
標(biāo)簽: multisim
上傳時間: 2014-01-10
上傳用戶:kang1923
Multisim 12 官網(wǎng)發(fā)布下載
標(biāo)簽: Multisim 12 發(fā)布
上傳時間: 2013-11-08
上傳用戶:zukfu
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1