輸入物品的個數和背包的負重大小;程序自動為每個物品的重量和價值賦一個隨機值(范圍10~80),輸出裝入背包的物品的總價值最大的值和此時的總物品大小。實現方法:1 回溯法,2 FIFO分枝限界,3 LC分枝限界;
標簽: 10 80 輸入 程序
上傳時間: 2016-06-06
上傳用戶:三人用菜
首先,單片機計算出正弦波所需的ad轉換數據,將此數據存入數組,然后將數據放入FIFO,單片機只需讀FIFO,(將FIFO設置成循環輸出模式)就可得所需波形,另外,控制延時時間,即可控制頻率。
標簽:
上傳時間: 2014-12-22
上傳用戶:李彥東
通過分頁技術,在屏幕上顯示文件data.txt中多個選定的數據。方法是: 讀入數據為整數的邏輯地址(<0時退出); 將邏輯地址分解為頁號、頁內位移; 查頁表,若該頁不在內存塊中(中斷位為1),將該頁從外存讀入內存某一塊中,淘汰策略為FIFO;否則,由頁號得塊號; 將內存中該數據顯示在屏幕上。
標簽: 分 頁
上傳時間: 2014-06-28
上傳用戶:zmy123
UART16550兼容的串行通訊控制器,Verilog語言描述,采用Altera Cyclone系列芯片實現FPGA綜合,因為FIFO部分利用到內部資源實現。已經在某項目中成功應用,特此推出。
標簽: 16550 UART 兼容 串行通訊
上傳時間: 2016-06-14
上傳用戶:change0329
常用的隊列類,雙向隊列支持FIFO規則。
標簽: 隊列
上傳時間: 2013-12-23
上傳用戶:colinal
(1) 315、433、868、915Mh的ISM 和SRD頻段 (2) 最高工作速率500kbps,支持2-FSK、GFSK和MSK調制方式 (3) 高靈敏度(1.2kbps下-110dDm,1%數據包誤碼率) (4) 內置硬件CRC 檢錯和點對多點通信地址控制 (5) 較低的電流消耗(RX中,15.6mA,2.4kbps,433MHz) (6) 可編程控制的輸出功率,對所有的支持頻率可達+10dBm (7) 支持低功率電磁波激活功能 (8) 支持傳輸前自動清理信道訪問(CCA),即載波偵聽系統 (9) 快速頻率變動合成器帶來的合適的頻率跳躍系統 (10) 模塊可軟件設地址,軟件編程非常方便 (11) 標準DIP間距接口,便于嵌入式應用 (12) 單獨的64字節RX和TX數據FIFO
標簽: kbps 315 433 868
上傳時間: 2016-06-21
上傳用戶:anng
這個是UART的控制器,已經跑通過,分4個模塊,波特率生成、發送、接收和FIFO,可供初學者參考
標簽: UART 控制器
上傳時間: 2016-06-25
上傳用戶:s363994250
CY7C68013A傳輸視頻數據時的FIRMWARE,使使用SLAVE FIFO模式
標簽: FIRMWARE 68013A C68013 68013
上傳時間: 2014-12-19
上傳用戶:helmos
工ARM_LINUX的幾個源代碼,fork,pipe,FIFO,及共享內存的實驗源程序
標簽: LINUX ARM 源代碼
上傳時間: 2013-11-30
上傳用戶:lvzhr
計算機體系結構實驗程序,分別采用FIFO與LRU算法實現Cache塊的更新,功能更新過程中換入換出、命中等分步動態顯示。
標簽: 計算機體系結構 實驗 程序
上傳時間: 2013-12-25
上傳用戶:從此走出陰霾
蟲蟲下載站版權所有 京ICP備2021023401號-1