分頻器是FPGA設計中使用頻率非常高的基本單元之一。盡管目前在大部分設計中還廣泛使用集成鎖相環(如altera的PLL,Xilinx的DLL)來進行時鐘的分頻、倍頻以及相移設計,但是,對于時鐘要求不太嚴格的設計,通過自主設計進行時鐘分頻的實現方法仍然非常流行。首先這種方法可以節省鎖相環資源,再者,這種方式只消耗不多的邏輯單元就可以達到對時鐘操作的目的。 偶數倍分頻:偶數倍分頻應該是大家都比較熟悉的分頻,通過計數器計數是完全可以實現的。如進行N倍偶數分頻,那么可以通過由待分頻的時鐘觸發計數器計數,當計數器從0計數到N/2-1時,輸出時鐘進行翻轉,并給計數器一個復位信號,使得下一個時鐘從零開始計數。以此循環下去。這種方法可以實現任意的偶數分頻。
標簽: altera FPGA PLL 分頻器
上傳時間: 2016-06-14
上傳用戶:wpwpwlxwlx
狀態機是FPGA系統工程應用中應用較多的工具 能有效實現系統的邏輯功能
標簽: FPGA 狀態 工程
上傳時間: 2014-08-16
上傳用戶:徐孺
可以在里面修改協議.主要是cmos---fpga--usb(68013a)中除68013a部分的程序
標簽: 68013a cmos fpga usb
上傳時間: 2016-07-02
上傳用戶:a3318966
delphi登陸窗體的制作,就我知道的,可以有兩種方法,一種是在工程文件中實現登陸窗體的動態調用,另一種就是在主窗體的OnCreate事件中動態創建登陸窗體,兩種方法都需要將主窗體設置為Auto-create form,將登陸窗體設
標簽: OnCreate Auto-cr delphi 工程
上傳時間: 2016-08-04
上傳用戶:gtzj
:針對現場可編程門陣列(FPGA)芯片的特點,研究FPGA中雙向端口I/O的設計,同時給 出仿真初始化雙向端口I/O的方法。采用這種雙向端口的設計方法,選用Xilinx的Spartan2E芯片 設計一個多通道圖像信號處理系統。
標簽: FPGA Spartan2E Xilinx 雙向端口
上傳時間: 2014-01-23
上傳用戶:tianjinfan
介紹了一種基于軟件無線電思想的頻分多址中頻數字化接收機系統設計方案。它采用Altera公司的FPGA構成核 心單元,通過不同的軟件配置實現對三路頻分多址信號的解調。
標簽: Altera FPGA 分 多址
上傳時間: 2016-10-11
上傳用戶:cmc_68289287
cpld/fpga概述以及硬件描述語言設計的一些概念
標簽: cpld fpga 硬件描述語言
上傳時間: 2013-12-11
上傳用戶:牛布牛
驅動192*64的液晶屏,通過使用FPGA譯碼可以實現對液晶屏的三個分區的讀寫操作,進而實現復雜的程序設計
標簽: FPGA 192 液晶屏 64
上傳時間: 2013-12-20
上傳用戶:jiahao131
杜曉斌和陳興文-FPGA和單片機串行通信接口的實現一文提出了FPGA與單片機實現數據串行通信的解決方案。在通信過程中完全遵守RS232 協議,給出了發送模塊的vhdl源代碼。
標簽: FPGA 232 RS 單片機串行
上傳時間: 2014-01-25
上傳用戶:氣溫達上千萬的
可實現MIMO-OFDM系統的adaptive_blind功能,並進行了詳細的測試
標簽: adaptive_blind MIMO-OFDM 系統
上傳時間: 2013-12-23
上傳用戶:225588
蟲蟲下載站版權所有 京ICP備2021023401號-1