1 無線射頻,手機電路,電視家電,信號處理,電源電路等電路圖應有盡有。 2 PCB使用教程,PCB使用技巧,PCB布線規則,PCB layout經驗資料豐富精彩。 3 各類電子課件,電子教材,測量儀表,嵌入式技術,制造技術收藏資料。 4 IC中文資料,IC datasheet,規則標準, 網上查不到,這里找的到。
標簽: CPLD FPGA 多串口
上傳時間: 2013-11-11
上傳用戶:kangqiaoyibie
介紹了一種基于DSP和FPGA的磁鐵電源控制器的設計方案,闡述了該控制器硬件系統的組成,包括信號調理電路、中間數據處理部分、后端的驅動電路。同時給出了DSP和FPGA之間通過SPI接口通信的具體流程和輸出PWM波形死區部分的控制流程。設計的磁鐵電源控制器有很好的控制和運算能力,同時具有很好的靈活性和可靠性。
標簽: FPGA DSP 磁鐵 電源控制器
上傳時間: 2014-01-27
上傳用戶:suicoe
用FPGA設計多功能數字鐘
標簽: FPGA 多功能 數字
上傳時間: 2013-11-16
上傳用戶:1234567890qqq
基于FPGA的FFT算法實現
標簽: FPGA FFT 算法
上傳時間: 2014-12-28
上傳用戶:chongchongsunnan
基于FPGA的循環冗余校驗算法實現
標簽: FPGA 循環冗余 校驗算法
上傳時間: 2013-10-09
上傳用戶:busterman
基于FPGA的FIR數字濾波器算法實現
標簽: FPGA FIR 數字濾波器 算法
上傳時間: 2013-11-12
上傳用戶:xz85592677
《基于Xilinx FPGA的OFDM通信系統基帶設計》附帶的代碼
標簽: Xilinx FPGA OFDM 通信系統
上傳時間: 2014-01-10
上傳用戶:15501536189
在軟件無線電數字接收機中,從AD前端采集過來的數字信號頻率高達72 MHz,如此高的頻率使得后端DSP不能直接完成相關的數字信號處理任務。因此合理的設計基于FPGA的DDC,以降低數字信號頻率,方便后端DSP實時完成相關的數字信號處理任務就顯得尤為重要。在很多數字信號處理系統中,數字信號頻率是非常高的,而后端數字信號處理器件幾乎不能滿足系統的實時性要求,此時通過合理的設計DDC就可以解決上述問題。
標簽: FPGA DDC 仿真
上傳用戶:432234
基于FPGA的傳統DDS方法優化設計
標簽: FPGA DDS 優化設計
上傳用戶:lmeeworm
基于DDS的多波形信號發生器設計
標簽: DDS 多波形 信號發生器
上傳時間: 2013-11-08
上傳用戶:kqc13037348641
蟲蟲下載站版權所有 京ICP備2021023401號-1