MATLAB及其在FPGA中的應(yīng)用(第2版)
標(biāo)簽: MATLAB FPGA 中的應(yīng)用
上傳時間: 2013-11-01
上傳用戶:wettetw
針對調(diào)制樣式在不同環(huán)境下的變化,采用了FPGA部分動態(tài)可重構(gòu)的新方法,通過對不同調(diào)制樣式信號的解調(diào)模塊的動態(tài)加載,來實(shí)現(xiàn)了不同環(huán)境下針對不同調(diào)制樣式的解調(diào)。這種方式比傳統(tǒng)的設(shè)計方式具有更高的靈活性、可擴(kuò)展性,并減低了成本和功耗。該設(shè)計方案同時也介紹了FPGA部分動態(tài)可重構(gòu)的概念和特點(diǎn),可以對其它通信信號處理系統(tǒng)設(shè)計提供一定的參考。
標(biāo)簽: FPGA 部分動態(tài)可重構(gòu) 信號解調(diào)系統(tǒng)
上傳時間: 2013-11-11
上傳用戶:GeekyGeek
在軟件無線電數(shù)字接收機(jī)中,從AD前端采集過來的數(shù)字信號頻率高達(dá)72 MHz,如此高的頻率使得后端DSP不能直接完成相關(guān)的數(shù)字信號處理任務(wù)。因此合理的設(shè)計基于FPGA的DDC,以降低數(shù)字信號頻率,方便后端DSP實(shí)時完成相關(guān)的數(shù)字信號處理任務(wù)就顯得尤為重要。在很多數(shù)字信號處理系統(tǒng)中,數(shù)字信號頻率是非常高的,而后端數(shù)字信號處理器件幾乎不能滿足系統(tǒng)的實(shí)時性要求,此時通過合理的設(shè)計DDC就可以解決上述問題。
上傳時間: 2014-12-28
上傳用戶:432234
本文是關(guān)于賽靈思Artix-7 FPGA 數(shù)據(jù)手冊:直流及開關(guān)特性的詳細(xì)介紹。 文章中也討論了以下問題: 1.全新 Artix-7 FPGA 系列有哪些主要功能和特性? Artix-7 系列提供了業(yè)界最低功耗、最低成本的 FPGA,采用了小型封裝,配合Virtex 架構(gòu)增強(qiáng)技術(shù),能滿足小型化產(chǎn)品的批量市場需求,這也正是此前 Spartan 系列 FPGA 所針對的市場領(lǐng)域。與 Spartan-6 FPGA 相比,Artix-7 器件的邏輯密度從 20K 到 355K 不等,不但使速度提升 30%,功耗減半,尺寸減小 50%,而且價格也降了 35%。 2.Artix-7 FPGA 系列支持哪些類型的應(yīng)用和終端市場? Artix-7 FPGA 系列面向各種低成本、小型化以及低功耗的應(yīng)用,包括如便攜式超聲波醫(yī)療設(shè)備、軍用通信系統(tǒng)、高端專業(yè)/消費(fèi)類相機(jī)的 DSLR 鏡頭模塊,以及航空視頻分配系統(tǒng)等。
標(biāo)簽: Artix FPGA 賽靈思 數(shù)據(jù)手冊
上傳時間: 2013-10-11
上傳用戶:zouxinwang
veriloghdl進(jìn)行fpga設(shè)計的一些基本方法,對初學(xué)者很有幫助
標(biāo)簽: veriloghdl fpga
上傳時間: 2013-11-17
上傳用戶:muhongqing
賽靈思FPGA芯片論文,值得一看。
標(biāo)簽: FPGA 賽靈思 芯片架構(gòu) 分
上傳時間: 2014-12-28
上傳用戶:1583264429
基于FPGA硬件實(shí)現(xiàn)固定倍率的圖像縮放,將2維卷積運(yùn)算分解成2次1維卷積運(yùn)算,對輸入原始圖像像素先進(jìn)行行方向的卷積,再進(jìn)行列方向的卷積,從而得到輸出圖像像素。把圖像縮放過程設(shè)計為一個單元體的循環(huán)過程,在單元體內(nèi)部,事先計算出卷積系數(shù)。
上傳時間: 2013-12-03
上傳用戶:fudong911
高級FPGA 教學(xué)實(shí)驗(yàn)平臺實(shí)驗(yàn)指導(dǎo)書-嵌入式系統(tǒng)設(shè)計
標(biāo)簽: FPGA 教學(xué)實(shí)驗(yàn) 指導(dǎo)書 嵌入式系統(tǒng)設(shè)計
上傳時間: 2013-11-02
上傳用戶:zczc
Actel、Altera、Lattice Semiconductor和Xilinx是目前業(yè)界最主要的四大FPGA供應(yīng)商,為了 幫助中國的應(yīng)用開發(fā)工程師更深入地了解FPGA的具體設(shè)計訣竅,我們特別邀請到了Altera系統(tǒng)應(yīng)用 工程部總監(jiān)Greg Steinke、Xilinx綜合方法經(jīng)理Frederic Rivoallon、Xilinx高級技術(shù)市場工程師 Philippe Garrault、Xilinx產(chǎn)品應(yīng)用工程部高級經(jīng)理Chris Stinson、Xilinx IP解決方案工程部總 監(jiān)Mike Frasier、Lattice Semiconductor應(yīng)用工程部總監(jiān)Bertrand Leigh和軟件產(chǎn)品規(guī)劃經(jīng)理Mike Kendrick、Actel公司硅產(chǎn)品市場總監(jiān)Martin Mason和應(yīng)用高級經(jīng)理Jonathan Alexander為大家傳經(jīng) 授道。 他們將就一系列大家非常關(guān)心的關(guān)鍵設(shè)計問題發(fā)表他們的獨(dú)到見解,包括:什么是目前FPGA應(yīng)用工 程師面對的最主要設(shè)計問題?如何解決?當(dāng)開始一個新的FPGA設(shè)計時,你們會推薦客戶采用什么樣 的流程?對于I/O信號分布的處理,你們有什么建議可以提供 給客戶?如果你的客戶準(zhǔn)備移植到另外一個FPGA、ASIC和結(jié)構(gòu)化ASIC之間進(jìn)行抉擇?(下)">結(jié)構(gòu)化 ASIC或ASIC,你會建議你的客戶如何做?
上傳時間: 2013-11-09
上傳用戶:xinshou123456
基于FPGA的傳統(tǒng)DDS方法優(yōu)化設(shè)計
標(biāo)簽: FPGA DDS 優(yōu)化設(shè)計
上傳時間: 2014-12-28
上傳用戶:lmeeworm
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1