基于FPGA的調(diào)制和解調(diào)的數(shù)字信號(hào)有多種,包括2ASK、2FSK、2PSK等,文中介紹了2FSK信號(hào)的調(diào)制與解調(diào),以及該信號(hào)的功率譜。最后提供驗(yàn)證結(jié)果,證明仿真結(jié)果符合要求。
標(biāo)簽: FPGA 2FSK 數(shù)字信號(hào) 調(diào)制解調(diào)
上傳時(shí)間: 2013-10-29
上傳用戶:caozhizhi
通過Xilinx Spartan-6 FPGA 的Multiboot特性,允許用戶一次將多個(gè)配置文件下載入Flash中,根據(jù)不同時(shí)刻的需求,在不掉電重啟的情況下,從中選擇一個(gè)來重配置FPGA,實(shí)現(xiàn)不同功能,提高器件利用率,增加系統(tǒng)安全性,降低系統(tǒng)成本。
標(biāo)簽: Xilinx-Spartan MultiBoot FPGA
上傳時(shí)間: 2013-11-04
上傳用戶:z1191176801
Alter FPGA的設(shè)計(jì)流程以及DSP設(shè)計(jì).
標(biāo)簽: Alter FPGA DSP 設(shè)計(jì)流程
上傳時(shí)間: 2013-11-13
上傳用戶:caixiaoxu26
賽靈思采用專為 FPGA 定制的芯片制造工藝和創(chuàng)新型統(tǒng)一架構(gòu),讓 7 系列 FPGA 的功耗較前一代器件降低一半以上。
標(biāo)簽: FPGA 賽靈思 功耗 減
上傳時(shí)間: 2013-11-18
上傳用戶:liaofamous
本白皮書介紹了有關(guān)賽靈思 28 nm 7 系列 FPGA 功耗的幾個(gè)方面,其中包括臺(tái)積電 28nm高介電層金屬閘 (HKMG) 高性能低功耗(28nm HPL 或 28 HPL)工藝的選擇。
標(biāo)簽: FPGA 28 nm 賽靈思
上傳時(shí)間: 2013-10-27
上傳用戶:giraffe
實(shí)時(shí)電話計(jì)費(fèi)系統(tǒng)是企業(yè)、事業(yè)單位信息管理的一個(gè)重要組成部分。介紹了一種用FPGA器件實(shí)現(xiàn)電話計(jì)費(fèi)系統(tǒng)的方法,并給出了設(shè)計(jì)框圖和詳細(xì)設(shè)計(jì)過程。設(shè)計(jì)采用Veriiog_HDL硬件語言。
標(biāo)簽: FPGA 電話計(jì)費(fèi)器
上傳時(shí)間: 2013-10-28
上傳用戶:葉山豪
堆疊與載入賽靈思打造令人驚嘆的FPGA
標(biāo)簽: FPGA 堆疊 賽靈思
上傳時(shí)間: 2013-10-31
上傳用戶:朗朗乾坤
WP374 Xilinx FPGA的部分重配置
標(biāo)簽: Xilinx FPGA 374 WP
上傳時(shí)間: 2013-11-11
上傳用戶:zhaoke2005
對(duì)要學(xué)習(xí)FPGA的人有幫助
標(biāo)簽: FPGA
上傳時(shí)間: 2013-10-23
上傳用戶:eclipse
為了對(duì)中頻PCM信號(hào)進(jìn)行直接解調(diào),提出一種全新的數(shù)字化PCM中頻解調(diào)器的設(shè)計(jì)方法。在實(shí)現(xiàn)過程中,采用大規(guī)模的FPGA芯片對(duì)位幀同步器進(jìn)行了融合,便于設(shè)備的集成化和小型化。這種新型的中頻解調(diào)器比傳統(tǒng)的基帶解調(diào)器具有硬件成本低和誤碼率低等優(yōu)點(diǎn)。
標(biāo)簽: FPGA PCM 數(shù)字化 中頻
上傳時(shí)間: 2013-12-17
上傳用戶:ddddddos
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1