亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

FPGA-dsp

  • WP409利用Xilinx FPGA打造出高端比特精度和周期精度浮點(diǎn)DSP算法實(shí)現(xiàn)方案

    WP409利用Xilinx FPGA打造出高端比特精度和周期精度浮點(diǎn)DSP算法實(shí)現(xiàn)方案: High-Level Implementation of Bit- and Cycle-Accurate Floating-Point DSP Algorithms with Xilinx FPGAs

    標(biāo)簽: Xilinx FPGA 409 DSP

    上傳時(shí)間: 2013-11-07

    上傳用戶:defghi010

  • 基于DSP和FPGA的異步電機(jī)矢量控制系統(tǒng)的研究.rar

    矢量控制作為一種先進(jìn)的控制策略,是在電機(jī)統(tǒng)一理論、機(jī)電能量轉(zhuǎn)換和坐標(biāo)變換理論的基礎(chǔ)上發(fā)展起來(lái)的,具有先進(jìn)性、新穎性和實(shí)用性的特點(diǎn)。它是以交流電動(dòng)機(jī)的雙軸理論為依據(jù),將定子電流矢量分解為按轉(zhuǎn)子磁場(chǎng)定向的兩個(gè)直流分量:一個(gè)分量與轉(zhuǎn)子磁鏈?zhǔn)噶恐睾希Q為勵(lì)磁電流分量;另一個(gè)分量與轉(zhuǎn)子磁鏈?zhǔn)噶看怪保Q為轉(zhuǎn)矩電流分量。通過(guò)控制定子電流矢量在旋轉(zhuǎn)坐標(biāo)系的位置及大小,即可控制勵(lì)磁電流分量和轉(zhuǎn)矩電流分量的大小,實(shí)現(xiàn)像直流電動(dòng)機(jī)那樣對(duì)磁場(chǎng)和轉(zhuǎn)矩的解耦控制。本文研究的是以TMS320LF2407ADSP和FPGA為控制核心的矢量控制變頻調(diào)速系統(tǒng)。 分析了脈寬調(diào)制和矢量控制的原理與實(shí)現(xiàn)方法,從而建立了異步電動(dòng)機(jī)的數(shù)學(xué)模型。對(duì)于矢量控制,分析了矢量控制的基本原理和控制算法,推導(dǎo)了三相坐標(biāo)系、兩相靜止與旋轉(zhuǎn)坐標(biāo)系下的電機(jī)基本方程和矢量控制基本公式。同時(shí)在進(jìn)行相應(yīng)的坐標(biāo)變換以后,得到了間接磁場(chǎng)定向型變頻調(diào)速系統(tǒng)的矢量控制圖,并結(jié)合TMS320LF2407ADSP完成了具體的實(shí)現(xiàn)方法,根據(jù)矢量控制的基本原理,設(shè)計(jì)了一種基于DSP和FPGA的SVPWM冗余系統(tǒng)。 在硬件方面,以TMS320LF2407ADSP和EP1C12Q240FPGA為控制器,兩者之間通過(guò)雙口RAMIDT7130完成數(shù)據(jù)的交換,并能在一方失控時(shí)另一方立即產(chǎn)生SVPWM波形。同時(shí)完成無(wú)線遙控、速度給定、數(shù)據(jù)顯示以及電流、速度檢測(cè)和保護(hù)等功能,也對(duì)變頻調(diào)速系統(tǒng)的主電路、電源電路、FPGA配置電路、無(wú)線遙控電路、LCD顯示電路、保護(hù)電路、電流和轉(zhuǎn)速檢測(cè)電路作了簡(jiǎn)單的介紹。在軟件方面,給出了基于DSP的矢量控制系統(tǒng)軟件流程圖,并用C語(yǔ)言進(jìn)行了編程。用硬件描述語(yǔ)言Verilog對(duì)FPGA進(jìn)行了編程,并給出了相關(guān)的仿真波形。MATLAB仿真結(jié)果表明,本文研究的調(diào)速系統(tǒng)的矢量控制算法是成功的,并實(shí)現(xiàn)了對(duì)電機(jī)的高性能控制。

    標(biāo)簽: FPGA DSP 異步電機(jī)

    上傳時(shí)間: 2013-07-09

    上傳用戶:jogger_ding

  • 基于DSP和FPGA的四軸運(yùn)動(dòng)控制卡的研究與開(kāi)發(fā).rar

    本文首先從數(shù)控系統(tǒng)的組成與特點(diǎn)進(jìn)行詳細(xì)分析,然后對(duì)運(yùn)動(dòng)控制卡在整個(gè)系統(tǒng)中承擔(dān)功能進(jìn)行了分析。根據(jù)數(shù)字型號(hào)處理器件的快速運(yùn)算能力和現(xiàn)場(chǎng)可編程門(mén)陣列器件的靈活、通用性提出了基于DSP器件和FPGA器件進(jìn)行總體設(shè)計(jì)的規(guī)劃。 本文重點(diǎn)詳細(xì)闡述了四軸運(yùn)動(dòng)控制卡硬件電路的設(shè)計(jì)。通過(guò)對(duì)現(xiàn)有部分PC總線的介紹與比較,設(shè)計(jì)選擇了PCI總線作為上位PC與運(yùn)動(dòng)控制卡的通信總線,并且選擇PCI9052芯片來(lái)設(shè)計(jì)PCI接口模塊;基于DSP器件的特點(diǎn),設(shè)計(jì)選擇了TMS320LF2407芯片為核心,進(jìn)行運(yùn)算控制單元的設(shè)計(jì),同時(shí)對(duì)其主要內(nèi)部資源進(jìn)行了分配。最后,根據(jù)硬件的原理圖,完成了具體電路板的制作。 對(duì)軟件設(shè)計(jì),文章主要對(duì)插補(bǔ)算法在DSP上的實(shí)現(xiàn)作了一些探討。介紹了兩種加速模式:梯形加速模式和s曲線加速模式。就逐點(diǎn)比較法直線和圓弧插補(bǔ)算法以及數(shù)字積分插補(bǔ)原理也進(jìn)行了分析。最終,提出總體程序流程控制、速度控制算法、插補(bǔ)算法等的程序設(shè)計(jì)框架,并進(jìn)行了具體程序設(shè)計(jì)。

    標(biāo)簽: FPGA DSP 四軸

    上傳時(shí)間: 2013-07-19

    上傳用戶:CHENKAI

  • 基于FPGA和DSP的實(shí)時(shí)圖像處理系統(tǒng)設(shè)計(jì).rar

    數(shù)字信息時(shí)代帶來(lái)了“信息大爆炸”,使數(shù)據(jù)量大增,而數(shù)字圖像數(shù)據(jù)更是如此,如果不對(duì)圖像數(shù)據(jù)進(jìn)行有效的壓縮,那么圖像信息的存儲(chǔ)與傳輸將無(wú)法進(jìn)行。顯然,尋求一種高效的圖像壓縮系統(tǒng)具有很大的現(xiàn)實(shí)意義。 本文基于大規(guī)模現(xiàn)場(chǎng)可編程邏輯陣列(FPGA)和高速數(shù)字信號(hào)處理器(DSP)協(xié)同作業(yè),來(lái)完成實(shí)時(shí)圖像處理的系統(tǒng)設(shè)計(jì)。出于對(duì)系統(tǒng)設(shè)計(jì)上的性能和功耗方面的考慮,系統(tǒng)中FPGA 選用的是ALTERA公司的Cyclone系列芯片EP1C12Q240C8,DSP選用的是TI公司的55x系列芯片TMS320VC5502。該系統(tǒng)集圖像采集、壓縮、顯示和存儲(chǔ)功能于一體,其中DSP為主處理器負(fù)責(zé)圖像處理,F(xiàn)PGA為協(xié)處理器負(fù)責(zé)系統(tǒng)的所有數(shù)字邏輯控制。FPGA和DSP的工作之間形成流水,并且借助于一片雙口RAM(CY7C025AV-15AI)完成兩者的通訊。結(jié)合FPGA和DSP自身的特點(diǎn),本文提出一種新穎的信息通信方式,借助于一片雙口RAM,其內(nèi)部按其存儲(chǔ)空間等分兩塊,利用乒乓技術(shù)完成對(duì)高速實(shí)時(shí)的圖像數(shù)據(jù)緩沖。 該系統(tǒng)從視頻采集、傳輸、壓縮到圖像存儲(chǔ)等整個(gè)過(guò)程的工作,分別由FPGA和DSP承擔(dān)。充分考慮到它們自身的優(yōu)缺點(diǎn),在滿足系統(tǒng)實(shí)時(shí)性要求的同時(shí),結(jié)構(gòu)靈活,便于以后的擴(kuò)展與升級(jí)。結(jié)果表明,在TMS320VC5502實(shí)現(xiàn)了對(duì)采集圖像的JPEG壓縮,效果良好且滿足了實(shí)時(shí)性的要求,因此系統(tǒng)的功能得到了總體上的驗(yàn)證。 關(guān)鍵詞:圖像處理;FPGA;DSP;JPEG

    標(biāo)簽: FPGA DSP 實(shí)時(shí)圖像

    上傳時(shí)間: 2013-06-11

    上傳用戶:hjshhyy

  • GSM接收機(jī)同步技術(shù)研究與基于FPGA和DSP的接收機(jī)設(shè)計(jì).rar

    GSM是全球使用最為廣泛的一種無(wú)線通信標(biāo)準(zhǔn),不僅在民用領(lǐng)域,也在鐵路GSM-R等專用領(lǐng)域發(fā)揮著極為重要的作用。由于無(wú)線信道具有瑞利衰落和延時(shí)效應(yīng),在通信系統(tǒng)的收發(fā)兩端也存在不完全匹配等未知因素,因此接收的信號(hào)疊加有各種誤差因素的影響。GSM接收機(jī)的實(shí)現(xiàn)離不開(kāi)系統(tǒng)的同步,為了得到更好的同步質(zhì)量,就必須對(duì)GSM基帶同步技術(shù)進(jìn)行研究,選擇一種最合適的同步算法。GSM的同步既有時(shí)間同步,也有頻率同步。 @@ 軟件無(wú)線電是當(dāng)前通信領(lǐng)域引入注目的熱點(diǎn)之一。長(zhǎng)期以來(lái),GSM的接收和解調(diào)都是由專用的ASIC芯片來(lái)完成的,通過(guò)軟件來(lái)實(shí)現(xiàn)GSM接收機(jī)的基帶算法,體現(xiàn)了軟件無(wú)線電技術(shù)的思想,選擇用它們來(lái)實(shí)現(xiàn)的GSM接收機(jī)具有靈活、可靠、擴(kuò)展性好的優(yōu)點(diǎn)。 @@ 論文主要討論GSM接收機(jī)同步算法與基于FPGA和DSP的GSM接收機(jī)設(shè)計(jì), @@  主要內(nèi)容包括: @@ 通過(guò)相關(guān)理論知識(shí)的學(xué)習(xí),設(shè)計(jì)驗(yàn)證了GSM基帶同步算法。對(duì)FB時(shí)間同步,討論了包絡(luò)檢測(cè)和FFT變換兩種不同的方法;對(duì)SB時(shí)間同步,介紹實(shí)相關(guān)和復(fù)相關(guān)兩種方法;對(duì)頻率同步,給出了一種對(duì)FB運(yùn)用相關(guān)運(yùn)算來(lái)精確估計(jì)頻率誤差的算法。 @@ 設(shè)計(jì)了使用GSM射頻收發(fā)芯片RDA6210并通過(guò)實(shí)驗(yàn)室的ALTERA EP3C25FPGA開(kāi)發(fā)板進(jìn)行控制的GSM射頻端的解決方案,論文對(duì)RDA6210的性能和控制方式進(jìn)行了詳細(xì)的介紹,設(shè)計(jì)了芯片的控制模塊,得到了下變頻后的GSM基帶信號(hào)。 @@ 設(shè)計(jì)了基于RF前端+FPGA的GSM接收機(jī)方案。利用ALTERA EP2S180開(kāi)發(fā)平臺(tái)來(lái)完成基帶數(shù)據(jù)的處理。針對(duì)ALTERA EP2S180開(kāi)發(fā)平臺(tái)模數(shù)轉(zhuǎn)換器AD9433的特點(diǎn)使用THS4501設(shè)計(jì)了單獨(dú)的差分運(yùn)算放大器模塊;設(shè)計(jì)了平臺(tái)的數(shù)據(jù)存儲(chǔ)方案并將該平臺(tái)得到的基帶采樣數(shù)據(jù)用于同步算法的仿真。 @@ 設(shè)計(jì)了基于RF前端+DSP的GSM接收機(jī)方案。利用模數(shù)轉(zhuǎn)換器AD9243、FPGA芯片和TMS320C6416TDSP芯片來(lái)完成基帶數(shù)據(jù)的處理。設(shè)計(jì)了McBSP+EDMA傳輸?shù)臄?shù)據(jù)存儲(chǔ)方案。 @@ 給出了接收機(jī)硬件測(cè)試的結(jié)果,從多方面驗(yàn)證了所設(shè)計(jì)硬件平臺(tái)的可靠性。 @@關(guān)鍵詞:GSM接收機(jī);同步;RF; FPGA;DSP;

    標(biāo)簽: FPGA GSM DSP

    上傳時(shí)間: 2013-07-01

    上傳用戶:sh19831212

  • 基于DSP和FPGA的車(chē)牌識(shí)別系統(tǒng)設(shè)計(jì)及實(shí)現(xiàn).rar

    隨著我國(guó)國(guó)民經(jīng)濟(jì)的高速發(fā)展,國(guó)內(nèi)高速公路、城市道路、停車(chē)場(chǎng)建設(shè)越來(lái)越多,對(duì)交通控制、安全管理的要求也日益提高,智能交通系統(tǒng)( IntelligentTransportation Systems,簡(jiǎn)稱ITS)已成為當(dāng)前交通管理發(fā)展的主要方向,而車(chē)牌識(shí)別系統(tǒng)(License Plate Recognition System,簡(jiǎn)稱LPRS)技術(shù)作為智能交通系統(tǒng)的核心,起著舉足輕重的作用,可以被廣泛地應(yīng)用于高速公路自動(dòng)收費(fèi)(ElectronicToll Collection,簡(jiǎn)稱ETC)、停車(chē)場(chǎng)安全管理、被盜車(chē)輛的追蹤、車(chē)流統(tǒng)計(jì)等。 目前,車(chē)牌識(shí)別系統(tǒng)大多都是基于PC平臺(tái)的,其優(yōu)勢(shì)是實(shí)現(xiàn)容易,但是成本高、實(shí)時(shí)性不強(qiáng)、穩(wěn)定性不高等缺點(diǎn)使其不能廣泛推廣。為了克服以上的缺點(diǎn),且滿足識(shí)別速度和識(shí)別率的要求,本文在原有車(chē)牌識(shí)別硬件系統(tǒng)設(shè)計(jì)的基礎(chǔ)上做了一定的改進(jìn)(原系統(tǒng)在圖像采集、接口通信、系統(tǒng)穩(wěn)定、脫機(jī)工作等方面存在一定問(wèn)題),與團(tuán)隊(duì)成員一起設(shè)計(jì)出了新的車(chē)牌識(shí)別硬件系統(tǒng),采用單DSP+FPGA和雙DSP+FPGA雙板子的方式來(lái)共同實(shí)現(xiàn)(本人負(fù)責(zé)單DSP+FPGA的原理圖和PCB繪制,另一成員負(fù)責(zé)雙DSP+FPGA的原理圖和PCB繪制)。 本文所涉及的該車(chē)牌硬件系統(tǒng),主要工作由以下幾個(gè)部分組成: 1.團(tuán)隊(duì)共同完成了新車(chē)牌識(shí)別系統(tǒng)的硬件設(shè)計(jì),采用兩個(gè)板子實(shí)現(xiàn)。其中,本人負(fù)責(zé)單DSP+FPGA板子繪制。 2.團(tuán)隊(duì)一起完成了整個(gè)系統(tǒng)的硬件電路調(diào)試。主要分為如下模塊進(jìn)行調(diào)試:電源,DSP,F(xiàn)PGA,SAA7113H視頻解碼器,LCD液晶顯示和UART接口等。 3.負(fù)責(zé)完成了整個(gè)系統(tǒng)的DSP應(yīng)用程序設(shè)計(jì)。采用DSP/BIOS操作系統(tǒng)來(lái)構(gòu)建系統(tǒng)的框架,添加了多個(gè)任務(wù)對(duì)象進(jìn)行管理系統(tǒng)的調(diào)度;用CSL編寫(xiě)了DSP上的底層驅(qū)動(dòng):完成了車(chē)牌識(shí)別算法在DSP上的移植與優(yōu)化。 4.參與完成了部分FPGA程序的開(kāi)發(fā),主要包括圖像采集、存儲(chǔ)、傳輸幾個(gè)模塊等。 最終,本系統(tǒng)實(shí)現(xiàn)了高效、快速的車(chē)牌識(shí)別,各模塊工作穩(wěn)定,能脫機(jī)實(shí)現(xiàn)圖像采集、傳輸、識(shí)別、結(jié)果輸出和顯示為一體化的功能;為以后進(jìn)行高性能的車(chē)牌識(shí)別算法開(kāi)發(fā)提供了一個(gè)很好的硬件平臺(tái)。

    標(biāo)簽: FPGA DSP 車(chē)牌識(shí)別

    上傳時(shí)間: 2013-04-24

    上傳用戶:slforest

  • 基于DSP和FPGA導(dǎo)航計(jì)算機(jī)硬件電路研究與設(shè)計(jì).rar

    為適應(yīng)組合導(dǎo)航計(jì)算機(jī)系統(tǒng)的微型化、高性能度的要求,拓寬導(dǎo)航計(jì)算機(jī)的應(yīng)用領(lǐng)域,本文設(shè)計(jì)出一種基于浮點(diǎn)型DSP(TMS320C6713)和可編程邏輯陣列器件(FPGA: EP1C12N240C8)協(xié)同合作的導(dǎo)航計(jì)算機(jī)系統(tǒng)。 論文在闡述了組合導(dǎo)航計(jì)算機(jī)的特點(diǎn)和應(yīng)用要求后,提出基于DSP和FPGA的組合導(dǎo)航計(jì)算機(jī)系統(tǒng)方案。該方案以DSP為導(dǎo)航解算處理器,由FPGA完成IMU信號(hào)的采集和緩存以及系統(tǒng)控制信號(hào)的整合;DSP通過(guò)EMIF接口實(shí)現(xiàn)和FPGA通信。在此基礎(chǔ)上研究了各擴(kuò)展通信接口、系統(tǒng)硬件原理圖和PCB的開(kāi)發(fā),且在FPGA中使用調(diào)用IP核來(lái)實(shí)現(xiàn)FIR低通濾波數(shù)據(jù)處理機(jī)抖激光陀螺的機(jī)抖振動(dòng)的影響。其次,詳細(xì)闡述了利用TI公司的DSP集成開(kāi)發(fā)環(huán)境和DSP/BIOS準(zhǔn)實(shí)時(shí)操作系統(tǒng)開(kāi)發(fā)多任務(wù)系統(tǒng)軟件的具體方案。本文引入DSP/BIOS實(shí)時(shí)操作系統(tǒng)提供的多任務(wù)機(jī)制,將采集處理按照功能劃分四個(gè)相對(duì)獨(dú)立的任務(wù),這些任務(wù)在DSP/BIOS的調(diào)度下,按照用戶指定的優(yōu)先級(jí)運(yùn)行,大大提高系統(tǒng)的工作效率。最后給了DSP芯片Bootloader的制作方法。 導(dǎo)航計(jì)算機(jī)系統(tǒng)研制開(kāi)發(fā)是軟、硬件研究緊密結(jié)合的過(guò)程。在微型導(dǎo)航計(jì)算機(jī)系統(tǒng)方案建立的基礎(chǔ)上,本文首先討論了系統(tǒng)硬件整體設(shè)計(jì)和軟件開(kāi)發(fā)流程;其次針對(duì)導(dǎo)航計(jì)算機(jī)系統(tǒng)各個(gè)功能模塊以及多項(xiàng)關(guān)鍵技術(shù)進(jìn)行了設(shè)計(jì)與開(kāi)發(fā)工作,涉及系統(tǒng)數(shù)據(jù)通信模塊、模擬信號(hào)采集模塊和數(shù)據(jù)存儲(chǔ)模塊;最后,對(duì)導(dǎo)航計(jì)算機(jī)系統(tǒng)進(jìn)行了聯(lián)合調(diào)試工作,并對(duì)各個(gè)模塊進(jìn)行了詳細(xì)的功能測(cè)試與驗(yàn)證,完成了微型導(dǎo)航計(jì)算機(jī)系統(tǒng)的制作。 以DSP/FPGA作為導(dǎo)航計(jì)算機(jī)硬件平臺(tái)的捷聯(lián)式慣性導(dǎo)航實(shí)時(shí)數(shù)據(jù)系統(tǒng)能夠滿足系統(tǒng)所要求的高精度、實(shí)時(shí)性、穩(wěn)定性要求,適應(yīng)了其高性能、低成本、低功耗的發(fā)展方向。

    標(biāo)簽: FPGA DSP 導(dǎo)航計(jì)算機(jī)

    上傳時(shí)間: 2013-04-24

    上傳用戶:lishuoshi1996

  • 基于DSP和FPGA的數(shù)字化開(kāi)關(guān)電源的實(shí)用化研究.rar

    文章開(kāi)篇提出了開(kāi)發(fā)背景。認(rèn)為現(xiàn)在所廣泛應(yīng)用的開(kāi)關(guān)電源都是基于傳統(tǒng)的分立元件組成的。它的特點(diǎn)是頻率范圍窄、電力小、功能少、器件多、成本較高、精度低,對(duì)不同的客戶要求來(lái)“量身定做”不同的產(chǎn)品,同時(shí)幾乎沒(méi)有通用性和可移植性。在電子技術(shù)飛速發(fā)展的今天,這種傳統(tǒng)的模擬開(kāi)關(guān)電源已經(jīng)很難跟上時(shí)代的發(fā)展步伐。 隨著DSP、ASIC等電子器件的小型化、高速化,開(kāi)關(guān)電源的控制部分正在向數(shù)字化方向發(fā)展。由于數(shù)字化,使開(kāi)關(guān)電源的控制部分的智能化、零件的共通化、電源的動(dòng)作狀態(tài)的遠(yuǎn)距離監(jiān)測(cè)成為了可能,同時(shí)由于它的智能化、零件的共通化使得它能夠靈活地應(yīng)對(duì)不同客戶的需求,這就降低了開(kāi)發(fā)周期和成本。依靠現(xiàn)代數(shù)字化控制和數(shù)字信號(hào)處理新技術(shù),數(shù)字化開(kāi)關(guān)電源有著廣闊的發(fā)展空間。 在數(shù)字化領(lǐng)域的今天,最后一個(gè)沒(méi)有數(shù)字化的堡壘就是電源領(lǐng)域。近年來(lái),數(shù)字電源的研究勢(shì)頭與日俱增,成果也越來(lái)越多。雖然目前中國(guó)制造的開(kāi)關(guān)電源占了世界市場(chǎng)的80%以上,但都是傳統(tǒng)的比較低端的模擬電源。高端市場(chǎng)上幾乎沒(méi)有我們份額。 本論文研究的主要內(nèi)容是在傳統(tǒng)開(kāi)關(guān)電源模擬調(diào)節(jié)器的基礎(chǔ)上,提出了一種新的數(shù)字化調(diào)節(jié)器方案,即基于DSP和FPGA的數(shù)字化PID調(diào)節(jié)器。論文對(duì)系統(tǒng)方案和電路進(jìn)行了較為具體的設(shè)計(jì),并通過(guò)測(cè)試取得了預(yù)期結(jié)果。測(cè)試證明該方案能夠適合本行業(yè)時(shí)代發(fā)展的步伐,使系統(tǒng)電路更簡(jiǎn)單,精度更高,通用性更強(qiáng)。同時(shí)該方案也可用于相關(guān)領(lǐng)域。 本文首先分析了國(guó)內(nèi)外開(kāi)關(guān)電源發(fā)展的現(xiàn)狀,以及研究數(shù)字化開(kāi)關(guān)電源的意義。然后提出了數(shù)字化開(kāi)關(guān)電源的總體設(shè)計(jì)框圖和實(shí)現(xiàn)方案,并與傳統(tǒng)的開(kāi)關(guān)電源做了較為詳細(xì)的比較。本論文的設(shè)計(jì)方案是采用DSP技術(shù)和FPGA技術(shù)來(lái)做數(shù)字化PID調(diào)節(jié),通過(guò)數(shù)字化PID算法產(chǎn)生PWM波來(lái)控制斬波器,控制主回路。從而取代傳統(tǒng)的模擬PID調(diào)節(jié)器,使電路更簡(jiǎn)單,精度更高,通用性更強(qiáng)。傳統(tǒng)的模擬開(kāi)關(guān)電源是將電流電壓反饋信號(hào)做PID調(diào)節(jié)后--分立元器件構(gòu)成,采用專用脈寬調(diào)制芯片實(shí)現(xiàn)PWM控制。電流反饋信號(hào)來(lái)自主回路的電流取樣,電壓反饋信號(hào)來(lái)自主回路的電壓采樣。再將這兩個(gè)信號(hào)分別送至電流調(diào)節(jié)器和電壓調(diào)節(jié)器的反相輸入端,用來(lái)實(shí)現(xiàn)閉環(huán)控制。同時(shí)用來(lái)保證系統(tǒng)的穩(wěn)定性及實(shí)現(xiàn)系統(tǒng)的過(guò)流過(guò)壓保護(hù)、電流和電壓值的顯示。電壓、電流的給定信號(hào)則由單片機(jī)或電位器提供。再次,文章對(duì)各個(gè)模塊從理論和實(shí)際的上都做了仔細(xì)的分析和設(shè)計(jì),并給出了具體的電路圖,同時(shí)寫(xiě)出了軟件流程圖以及設(shè)計(jì)中應(yīng)該注意的地方。整個(gè)系統(tǒng)由DSP板和ADC板組成。DSP板完成PWM生成、PID運(yùn)算、環(huán)境開(kāi)關(guān)量檢測(cè)、環(huán)境開(kāi)關(guān)量生成以及本地控制。ADC板主要完成前饋電壓信號(hào)采集、負(fù)載電壓信號(hào)采集、負(fù)載電流信號(hào)采集、以及對(duì)信號(hào)的一階數(shù)字低通濾波。由于整個(gè)系統(tǒng)是閉環(huán)控制系統(tǒng),要求采樣速率相當(dāng)高。本系統(tǒng)采用FPGA來(lái)控制ADC,這樣就避免了高速采樣占用系統(tǒng)資源的問(wèn)題,減輕了DSP的負(fù)擔(dān)。DSP可以將讀到的ADC信號(hào)做PID調(diào)節(jié),從而產(chǎn)生PWM波來(lái)控制逆變橋的開(kāi)關(guān)速率,從而達(dá)到閉環(huán)控制的目的。 最后,對(duì)數(shù)字化開(kāi)關(guān)電源和模擬開(kāi)關(guān)電源做了對(duì)比測(cè)試,得出了預(yù)期結(jié)論。同時(shí)也提出了一些需要改進(jìn)的地方,認(rèn)為該方案在其他相關(guān)行業(yè)中可以廣泛地應(yīng)用。模擬控制電路因?yàn)槭褂迷S多零件而需要很大空間,這些零件的參數(shù)值還會(huì)隨著使用時(shí)間、溫度和其它環(huán)境條件的改變而變動(dòng)并對(duì)系統(tǒng)穩(wěn)定性和響應(yīng)能力造成負(fù)面影響。數(shù)字電源則剛好相反,同時(shí)數(shù)字控制還能讓硬件頻繁重復(fù)使用、加快上市時(shí)間以及減少開(kāi)發(fā)成本與風(fēng)險(xiǎn)。在當(dāng)前對(duì)產(chǎn)品要求體積小、智能化、共通化、精度高和穩(wěn)定度好等前提條件下,數(shù)字化開(kāi)關(guān)電源有著廣闊的發(fā)展空間。本系統(tǒng)來(lái)基本上達(dá)到了設(shè)計(jì)要求。能夠滿足較高精度的設(shè)計(jì)要求。但對(duì)于高精度數(shù)字化電源,系統(tǒng)還有值得改進(jìn)的地方,比如改進(jìn)主控器,提高參考電壓的精度,提高采樣器件的精度等,都可以提高系統(tǒng)的精度。 本系統(tǒng)涉及電子、通信和測(cè)控等技術(shù)領(lǐng)域,將數(shù)字PID算法與電力電子技術(shù)、通信技術(shù)等有機(jī)地結(jié)合了起來(lái)。本系統(tǒng)的設(shè)計(jì)方案不僅可以用在電源控制器上,只要是相關(guān)的領(lǐng)域都可以采用。

    標(biāo)簽: FPGA DSP 數(shù)字化

    上傳時(shí)間: 2013-06-29

    上傳用戶:dreamboy36

  • 基于DSP和FPGA的機(jī)器人運(yùn)動(dòng)控制系統(tǒng)的研究.rar

    近年來(lái),基于DSP和FPGA的運(yùn)動(dòng)控制系統(tǒng)己成為新一代運(yùn)動(dòng)控制系統(tǒng)的主流。基于DSP和FPGA的運(yùn)動(dòng)控制系統(tǒng)不僅具有信息處理能力強(qiáng),而且具有開(kāi)放性、實(shí)時(shí)性、可靠性的特點(diǎn),因此在機(jī)器人運(yùn)動(dòng)控制領(lǐng)域具有重要的應(yīng)用價(jià)值。 論文從步行康復(fù)訓(xùn)練器的設(shè)計(jì)與制作出發(fā),主要進(jìn)行機(jī)器人的運(yùn)動(dòng)控制系統(tǒng)設(shè)計(jì)和研究。文章首先提出了多種運(yùn)動(dòng)控制系統(tǒng)的實(shí)現(xiàn)方案。根據(jù)它們的優(yōu)缺點(diǎn),選定以DSP和FPGA為核心進(jìn)行運(yùn)動(dòng)控制系統(tǒng)平臺(tái)的設(shè)計(jì)。 論文詳細(xì)研究了以DSP和FPGA為核心實(shí)現(xiàn)運(yùn)動(dòng)控制系統(tǒng)的軟、硬件設(shè)計(jì),利用DSP實(shí)現(xiàn)運(yùn)動(dòng)控制系統(tǒng)總體結(jié)構(gòu)與相關(guān)功能模塊,利用FPGA實(shí)現(xiàn)運(yùn)動(dòng)控制系統(tǒng)地址譯碼電路、脈沖分配電路以及光電編碼器信號(hào)處理電路,并對(duì)以上電路系統(tǒng)進(jìn)行了功能仿真和時(shí)序仿真。 結(jié)果表明,基于DSP和FPGA為核心的運(yùn)動(dòng)控制系統(tǒng)不僅實(shí)現(xiàn)了設(shè)計(jì)功能要求,同時(shí)提高了機(jī)器人運(yùn)動(dòng)控制系統(tǒng)的開(kāi)放性、實(shí)時(shí)性和可靠性,并大大減小了系統(tǒng)的體積與功耗。

    標(biāo)簽: FPGA DSP 機(jī)器人

    上傳時(shí)間: 2013-05-29

    上傳用戶:dajin

  • 基于FPGA和DSP的車(chē)牌識(shí)別系統(tǒng)的硬件設(shè)計(jì)與實(shí)現(xiàn).rar

    隨著交通工具的迅猛發(fā)展,智能交通系統(tǒng)(Intelligent TransportationSystems,簡(jiǎn)稱ITS)在交通管理中受到廣泛的關(guān)注。而在ITS中,車(chē)牌識(shí)別(LicensePlate Recognition,簡(jiǎn)稱LPR)是其核心技術(shù)。車(chē)牌識(shí)別系統(tǒng)主要由數(shù)據(jù)采集和車(chē)牌識(shí)別算法兩個(gè)部分組成。由于車(chē)牌清晰程度、攝像機(jī)性能、氣候條件等因素的影響,牌照中的字符可能出現(xiàn)不清楚、扭曲、缺損或污跡干擾,這都給識(shí)別造成一定難度。因此,在復(fù)雜背景中快速準(zhǔn)確地進(jìn)行車(chē)牌定位成為車(chē)牌識(shí)別系統(tǒng)的難點(diǎn)。 本文研究和設(shè)計(jì)了一種集圖象采集,圖象識(shí)別,圖象傳輸?shù)扔谝惑w的實(shí)時(shí)嵌入式系統(tǒng)。該平臺(tái)包括硬件系統(tǒng)設(shè)計(jì)與應(yīng)用程序開(kāi)發(fā)兩個(gè)方面,充分利用TI公司的C6000系列DSP強(qiáng)大的并行運(yùn)算能力、以及FPGA的靈活時(shí)序邏輯控制技術(shù),從硬件方面實(shí)現(xiàn)系統(tǒng)的高速運(yùn)行。 本文的主要工作有兩部分組成,具體如下: (1) 在硬件設(shè)計(jì)方面:實(shí)現(xiàn)由A/D、電源、FPGA、DSP以及SDRAM和FLASH所組成的車(chē)牌識(shí)別系統(tǒng);設(shè)計(jì)并完成系統(tǒng)的原理圖和印制板圖;完成電路板調(diào)試,以及完成FPGA.在高速圖像采集中的veriIog應(yīng)用程序開(kāi)發(fā)。 (2) 在軟件開(kāi)發(fā)方面:完成Philips公司的SAA7113H的配置代碼開(kāi)發(fā),以及DSP底層的部分驅(qū)動(dòng)程序開(kāi)發(fā)。 該系統(tǒng)能夠?qū)崿F(xiàn)25幀每秒的數(shù)字視頻流圖像數(shù)據(jù)的輸出,并由FPGA負(fù)責(zé)完成一幅720×572數(shù)據(jù)量的圖像采集。DSP負(fù)責(zé)系統(tǒng)的嵌入式操作,包括系統(tǒng)的控制和車(chē)牌識(shí)別算法的實(shí)現(xiàn)。 目前,嵌入式車(chē)牌識(shí)別系統(tǒng)硬件平臺(tái)已經(jīng)搭建成功,系統(tǒng)軟件代碼程序也已經(jīng)開(kāi)發(fā)完成。本系統(tǒng)能夠?qū)崿F(xiàn)高速圖像采集、嵌入式操作與車(chē)牌識(shí)別算法、UART數(shù)據(jù)通信等功能,具有速度快、穩(wěn)定性高、體積小、功耗低等特點(diǎn),為車(chē)牌識(shí)別算法提供一個(gè)較好的驗(yàn)證平臺(tái)。

    標(biāo)簽: FPGA DSP 車(chē)牌識(shí)別系統(tǒng)

    上傳時(shí)間: 2013-04-24

    上傳用戶:yangbo69

主站蜘蛛池模板: 齐齐哈尔市| 河北区| 青州市| 平陆县| 广州市| 习水县| 肇东市| 江阴市| 萨迦县| 卢龙县| 滨海县| 天祝| 昌平区| 瑞金市| 腾冲县| 博湖县| 五峰| 洛川县| 通州区| 来凤县| 宜都市| 莱州市| 卓资县| 乌拉特中旗| 孟州市| 平定县| 西林县| 黄梅县| 沁水县| 东明县| 新源县| 扬州市| 广汉市| 资讯 | 溧阳市| 逊克县| 湘乡市| 遂平县| 吉隆县| 雅江县| 固原市|