亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

Ghz

  • 詳述802.11g-2003 在2.4 Ghz帶寬高速傳輸技術、標準

    詳述802.11g-2003 在2.4 Ghz帶寬高速傳輸技術、標準

    標簽: 802.11 2003 2.4 Ghz

    上傳時間: 2017-07-15

    上傳用戶:gyq

  • 1.8V 5.2 Ghz 差分結構CMOS 低噪聲放大器

    0234、1.8V 5.2 Ghz 差分結構CMOS 低噪聲放大器

    標簽:

    上傳時間: 2014-04-09

    上傳用戶:cgmmei

  • 1.8 Ghz CMOS 有源負載低噪聲放大器

    0239、1.8 Ghz CMOS 有源負載低噪聲放大器

    標簽:

    上傳時間: 2014-04-09

    上傳用戶:lxm

  • ARM嵌入式系統在家用通信平臺中的應用與研究

    智能家庭信息系統是集自動化、計算機、通信技術于一體的“3C”系統,它將各種家電產品結合成一個有機整體,實現了對家電設備進行集中或異地控制和管理,以及能夠與外界進行信息交互,以控制終端為突破口作為對家庭信息系統的研究,將有可能在以后的競爭中占據制高點,取得良好的經濟和社會效益。 本課題開發的智能家庭信息系統是以實際項目為背景,對基于網絡的嵌入式家庭信息系統進行了研究。通過對傳統智能家居的特點進行分析,指出了目前市場上的智能家居系統的局限性,提出了基于短距無線網絡的現代智能家居系統是將來的發展趨勢。 接著對智能家居控制的系統構架以及相關關鍵技術進行了分析和比較,指出基于IEEE802.15.4的ZigBee技術是目前最適合無線家居控制系統的無線標準,并對該標準進行了深入研究。 論文充分考慮到家庭信息化網絡的現狀和家庭內部各信息家電的互連、集中控制、遠程訪問與控制的需求,以及低成本實現的實際需要,及設備互連對傳輸帶寬和使用靈活性等特點的需要,設計了以無線ZigBee技術組成家庭網絡體系總體結構,避免了在家庭內部布線的缺陷,且滿足了功耗低,成本低,網絡容量大等要求。 設計了新型無線通訊模塊,該模塊主控芯片采用8位低功耗微控制器ATMEGA64及CHIPCON公司推出的首款符合2.4 Ghz IEEE802.15.4標準的射頻收發器CC2420來實現ZigBee模塊,它可以降低無線通訊的成本和提高無線通訊的可靠性,可以單獨使用,也可以嵌入其它設備。 論文采用了免費、公開的linux操作系統,并給出了在Linux上的開發流程。 最后,論文具體分析了無線ZigBee協議、ZigBee組網技術以及它們在將來的廣泛應用。深入地研究了HTTP超文本傳輸協議,設計了遠程客戶端訪問和控制家用電器的界面,并給出了部分軟件設計流程圖。

    標簽: ARM 嵌入式系統 中的應用

    上傳時間: 2013-04-24

    上傳用戶:agent

  • 基于FPGA的數字射頻存儲器設計

    數字射頻存儲器(Digital Radio FreqlJencyr:Memory DRFM)具有對射頻信號和微波信號的存儲、處理及傳輸能力,已成為現代雷達系統的重要部件。現代雷達普遍采用了諸如脈沖壓縮、相位編碼等更為復雜的信號處理技術,DRFM由于具有處理這些相干波形的能力,被越來越廣泛地應用于電子對抗領域作為射頻頻率源。目前,國內外對DRFM技術的研究還處于起步階段,DRFM部件在采樣率、采樣精度及存儲容量等方面,還不能滿足現代雷達信號處理的要求。 本文介紹了DRFM的量化類型、基本組成及其工作原理,在現有的研究基礎上提出了一種便于工程實現的設計方法,給出了基于現場可編程門陣列(Field Programmable Gate Array FPGA)實現的幅度量化DRFM設計方案。本方案的采樣率為1 Ghz、采樣精度12位,具體實現是采用4個采樣率為250 MHz的ADC并行交替等效時間采樣以達到1 Ghz的采樣率。單通道內采用數字正交采樣技術進行相干檢波,用于保存信號復包絡的所有信息。利用FPGA器件實現DRFM的控制器和多路采樣數據緩沖器,采用硬件描述語言(Very High Speed}lardware Description Language VHDL)實現了DRFM電路的FPGA設計和功能仿真、時序分析。方案中采用了大量的低壓差分信號(Low Voltage Differential Signaling LVDS)邏輯的芯片,從而大大降低了系統的功耗,提高了系統工作的可靠性。本文最后對采用的數字信號處理算法進行了仿真,仿真結果證明了設計方案的可行性。 本文提出的基于FPGA的多通道DRFM系統與基于專用FIFO存儲器的DRFM相比,具有更高的性能指標和優越性。

    標簽: FPGA 數字射頻 存儲器

    上傳時間: 2013-06-01

    上傳用戶:lanwei

  • 基于多環鎖相寬帶細步進頻率合成器的設計

    為了滿足寬頻段、細步進頻率綜合器的工程需求,對基于多環鎖相的頻率合成器進行了分析和研究。在對比傳統單環鎖相技術基礎上,介紹了采用DDS+PLL多環技術實現寬帶細步進頻綜,輸出頻段10~13 Ghz,頻率步進10 kHz,相位噪聲達到-92 dBc/Hz@1 kHz,雜散抑制達到-68 dBc,滿足實際工程應用需求。

    標簽: 鎖相 寬帶 合成器 步進頻率

    上傳時間: 2013-10-12

    上傳用戶:Late_Li

  • 小型化數字測頻接收機

    本文介紹了AD公司的RF/IF相位和幅度測量芯片AD8302,并以此芯片為核心,組合功分器、延遲線和FPGA芯片設計了瞬時測頻接收機,改進了傳統的設計方案。依照設計制作了測頻系統,并對系統整體性能進行了測試,測試結果表明本系統可以準確測量1.4~2.0 Ghz范圍內的信號,測頻精度為10 MHz。

    標簽: 數字測頻 接收機

    上傳時間: 2013-10-26

    上傳用戶:zsjzc

  • 寬帶低EVM直接變頻發射機

    本電路為寬帶直接變頻發射機模擬部分的完整實施方案(模擬基帶輸入、RF輸出)。通過使用鎖相環(PLL)和寬帶集成電壓控制振蕩器(VCO),本電路支持500 MHz至4.4 Ghz范圍內的RF頻率。PLL中的LO執行諧波濾波,確保提供出色的正交精度。低噪聲LDO確保電源管理方案對相位噪聲和EVM沒有不利影響。這種器件組合可以提供500 MHz至4.4 Ghz頻率范圍內業界領先的直接變頻發射機性能。

    標簽: EVM 寬帶 發射機 直接變頻

    上傳時間: 2013-11-23

    上傳用戶:墻角有棵樹

  • 基于ADS的C波段的低噪聲放大器仿真設計

    低噪聲放大器是接收機中最重要的模塊之一,文中采用了低噪聲、較高關聯增益、PHEMT技術設計的ATF-35176晶體管,設計了一種應用于5.5~6.5 Ghz頻段的低噪聲放大器。為了獲得較高的增益,該電路采用三級級聯放大結構形式,并通過ADS軟件對電路的增益、噪聲系數、駐波比、穩定系數等特性進行了研究設計,最終得到LNA在該頻段內增益大于32.8 dB,噪聲小于1.5 dB,輸入輸出駐波比小于2,達到設計指標。

    標簽: ADS C波段 低噪聲放大器 仿真設計

    上傳時間: 2013-11-15

    上傳用戶:brilliantchen

  • 橫向Ka波段波導微帶探針過渡的設計和優化

    介紹了一種橫向Ka波段寬帶波導-微帶探針過渡的設計,基于有限元場分析軟件Ansoft HFSS對該類過渡的設計方法進行了研究。最后給出了Ka波段內的優化數據。仿真結果表明,該寬帶波導-微帶探針過渡在26.5G~40 Ghz內插入損耗小于0.065 dB,達到了設計目標。

    標簽: Ka波段 波導 微帶探針

    上傳時間: 2014-05-27

    上傳用戶:gxy670166755

主站蜘蛛池模板: 哈尔滨市| 正安县| 景宁| 泰兴市| 根河市| 宾阳县| 阿巴嘎旗| 衡南县| 五指山市| 广灵县| 新河县| 盐城市| 阿坝| 玉田县| 浠水县| 海伦市| 鹰潭市| 绥中县| 兴隆县| 定陶县| 安龙县| 嘉义县| 剑河县| 遂宁市| 汕头市| 钟祥市| 浦东新区| 沂南县| 白水县| 永善县| 铜川市| 拜泉县| 定南县| 南溪县| 富阳市| 靖边县| 博乐市| 张掖市| 扶沟县| 乃东县| 安平县|