These codes require an ASCII INPUT file called INPUT.dat of the following form: Lower Limit on x Upper Limit on x Final Time Pressure for x<0 when t=0 Density for x<0 when t=0 Speed for x<0 when t=0 Pressure for x>0 when t=0 Density for x>0 when t=0 Speed for x>0 when t=0 These codes produce 8 ASCII output files: density.out. Density vs. x entropy.out. Entropy vs. x mach.out. Mach number vs. x massflux.out. Mass flux vs. x pressure.out. Pressure vs. x sound.out. Speed-of-sound vs. x velocity.out. Velocity vs. x waves.out. A description of the solution in terms of the three waves defined in the book (+,-,0).
標簽: INPUT following require called
上傳時間: 2017-09-21
上傳用戶:希醬大魔王
These codes require an ASCII INPUT file interp.dat of the following form: N: Number of Polynomial Interpolation Points (Small) First Sample (x1,y1) Second Sample (x2,y2) ... Nth Sample (xN,yN) N1: Number of Error Evaluation Points (Large) First Sample (x1,y1) Second Sample (x2,y2) ... N1th Sample (xN1,yN1)
標簽: Polynomia following require Number
上傳時間: 2017-09-21
上傳用戶:許小華
Use the on-board potentiometer to simulate an analog INPUT,this INPUT converted into a meaningful digital value in a microcontroller register, and use a group of LED to display this value.
標簽: INPUT potentiometer meaningful converted
上傳時間: 2017-09-25
上傳用戶:iswlkje
INPUT method tool using java
上傳時間: 2013-12-20
上傳用戶:陽光少年2016
Linux中INPUT輸入子系統(tǒng)分析(pdf)
標簽: linux
上傳時間: 2015-04-10
上傳用戶:zsp26414609
Many wireless communications channels consist of multiple signal paths from the transmitter to receiver. This multiplicity of paths leads to a phenomenon known as multipath fading. The multiple paths are caused by the presence of objects in the physical environment that, through the mechanisms of propagation, alter the path of radiated energy. These objects are referred to as scatterers. In the past, researchers often looked at ways to mitigate multipath scattering, such as in diversity systems. Multiple-INPUT, multiple-output (MIMO) systems, on the other hand, use multipath diversity to their advantage; a MIMO system has the ability to translate increased spatial diversity into increased channel capacity.
標簽: Multiple-Output Multiple-INPUT Channel Models
上傳時間: 2020-05-31
上傳用戶:shancjb
近些年來,隨著電力電子技術的發(fā)展,電力電子系統(tǒng)集成受到越來越多的關注,其中標準化模塊的串并聯(lián)技術成為研究熱點之一。輸入并聯(lián)輸出串聯(lián)型(INPUT-Parallel and Output-Series,IPOS)組合變換器適用于大功率高輸出電壓的場合。 要保證IPOS組合變換器正常工作,必須保證其各模塊的輸出電壓均衡。本文首先揭示了IPOS組合變換器中每個模塊輸入電流均分和輸出電壓均分之間的關系,在此基礎上提出一種輸出均壓控制方案,該方案對系統(tǒng)輸出電壓調節(jié)沒有影響。選擇移相控制全橋(Full-Bridge,F(xiàn)B)變換器作為基本模塊,對n個全橋模塊組成的IPOS組合變換器建立小信號數(shù)學模型,推導出采用輸出均壓控制方案的IPOS-FB系統(tǒng)的數(shù)學模型,該模型證明各模塊輸出均壓閉環(huán)不影響系統(tǒng)輸出電壓閉環(huán)的調節(jié),給出了模塊輸出均壓閉環(huán)和系統(tǒng)輸出電壓閉環(huán)的補償網(wǎng)絡參數(shù)設計。對于IPOS組合變換器,采用交錯控制,由于電流紋波抵消效應,輸入濾波電容容量可大大減小;由于電壓紋波抵消作用,在相同的系統(tǒng)輸出電壓紋波下,各模塊的輸出濾波電容可大大減小,由此可以提高變換器的功率密度。 根據(jù)所提出的輸出均壓控制策略,在實驗室研制了一臺由兩個1kW全橋模塊組成的IPOS-FB原理樣機,每個模塊輸入電壓為270V,輸出電壓為180V。并進行了仿真和實驗驗證,結果均表明本控制方案是正確有效的。
上傳時間: 2013-06-17
上傳用戶:cwyd0822
現(xiàn)場可編程門陣列(FPGA,F(xiàn)ield Programmable Gate Array)是可編程邏輯器件的一種,它的出現(xiàn)是隨著微電子技術的發(fā)展,設計與制造集成電路的任務已不完全由半導體廠商來獨立承擔。系統(tǒng)設計師們更愿意自己設計專用集成電路(ASIC,Application Specific Integrated Circuit).芯片,而且希望ASIC的設計周期盡可能短,最好是在實驗室里就能設計出合適的ASIC芯片,并且立即投入實際應用之中。現(xiàn)在,F(xiàn)PGA已廣泛地運用于通信領域、消費類電子和車用電子。 本文中涉及的I/O端口模塊是FPGA中最主要的幾個大模塊之一,它的主要作用是提供封裝引腳到CLB之間的接口,將外部信號引入FPGA內部進行邏輯功能的實現(xiàn)并把結果輸出給外部電路,并且根據(jù)需要可以進行配置來支持多種不同的接口標準。FPGA允許使用者通過不同編程來配置實現(xiàn)各種邏輯功能,在IO端口中它可以通過選擇配置方式來兼容不同信號標準的I/O緩沖器電路。總體而言,可選的I/O資源的特性包括:IO標準的選擇、輸出驅動能力的編程控制、擺率選擇、輸入延遲和維持時間控制等。 本文是關于FPGA中多標準兼容可編程輸入輸出電路(INPUT/Output Block)的設計和實現(xiàn),該課題是成都華微電子系統(tǒng)有限公司FPGA大項目中的一子項,目的為在更新的工藝水平上設計出能夠兼容單端標準的I/O電路模塊;同時針對以前設計的I/O模塊不支持雙端標準的缺點,要求新的電路模塊中擴展出雙端標準的部分。文中以低壓雙端差分標準(LVDS)為代表構建雙端標準收發(fā)轉換電路,與單端標準比較,LVDS具有很多優(yōu)點: (1)LVDS傳輸?shù)男盘枖[幅小,從而功耗低,一般差分線上電流不超過4mA,負載阻抗為100Ω。這一特征使它適合做并行數(shù)據(jù)傳輸。 (2)LVDS信號擺幅小,從而使得該結構可以在2.5V的低電壓下工作。 (3)LVDS輸入單端信號電壓可以從0V到2.4V變化,單端信號擺幅為400mV,這樣允許輸入共模電壓從0.2V到2.2V范圍內變化,也就是說LVDS允許收發(fā)兩端地電勢有±1V的落差。 本文采用0.18μm1.8V/3.3V混合工藝,輔助Xilinx公司FPGA開發(fā)軟件ISE,設計完成了可以用于Virtex系列各低端型號FPGA的IOB結構,它有靈活的可配置性和出色的適應能力,能支持大量的I/O標準,其中包括單端標準,也包括雙端標準如LVDS等。它具有適應性的優(yōu)點、可選的特性和考慮到被文件描述的硬件結構特征,這些特點可以改進和簡化系統(tǒng)級的設計,為最終的產(chǎn)品設計和生產(chǎn)打下基礎。設計中對包括20種IO標準在內的各電器參數(shù)按照用戶手冊描述進行仿真驗證,性能參數(shù)已達到預期標準。
上傳時間: 2013-05-15
上傳用戶:shawvi
The ISL8540 is a step down DC/DC power switching regulator which accepts 9.0V to 40V INPUT and provi
標簽: Switching Regulator Power DC
上傳時間: 2013-06-07
上傳用戶:shanml
These BCD-to-decimal decoders/drivers consist of eightinverters and ten, four-INPUT NAND gate
上傳時間: 2013-07-31
上傳用戶:1047385479