基于CPLD的振弦式傳感器的頻率測(cè)量技術(shù),完整版本的論文。摘要:振弦傳感器具有諧振頻率范圍寬的特點(diǎn)。為了在較大頻段內(nèi)實(shí)現(xiàn)高精度測(cè)量,設(shè)計(jì)了一種用等精度測(cè)頻法實(shí)現(xiàn)振弦式傳感器頻率測(cè)量的方法。在詳細(xì)介紹等精度測(cè)頻的基本原理的基礎(chǔ)上,利用大規(guī)模可編程邏輯器件(CPLD/FPGA)實(shí)現(xiàn)了傳感器頻率的測(cè)量;同時(shí),給出了用VHDL描述語(yǔ)言設(shè)計(jì)硬件電路的過(guò)程。所設(shè)計(jì)的測(cè)頻系統(tǒng)具有硬件電路簡(jiǎn)潔、可靠,單片機(jī)控制器程序設(shè)計(jì)簡(jiǎn)單、測(cè)量速度快、可控性好等特點(diǎn)。實(shí)驗(yàn)結(jié)果表明,這種測(cè)頻方法符合設(shè)計(jì)要求,取得了理想的效果,有較好的應(yīng)用前景。專輯:理工C(機(jī)電航空交通水利建筑能源)專題:電力工業(yè)
標(biāo)簽:
振弦傳感器
CPLD
單片機(jī)
VHDL
計(jì)數(shù)器
上傳時(shí)間:
2021-12-18
上傳用戶: