亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

Ip軟核

  • arm9_fpga2_verilog是一個(gè)可以綜合的用verilog寫的arm9的ip軟核

    arm9_fpga2_verilog是一個(gè)可以綜合的用verilog寫的arm9的ip軟核,對(duì)學(xué)習(xí)arm和FPGA開發(fā)有幫助。

    標(biāo)簽: verilog fpga arm9 arm

    上傳時(shí)間: 2013-08-23

    上傳用戶:xlcky

  • 8051的IP軟核

    8051的IP軟核,使用硬件描述語言編寫,可以下載到FPGA/CPLD中作為片上系統(tǒng)的處理器

    標(biāo)簽: 8051 IP軟核

    上傳時(shí)間: 2014-08-18

    上傳用戶:lhc9102

  • arm7的IP軟核代碼

    arm7的IP軟核代碼,對(duì)與研究ARM 和做FPGA開發(fā)有很大幫助!

    標(biāo)簽: arm7 IP軟核 代碼

    上傳時(shí)間: 2013-12-10

    上傳用戶:lizhizheng88

  • arm9_fpga2_verilog是一個(gè)可以綜合的用verilog寫的arm9的ip軟核

    arm9_fpga2_verilog是一個(gè)可以綜合的用verilog寫的arm9的ip軟核,對(duì)學(xué)習(xí)arm和FPGA開發(fā)有幫助。

    標(biāo)簽: verilog fpga arm9 arm

    上傳時(shí)間: 2014-12-02

    上傳用戶:nanfeicui

  • 有用_二維離散余弦變換的VLSI實(shí)現(xiàn)及IP軟核設(shè)計(jì)

    有用_二維離散余弦變換的VLSI實(shí)現(xiàn)及IP軟核設(shè)計(jì)

    標(biāo)簽: VLSI 二維離散余弦變換 IP軟核

    上傳時(shí)間: 2016-05-07

    上傳用戶:水中浮云

  • 花了半個(gè)月才改好的Atera DE1/DE2 ps2 IP 驅(qū)動(dòng)核。放在FPGA工程目錄下可以直接使用。本IP能夠驅(qū)動(dòng)PS/2鍵盤和鼠標(biāo)。使用時(shí)只要調(diào)用HAL目錄下的文件即可以直接使用!

    花了半個(gè)月才改好的Atera DE1/DE2 ps2 IP 驅(qū)動(dòng)核。放在FPGA工程目錄下可以直接使用。本IP能夠驅(qū)動(dòng)PS/2鍵盤和鼠標(biāo)。使用時(shí)只要調(diào)用HAL目錄下的文件即可以直接使用!

    標(biāo)簽: Atera DE FPGA ps2

    上傳時(shí)間: 2014-01-04

    上傳用戶:bcjtao

  • 基于 SOPC 的 VGA IP 核設(shè)計(jì)

    基于 SOPC 的 VGA IP 核設(shè)計(jì)

    標(biāo)簽: SOPC VGA

    上傳時(shí)間: 2014-01-26

    上傳用戶:baitouyu

  • 藍(lán)牙的一個(gè)ip RTL 核

    藍(lán)牙的一個(gè)ip RTL 核,不知道對(duì)大家有沒有用?謝謝。

    標(biāo)簽: RTL 藍(lán)牙

    上傳時(shí)間: 2014-01-04

    上傳用戶:thuyenvinh

  • 基于FPGA的多通道DMA控制器的IP核設(shè)計(jì).rar

    當(dāng)前,隨著電子技術(shù)的飛速發(fā)展,智能化系統(tǒng)中需要傳輸?shù)臄?shù)據(jù)量日益增大,要求數(shù)據(jù)傳送的速度也越來越快,傳統(tǒng)的數(shù)據(jù)傳輸方式已無法滿足目前的要求。在此前提下,采用高速數(shù)據(jù)傳輸技術(shù)成為必然,DMA(直接存儲(chǔ)器訪問)技術(shù)就是較理想的解決方案之一,能夠滿足信息處理實(shí)時(shí)性和準(zhǔn)確性的要求。 本文以EDA工具、硬件描述語言和可編程邏輯器件(FPGA)為技術(shù)支撐,設(shè)計(jì)DMA控制器的總體結(jié)構(gòu)。在通道檢測(cè)模塊中,解決了信號(hào)抗干擾和請(qǐng)求信號(hào)撤銷問題,并提出并行通道檢測(cè)算法;在優(yōu)先級(jí)管理模塊中提出了動(dòng)態(tài)優(yōu)先級(jí)端口響應(yīng)機(jī)制;在傳輸模塊中采用狀態(tài)機(jī)的設(shè)計(jì)思想設(shè)計(jì)多個(gè)通道的數(shù)據(jù)傳輸。通過各模塊問題的解決及新方法的采用,最終設(shè)計(jì)出基于FPGA的多通道DMA控制器的IP軟核。實(shí)驗(yàn)仿真結(jié)果表明,本控制器傳輸速度較快,主頻達(dá)100MHz以上,且工作穩(wěn)定。

    標(biāo)簽: FPGA DMA 多通道

    上傳時(shí)間: 2013-05-16

    上傳用戶:希醬大魔王

  • Xilinx FPGA應(yīng)用進(jìn)階 通用IP核詳解和設(shè)計(jì)開發(fā)

    本書系統(tǒng)講解通信網(wǎng)絡(luò)領(lǐng)域Xilinx FPGA內(nèi)部的IP硬核。以流行的Xilinx Virtex-6型號(hào)芯片舉例,涵蓋Xilinx FPGA在通信領(lǐng)域主流的IP核,闡述Xilinx FPGA時(shí)鐘資源和DCM、PLL和MMCM時(shí)鐘管理器的特性和使用方法;介紹基于Block RAM資源生成ROM、RAM、FIFO和CAM核的使用過程。闡述TEMAC核背景知識(shí)、內(nèi)部結(jié)構(gòu)、接口時(shí)序和配置參數(shù),給出生成實(shí)例;介紹LVDS技術(shù)規(guī)范、源同步實(shí)現(xiàn)方案和去偏移技術(shù),講解Xilinx FPGA中IODELAYE1、ISERDES1和OSERDES核使用方法;闡述Xilinx FPGA DDR3控制器IP核的結(jié)構(gòu)組成、模塊劃分、接口信號(hào)和物理約束等。

    標(biāo)簽: xilinx fpga ip核

    上傳時(shí)間: 2022-06-11

    上傳用戶:

主站蜘蛛池模板: 赤峰市| 三门县| 米脂县| 如东县| 凭祥市| 湘潭市| 建水县| 上思县| 简阳市| 同德县| 苏尼特左旗| 宽城| 昌都县| 潢川县| 昌江| 通海县| 夏津县| 汉寿县| 仙居县| 江安县| 绵竹市| 天峻县| 普兰店市| 宜丰县| 佳木斯市| 兴义市| 鄂伦春自治旗| 盖州市| 五指山市| 漾濞| 西城区| 安仁县| 南靖县| 满城县| 简阳市| 巴南区| 济南市| 甘孜县| 慈溪市| 汽车| 阳信县|