一個QEP電路的verilog代碼。輸入信號是光電編碼器的A相和B相信號和一個處理時鐘,輸出的是計數信號和方向信號。
標簽: verilog QEP 電路 代碼
上傳時間: 2014-01-21
上傳用戶:wangdean1101
關于B樣條曲面擬合的資料,很好很全面,從外國IEEE上下載的,供大家分享
標簽:
上傳時間: 2016-06-11
上傳用戶:wkchong
這是一個只要帶定時器的單片機都能用普通的I/O口模擬出一個串口的程序,當你的串口不夠用時,他可是非常好的東西喲!
標簽: 定時器 單片機 串口 模擬
上傳時間: 2016-06-13
上傳用戶:diets
利用240X串行通信模塊實現其內部CPU與異步外設之間的串行通信的原理TMS320LF/LC240X系列DSP與微機的串行通信
標簽: 240X 串行通信 240 CPU
上傳時間: 2016-06-15
上傳用戶:Shaikh
一個關于熱敏打印機時序的仿真程序,能夠應用于大多數的熱敏打印機中,實現了打印數據的并轉串.使用Verilog編寫,在Modsim下編譯通過.并有最終的仿真波形.
標簽: Verilog Modsim 熱敏打印機 時序
上傳時間: 2013-12-27
上傳用戶:waitingfy
雙向控制全加器的VHDL實現 內含ISE工程文件
標簽: VHDL ISE 控制 全加器
上傳時間: 2014-01-22
上傳用戶:cjl42111
這是關于DS18B20的讀寫程序,數據腳P2.2,晶振12MHZ 溫度傳感器18B20匯編程序,采用器件默認的12位轉化,最大轉化時間750微秒 可以將檢測到的溫度直接顯示到AT89C51開發實驗板的兩個數碼管上 顯示溫度00到99度,很準確哦~~無需校正!
標簽: 18B20 18B B20 2.2
上傳時間: 2016-07-18
上傳用戶:busterman
1.代碼全由java書寫 2.支持http1.1的可續傳下載 3.GUI采用的是Java Swing 4.設計模式為Observer 5.采用了多線程機制
標簽: Observer Swing java http
上傳時間: 2013-12-10
上傳用戶:李彥東
這是一個利用MAX PULL 制作的VHDL的全加器的程序 如果有需要仿真圖的 請叫站長聯系我
標簽: PULL VHDL MAX 全加器
上傳時間: 2016-07-30
上傳用戶:asdkin
這是一個利用MAX PULL 制作的VHDL的四位全加器的程序 如果有需要仿真圖的 請叫站長聯系我
上傳時間: 2014-05-31
上傳用戶:lht618
蟲蟲下載站版權所有 京ICP備2021023401號-1