亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

Low

  • Visual Basic Low Level Disk Acces

    Visual Basic Low Level Disk Acces

    標簽: Visual Basic Acces Level

    上傳時間: 2013-12-23

    上傳用戶:王楚楚

  • The STi7105 uses state of the art process technology to provide an ultra Low-cost, fully featured

    The STi7105 uses state of the art process technology to provide an ultra Low-cost, fully featured HD AVC decoder IC. It is a highly integrated system-on-chip suitable for STB markets across all networks (cable/satellite/DTT/x- DSL/IP) worldwide

    標簽: technology Low-cost featured process

    上傳時間: 2013-12-22

    上傳用戶:時代電子小智

  • Buffer Low THD distortion and hi-impendance, Very wide frequency band.

    Buffer Low THD distortion and hi-impendance, Very wide frequency band.

    標簽: hi-impendance distortion frequency Buffer

    上傳時間: 2014-08-08

    上傳用戶:dragonhaixm

  • PXA270 design guide Low level primitives

    PXA270 design guide Low level primitives

    標簽: primitives design guide level

    上傳時間: 2014-06-30

    上傳用戶:yxgi5

  • Low density parity check matrix

    Low density parity check matrix

    標簽: density parity matrix check

    上傳時間: 2014-01-08

    上傳用戶:yt1993410

  • 基于FPGA的高速串行接口模塊仿真設計.rar

    現代社會信息量爆炸式增長,由于網絡、多媒體等新技術的發展,用戶對帶寬和速度的需求快速增加。并行傳輸技術由于時鐘抖動和偏移,以及PCB布線的困難,使得傳輸速率的進一步提升面臨設計的極限;而高速串行通信技術憑借其帶寬大、抗干擾性強和接口簡單等優勢,正迅速取代傳統的并行技術,成為業界的主流。 本論文針對目前比較流行并且有很大發展潛力的兩種高速串行接口電路——高速鏈路口和Rocket I/O進行研究,并以Xilinx公司最新款的Virtex-5 FPGA為研究平臺進行仿真設計。本論文的主要工作是以某低成本相控陣雷達信號處理機為設計平臺,在其中的一塊信號處理板上,進行了基于LVDS(Low VoltageDifferential Signal)技術的高速LinkPort(鏈路口)設計和基于CML(Current ModeLogic)技術的Rocket I/O高速串行接口設計。首先在FPGA的軟件中進行程序設計和功能、時序的仿真,當仿真驗證通過之后,重點是在硬件平臺上進行調試。硬件調試驗證的方法是將DSP TS201的鏈路口功能與在FPGA中的模擬高速鏈路口相連接,進行數據的互相傳送,接收和發送的數據相同,證明了高速鏈路口設計的正確性。并且在硬件調試時對Rocket IO GTP收發器進行回環設計,經過回環之后接收到的數據與發送的數據相同,證明了Rocket I/O高速串行接口設計的正確性。

    標簽: FPGA 高速串行 接口模塊

    上傳時間: 2013-04-24

    上傳用戶:戀天使569

  • LDPC編碼算法研究及其FPGA實現.rar

    LDPC(Low Density Parity Check)碼是一類可以用非常稀疏的校驗矩陣或二分圖定義的線性分組糾錯碼,最初由Gallager發現,故亦稱Gallager碼.它和著名Turbo碼相似,具有逼近香農限的性能,幾乎適用于所有信道,因此成為近年來信道編碼界研究的熱點。 LDPC碼的奇偶校驗矩陣呈現稀疏性,其譯碼復雜度與碼長成線性關系,克服了分組碼在長碼長時所面臨的巨大譯碼計算復雜度問題,使長編碼分組的應用成為可能。而且由于校驗矩陣的稀疏特性,在長的編碼分組時,相距很遠的信息比特參與統一校驗,這使得連續的突發差錯對譯碼的影響不大,編碼本身就具有抗突發差錯的特性。 本文首先介紹了LDPC碼的基本概念和基本原理,其次,具體介紹了LDPC碼的構造和各種編碼算法及其生成矩陣的產生方法,特別是準循環LDPC碼的構造以及RU算法、貪婪算法,并在此基礎上采用貪婪算法對RU算法進行了改進。 最后,選用Altera公司的Stratix系列FPGA器件EPls25F67217,實現了碼長為504的基于RU算法的LDPC編碼器。在設計過程中,為節省資源、提高速度,在向量存儲時采用稀疏矩陣技術,在向量相加時采用通過奇校驗直接判定結果的方法,在向量乘法中,采用了前向迭代方法,避開了復雜的矩陣求逆運算。結果表明,該編碼器只占用約10%的邏輯單元,約5%的存儲單元,時鐘頻率達到120MHz,數據吞吐率達到33Mb/s,功能上也滿足編碼器的要求。

    標簽: LDPC FPGA 編碼

    上傳時間: 2013-06-09

    上傳用戶:66wji

  • tw9910 datashhet

    The TW9910 is a multi-standard video decoder and encoder chip that is designed for multimedia applications. It uses the mixed-signal 1.8V CMOS technology to provide a Low- power integrated solution.

    標簽: datashhet 9910 tw

    上傳時間: 2013-04-24

    上傳用戶:金宜

  • Atmel產品的資料

    ■ High Performance, Low Power AVR? 8-Bit Microcontroller ■ Advanced RISC Architecture –120 Powerful Instructions – Most Single Clock Cycle Execution –32 x 8 General Purpose Working Registers –Fully Static Operation

    標簽: Atmel

    上傳時間: 2013-06-01

    上傳用戶:tccc

  • 低失真調諧正弦波晶體振蕩器的性能,工作及設計介紹(涉及器件EL2082,EL4451)

    One can make a Low distortion tuneable oscillatorby incorporating an active filter inside an AGC

    標簽: EL 2082 4451 低失真

    上傳時間: 2013-04-24

    上傳用戶:wangxuan

主站蜘蛛池模板: 军事| 永靖县| 沙雅县| 云林县| 泸定县| 尼勒克县| 永济市| 奉化市| 同德县| 启东市| 开封县| 遵化市| 宁蒗| 利津县| 乌拉特前旗| 五河县| 盐源县| 北碚区| 城口县| 黄冈市| 开化县| 天台县| 英超| 惠来县| 乌苏市| 宝兴县| 翁源县| 逊克县| 绥江县| 攀枝花市| 双柏县| 山东| 玉屏| 黎城县| 池州市| 加查县| 扶余县| 称多县| 琼结县| 岗巴县| 禄丰县|