亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

M2

  • 利用VHDL語言描述的5分頻器(改變程序中m1,M2

    利用VHDL語言描述的5分頻器(改變程序中m1,M2值,可作為任意奇數分頻器)

    標簽: VHDL 語言 分頻器 改變

    上傳時間: 2013-12-23

    上傳用戶:稀世之寶039

  • M2的外掛。C語言的! 可以做研究用途

    M2的外掛。C語言的! 可以做研究用途

    標簽: C語言

    上傳時間: 2013-12-18

    上傳用戶:liansi

  • 簡單的M2樣式

    簡單的M2樣式,可以了解關于Model2的一般格式

    標簽:

    上傳時間: 2014-01-04

    上傳用戶:Avoid98

  • 原版翎風(LF)引擎(M2)源碼(Delphi)

    原版翎風(LF)引擎(M2)源碼(Delphi)

    標簽: Delphi LF M2 引擎

    上傳時間: 2014-08-05

    上傳用戶:lepoke

  • 目前最穩定的翎風M2和配套網關程序.rar

    目前最穩定的翎風M2和配套網關程序.rar

    標簽: 目前最穩定的翎風M2和配套網關程序.rar

    上傳時間: 2016-02-25

    上傳用戶:DewAnna

  • 常模算法的FPGA實現

    常模信號是一類非常重要的信號,而專門應用于常模信號的常模算法[1]具有復雜度較低、實現起來比較簡單、對陣列模型的偏差不敏感等顯著的優點。因此,常模算法引起了眾多學者的廣泛關注。近年來,常模算法在多用戶檢測領域[2]的研究越來越受到諸多學者的關注。不僅如此,常模算法在其他領域也是備受矚目,如常模算法在盲均衡以及波束形成等領域的應用也是目前研究的熱點。除此之外,常模算法已經不僅僅局限在應用于常模信號,也可應用于多模信號[3]等。 本文對常模算法在多用戶檢測領域的應用以及FPGA[4]實現作了較多的研究工作,共分六章進行闡述。第一章為緒論,介紹了論文相關背景和本文的結構;第二章首先對常模算法作了理論分析,并改進了傳統的2-2型常模算法,我們稱之為M2-2CMA,它在誤碼率性能上有一些改善;之后在MATLAB平臺上搭建了仿真平臺,分析了常模算法在多用戶檢測中的應用;第三章研究了相關文獻,簡單介紹了FPGA概念及其設計流程和設計方法,并對VerilogHDL以及Quartus軟件做了簡要介紹;第四章則詳細介紹了常模算法的FPGA實現,用一種基于統計數據的方法確定了數據位長及精度,提出了其實現的系統框圖,并詳細闡述了各主要模塊的設計與實現,同時給出了最后的報告文件以及最高數據處理速度;第五章則在MATLAB平臺和QuartuslI的基礎上搭建了一個仿真平臺,借助于平臺分析了2-2型常模算法移植到FPGA平臺后的性能,對不同的精度對系統性能的影響做了討論,也統計了不同信噪比、多址干擾下的誤碼率性能。最后一章是對全文的總結和對未來的展望。

    標簽: FPGA 算法

    上傳時間: 2013-06-23

    上傳用戶:hzy5825468

  • ADIS16334安裝_機械設計指南和示例

    ADIS16334是一款薄型、完全校準的MEMS慣性測量單元(IMU)。圖1為該封裝的頂視圖,其中包括四個安裝孔,配備嵌入式安裝架,有助于控制附加硬件的整體高度。安裝孔為M2 × 0.4 mm或2至56個機械螺絲提供了足夠的間隙。

    標簽: 16334 ADIS 機械 設計指南

    上傳時間: 2013-11-11

    上傳用戶:taozhengxin

  • 基于TinyOS的CC2430 RSSI定位的設計

    為解決現Z-Stack定位程序代碼量大,結構復雜等問題,提出一種基于TinyOS的CC2430定位方案。在分析TinyOS組件架構基礎上,設計實現盲節點、錨節點與匯聚節點間的無線通信以及匯聚節點與PC機的串口通信。在此基礎上實現PC對各錨節點RSSI(Received Signal Strength Indicator)寄存器值的正確讀取,確定實驗室環境下對數-常態無線傳播模型的具體參數,并采用質心算法來提高定位精度。實驗顯示,在由四個錨節點組成的4.8×3.6 M2矩形定位區域中,通過RSSI質心定位算法求得的盲節點坐標為(2.483 1,1.018 5),實際坐標為(2.40,1.20),誤差為0.199 6 m,表明較好地實現對盲節點的定位。

    標簽: TinyOS 2430 RSSI CC

    上傳時間: 2013-10-21

    上傳用戶:whymatalab2

  • Xilinx FPGA集成電路的動態老化試驗

      3 FPGA設計流程   完整的FPGA 設計流程包括邏輯電路設計輸入、功能仿真、綜合及時序分析、實現、加載配置、調試。FPGA 配置就是將特定的應用程序設計按FPGA設計流程轉化為數據位流加載到FPGA 的內部存儲器中,實現特定邏輯功能的過程。由于FPGA 電路的內部存儲器都是基于RAM 工藝的,所以當FPGA電路電源掉電后,內部存儲器中已加載的位流數據將隨之丟失。所以,通常將設計完成的FPGA 位流數據存于外部存儲器中,每次上電自動進行FPGA電路配置加載。   4 FPGA配置原理    以Xilinx公司的Qpro Virtex Hi-Rel系列XQV100電路為例,FPGA的配置模式有四種方案可選擇:MasterSerial Mode,Slave Serial Mode,Master selectMAPMode,Slave selectMAP Mode。配置是通過芯片上的一組專/ 復用引腳信號完成的,主要配置功能信號如下:   (1)M0、M1、M2:下載配置模式選擇;   (2)CLK:配置時鐘信號;   (3)DONE:顯示配置狀態、控制器件啟動;

    標簽: Xilinx FPGA 集成電路 動態老化

    上傳時間: 2013-11-18

    上傳用戶:oojj

  • 交通燈控制器實驗報告--- SOC課程設計 一.實驗功能 該交通燈控制器

    交通燈控制器實驗報告--- SOC課程設計 一.實驗功能 該交通燈控制器,能完成以下功能: ⒈ 顯示交通燈的紅、黃、綠的指示狀態 用L1、L2、L3作為綠、黃、紅燈; ⒉ 能實現正常的倒計時功能: 用M2、M1作為南北方向的倒計時顯示器,顯示時間為紅燈55秒,綠燈30秒,黃燈15秒。 ⒊ 能實現特殊狀態的功能 (1) 按S1后,能實現特殊狀態功能; (2) 顯示器M2M1閃爍; (3) 計數器停止計數并保持在原來的狀態; (4) 顯示紅燈狀態; (5) 特殊狀態解除后能繼續計數; ⒋ 能實現總體清零功能 按S2后,系統實現總清零,計數器由初始狀態計數,對應狀態的指示燈亮。

    標簽: SOC 交通燈控制器 實驗報告 實驗

    上傳時間: 2013-12-21

    上傳用戶:leehom61

主站蜘蛛池模板: 大姚县| 山东省| 东山县| 龙岩市| 泉州市| 揭阳市| 湘西| 漳州市| 古田县| 云和县| 博白县| 聂拉木县| 龙门县| 吉安市| 民县| 永济市| 石柱| 西乌珠穆沁旗| 涟水县| 延川县| 丹寨县| 辉县市| 新和县| 汨罗市| 柳河县| 繁峙县| 云龙县| 宁津县| 屯门区| 美姑县| 青海省| 馆陶县| 布尔津县| 湄潭县| 边坝县| 子洲县| 礼泉县| 南康市| 旌德县| 刚察县| 江西省|