在LP2900工作平臺(tái)上,利用MAX+plusII開發(fā)軟件,設(shè)計(jì)各個(gè)模塊編程實(shí)現(xiàn)基本模型計(jì)算機(jī),其中最主要的是CPU的設(shè)計(jì)。 獨(dú)立完成運(yùn)算器的設(shè)計(jì),并下載仿真
標(biāo)簽: 2900 LP
上傳時(shí)間: 2014-12-22
上傳用戶:15071087253
使用vriloge硬件描述語言設(shè)計(jì)數(shù)字頻率計(jì),其對(duì)于高頻測(cè)量精確,可測(cè)范圍0—99999999HZ,在MAX+PLUSII中運(yùn)行通過并在實(shí)驗(yàn)箱上運(yùn)行通過達(dá)到要求
標(biāo)簽: vriloge 硬件描述語言 數(shù)字頻率計(jì)
上傳時(shí)間: 2016-08-29
上傳用戶:無聊來刷下
文中介紹了QPSK調(diào)制解調(diào)的原理,并基于FPGA實(shí)現(xiàn)了QPSK調(diào)制解調(diào)電路。MAX+PLUSII環(huán)境下的仿真結(jié)果表明了該設(shè)計(jì)的正確性。
標(biāo)簽: QPSK 調(diào)制解調(diào)
上傳時(shí)間: 2017-08-08
上傳用戶:hoperingcong
使用VHDL語言編寫的簡(jiǎn)易數(shù)字存儲(chǔ)示波器,用MAX+PlusII仿真驗(yàn)證。VHDL編寫了采樣、存儲(chǔ)寫、存儲(chǔ)讀和顯示4個(gè)模塊。采樣使用ADC0809,存儲(chǔ)器使用6264,顯示使用DAC0832。
標(biāo)簽: VHDL 語言 編寫 數(shù)字存儲(chǔ)示波器
上傳用戶:李夢(mèng)晗
一個(gè)用VHDL編寫的秒表程序,可用Max+PlusII仿真
標(biāo)簽: VHDL 編寫 程序
上傳時(shí)間: 2017-09-07
上傳用戶:xiaoxiang
使用Altera的MAX+PlusII設(shè)計(jì)了一個(gè)補(bǔ)碼運(yùn)算器,文檔里包含了詳細(xì)的設(shè)計(jì)原理及完整電路
標(biāo)簽: MAX+PlusII 補(bǔ)碼運(yùn)算
上傳時(shí)間: 2015-02-26
上傳用戶:赫爾辛根
十字路口交通信號(hào)燈試驗(yàn),用max+plusII編程。希望對(duì)大家有用,
標(biāo)簽: plusII max 十字路口 交通信號(hào)燈
上傳時(shí)間: 2013-12-25
上傳用戶:sqq
MAX+PLUSⅡ應(yīng)用入門
標(biāo)簽: PLUS MAX
上傳時(shí)間: 2013-06-04
上傳用戶:eeworm
MAX+plusⅡ入門篇 書簽版
標(biāo)簽: plus MAX
上傳時(shí)間: 2013-04-15
上傳時(shí)間: 2013-07-13
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1