使用Altera的MAX+PlusII設計了一個補碼運算器,文檔里包含了詳細的設計原理及完整電路
資源簡介:使用Altera的MAX+PlusII設計了一個補碼運算器,文檔里包含了詳細的設計原理及完整電路
上傳時間: 2015-02-26
上傳用戶:赫爾辛根
資源簡介:隨著電子工業應用領域需求的增長,要實現復雜程度較高的數字電子系統,對數據處理能力提出越來越高的要求。定點運算已經很難滿足高性能數字系統的需要,而浮點數相對于定點數,具有表述范圍寬,有效精度高等優點,在航空航天、遙感、機器人技術以及涉及指數運...
上傳時間: 2013-04-24
上傳用戶:咔樂塢
資源簡介:基于微處理器的數字PID控制器改變了傳統模擬PID控制器參數整定不靈活的問題。但是常規微處理器容易在環境惡劣的情況下出現程序跑飛的問題,如果實現PID軟算法的微處理器因為強干擾或其他原因而出現故障,會引起輸出值的大幅度變化或停止響應。而FPGA的應用可...
上傳時間: 2013-06-13
上傳用戶:15071087253
資源簡介:在很多高精度計算場合需要采用浮點運算。過去用門電路進行各種運算通常為定點運算,但其計算精度有限。隨著現場可編程門陣(FPGA)的迅速發展,可以采用FPGA實現浮點運算。 本文首先介紹定點數和浮點數的格式,完成基于FPGA的幾種常用浮點運算器的VHDL設計,...
上傳時間: 2013-05-20
上傳用戶:hechao3225
資源簡介:8051系列是至今為止最成功的單片機之一,在FPGA平臺上研究帶硬件浮點運算器的8051是對其在SoC及專用化的方向上的一次邁進。文章首先介紹了8051的基本架構,包括硬件模塊、指令系統、內存分配以及基本外設。然后講解了在設計8051時如何劃分模塊,每個模塊的功...
上傳時間: 2013-04-24
上傳用戶:13081287919
資源簡介:基于微處理器的數字PID控制器改變了傳統模擬PID控制器參數整定不靈活的問題。但是常規微處理器容易在環境惡劣的情況下出現程序跑飛的問題,如果實現PID軟算法的微處理器因為強干擾或其他原因而出現故障,會引起輸出值的大幅度變化或停止響應。而FPGA的應用可...
上傳時間: 2013-05-24
上傳用戶:gyq
資源簡介:多功能運算器
上傳時間: 2015-01-10
上傳用戶:Altman
資源簡介:這是一個JAVA的運算器
上傳時間: 2014-01-10
上傳用戶:sjyy1001
資源簡介:實現多項式表達式的運算器利用棧實現表達式計算器的模板類;用表達式計算器類和多項式類實現多項式表達式的計算器
上傳時間: 2015-03-13
上傳用戶:lindor
資源簡介:題目:稀疏矩陣是指那些多數元素為0的矩陣.利用稀疏特點進行存儲和計算可以大大節省存儲空間,提高計算效率.實現一個能進行稀疏矩陣基本運算的運算器.基本要求:以帶行邏輯連接信息的3元組順序表表示稀疏矩陣,實現兩個矩陣相加,相減和相乘的運算.矩陣的輸入形式...
上傳時間: 2013-12-18
上傳用戶:love_stanford
資源簡介:用匯編編寫了一個運算器,是匯編初學著參考的一個好程序
上傳時間: 2014-10-26
上傳用戶:zl5712176
資源簡介:數據結構的課程設計---稀疏矩陣運算器 希望可以給大家參考
上傳時間: 2015-03-30
上傳用戶:腳趾頭
資源簡介:此程序實現的是一個運算器,是在一個程序的基礎上進行改進的,計算器中需要的運算以及操作對象: IF,AND,OR,<,<=,>,>=,<>,=,== 數字0-9,(,),+,-,*,/, SIN,COS,TAN,POW,EXP,ABS,SQRT,INT,LN,LOG,MIN,MAX.
上傳時間: 2015-04-09
上傳用戶:love1314
資源簡介:這是我本人編寫的一個32位定點小數運算的函數庫。對于沒有浮點運算器的場合,可以提供進行小數運算的一種途徑
上傳時間: 2013-12-13
上傳用戶:zuozuo1215
資源簡介:該軟件以圖形化界面顯示在計算機內部定點小數補碼加法、定點小數補碼減法,定點小數補碼乘法、定點小數補碼除法、以及原碼乘法和原碼除法的具體計算過程。
上傳時間: 2015-04-17
上傳用戶:yzhl1988
資源簡介:實現二進制定點運算: 1.定點整數補碼加法 2.定點整數補碼減法 3.定點小數Booth補碼一位乘法 4.定點小數原碼一位除法(加減交替法) 5.定點小數補碼一位除法(加減交替法) 6.定點小數原碼一位乘法 7.定點小數原碼兩位乘法 8.定點整數原碼乘法 9....
上傳時間: 2015-04-24
上傳用戶:trepb001
資源簡介:稀疏矩陣運算器實習報告,與嚴蔚敏老師主編的數據結構與算法一書實習4.1相對應
上傳時間: 2013-12-14
上傳用戶:小碼農lz
資源簡介:一款用C++制作的矩陣運算器,不但可以直接用于矩陣計算.而且對想提高C++編程的朋友很有幫助。
上傳時間: 2014-01-17
上傳用戶:agent
資源簡介: 整型寄存器中的值被解釋為有符號的二進制補碼數,而reg寄存器或時間寄存器中的值被解釋為無符號數。實數和實數時間類型寄存器中的值被解釋為有符號浮點數。
上傳時間: 2015-05-17
上傳用戶:13215175592
資源簡介:采用十字鏈表的稀疏矩陣運算器
上傳時間: 2015-06-05
上傳用戶:qiao8960
資源簡介:一個命令行運算器源代碼 用C++寫的命令行運算器,支持加、減、乘、除、乘方和小括號(可嵌套),乘方的符號是^^,因為在WINDOWS的命令行模式下^是一個連接符。 用法:cal expression expression = expression op expression expression = (expressio...
上傳時間: 2013-12-24
上傳用戶:gxmm
資源簡介:運算器的實現,即實驗指導書中的實驗一,文件中包含有原代碼及端口設置(可變),用vrilog HDL編程,Xilinx ISE 6仿真,并在實際電路中得到實現.
上傳時間: 2015-07-25
上傳用戶:hzy5825468
資源簡介:稀疏矩陣運算器 是數據結構的一個課程設計.是自行編寫的.保證是原創.
上傳時間: 2015-08-21
上傳用戶:nanshan
資源簡介:一個用c++編寫的運算器,數據結構實驗中的一題,絕對原創!
上傳時間: 2013-12-28
上傳用戶:zgu489
資源簡介:計算機組成原理的實驗報告,包括 實驗四 基本模型機設計與實現,實驗一 運算器實驗 (一) 算術邏輯運算器 實驗一 運算器實驗 (二) 進位控制實驗 實驗一 運算器實驗 (三) 移位運算器實驗 實驗二 半導體存儲器原理實驗實驗三 微程序控制器實驗 包括...
上傳時間: 2014-01-06
上傳用戶:zhangzhenyu
資源簡介:采用C++Buider 編寫的除法運算器。
上傳時間: 2015-09-21
上傳用戶:ZJX5201314
資源簡介:十進制小數轉化二進制小數(補碼形式輸出),對RAM或ROM設置初值極其方便
上傳時間: 2013-12-27
上傳用戶:Zxcvbnm
資源簡介:矩陣運算器,矩陣相加減、相乘、求逆、求冪等
上傳時間: 2015-09-29
上傳用戶:VRMMO
資源簡介:本文詳細介紹了制作電路板的方法及步驟. 實驗板的功能 這個實驗板可以做如下實驗: 1.可以進行運算器(加、減、乘和除法)、比較器、譯碼器、編碼器、選擇器、分配器和一般組合電路的實驗 2.可以進行觸發器、寄存器、計數器和一般時序電路的實驗 3.可...
上傳時間: 2015-10-02
上傳用戶:colinal
資源簡介:計算機組成原理的一個浮點數運算器。 C++編寫,可輸入階碼位數,尾數位數。完整實現浮點數的運算。
上傳時間: 2015-10-11
上傳用戶:腳趾頭