亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

MBPS

  • 一種混沌偽隨機序列發生器的FPGA實現

    隨著混沌理論應用于產生偽隨機序列的發展,用現場可編程邏輯門陣列實現了基于TD—ERCS混沌的偽隨機序列發生器.為了便于硬件實現并減少硬件占用資源.對原算法(即基于TD—ERCS構造偽隨機序列發生器的算法)進行了適當改進,密鑰空間縮減到2⋯.設計采用雙精度浮點運算,選用Cyclone系列的EPIC20F400芯片。完成了CPRSG的系統仿真實驗.系統的硬件電路占用17716個邏輯單元,占芯片資源88%,工作頻率50 MHz,EPRS產生速率10 MBPS

    標簽: FPGA 混沌 偽隨機序列 發生器

    上傳時間: 2013-10-28

    上傳用戶:crazyer

  • 采用高速串行收發器Rocket I/O實現數據率為2.5 G

    摘要: 串行傳輸技術具有更高的傳輸速率和更低的設計成本, 已成為業界首選, 被廣泛應用于高速通信領域。提出了一種新的高速串行傳輸接口的設計方案, 改進了Aurora 協議數據幀格式定義的弊端, 并采用高速串行收發器Rocket I/O, 實現數據率為2.5 Gbps的高速串行傳輸。關鍵詞: 高速串行傳輸; Rocket I/O; Aurora 協議 為促使FPGA 芯片與串行傳輸技術更好地結合以滿足市場需求, Xilinx 公司適時推出了內嵌高速串行收發器RocketI/O 的Virtex II Pro 系列FPGA 和可升級的小型鏈路層協議———Aurora 協議。Rocket I/O支持從622 MBPS 至3.125 Gbps的全雙工傳輸速率, 還具有8 B/10 B 編解碼、時鐘生成及恢復等功能, 可以理想地適用于芯片之間或背板的高速串行數據傳輸。Aurora 協議是為專有上層協議或行業標準的上層協議提供透明接口的第一款串行互連協議, 可用于高速線性通路之間的點到點串行數據傳輸, 同時其可擴展的帶寬, 為系統設計人員提供了所需要的靈活性[4]。但該協議幀格式的定義存在弊端,會導致系統資源的浪費。本文提出的設計方案可以改進Aurora 協議的固有缺陷,提高系統性能, 實現數據率為2.5 Gbps 的高速串行傳輸, 具有良好的可行性和廣闊的應用前景。

    標簽: Rocket 2.5 高速串行 收發器

    上傳時間: 2013-11-06

    上傳用戶:smallfish

  • 基于FPGA的遠距離實時傳輸接口設計

    為滿足對彈載雷達回波信號、圖像及遙測數據的高速、高容量、遠距離、低功耗、高可靠性等特點的要求。地面測試臺采用LVDS接口,運用FPGA對雷達獲取信號數據進行處理與存儲,通過USB接口將數據上傳到計算機實現數據分析與實驗。實驗結果表明,該方案的傳輸速率600 MBPS,很好的滿足了對雷達獲取信號的數據發送和接收的速度要求。

    標簽: FPGA 實時傳輸 接口設計

    上傳時間: 2013-11-10

    上傳用戶:小碼農lz

  • 在Altera 28nm FPGA上解決100-GbE線路卡設計挑戰

    支持40 GbE、100 GbE和Interlaken的高密度硬核MLD/PCS模塊,從而提高系統集成度。 寬帶數據緩沖,提供1,600-MBPS外部存儲器接口。 數據包處理和流量管理功能的高效實現。 更高的系統性能,同時保持功耗和成本預算不變。

    標簽: Altera FPGA 100 GbE

    上傳時間: 2013-10-16

    上傳用戶:liansi

  • 基于Altera 28nm FPGA的100-Gbit OTN復用轉發器解決方案

      100-Gb光傳送網(OTN)復用轉發器   a. 提供連續數據范圍在600 MBPS到14.1 Gbps之間的串行收發器,通過使用方便的部分重新配置功能支持多標準客戶側接口;   b. 44個獨立發送時鐘域,提高了時鐘靈活性;   c. 收發器集成電信號散射補償(EDC)功能,可直接驅動光模塊(SFP+、SFP、QSFP、CFP);   d. 支持下一代光接口的28-Gbps收發器;   e. 替代外部壓控晶體振蕩器(VCXO)的高級fPLL。

    標簽: Altera FPGA Gbit 100

    上傳時間: 2013-11-10

    上傳用戶:pzw421125

  • 一種混沌偽隨機序列發生器的FPGA實現

    隨著混沌理論應用于產生偽隨機序列的發展,用現場可編程邏輯門陣列實現了基于TD—ERCS混沌的偽隨機序列發生器.為了便于硬件實現并減少硬件占用資源.對原算法(即基于TD—ERCS構造偽隨機序列發生器的算法)進行了適當改進,密鑰空間縮減到2⋯.設計采用雙精度浮點運算,選用Cyclone系列的EPIC20F400芯片。完成了CPRSG的系統仿真實驗.系統的硬件電路占用17716個邏輯單元,占芯片資源88%,工作頻率50 MHz,EPRS產生速率10 MBPS

    標簽: FPGA 混沌 偽隨機序列 發生器

    上傳時間: 2013-11-21

    上傳用戶:許小華

  • 采用高速串行收發器Rocket I/O實現數據率為2.5 G

    摘要: 串行傳輸技術具有更高的傳輸速率和更低的設計成本, 已成為業界首選, 被廣泛應用于高速通信領域。提出了一種新的高速串行傳輸接口的設計方案, 改進了Aurora 協議數據幀格式定義的弊端, 并采用高速串行收發器Rocket I/O, 實現數據率為2.5 Gbps的高速串行傳輸。關鍵詞: 高速串行傳輸; Rocket I/O; Aurora 協議 為促使FPGA 芯片與串行傳輸技術更好地結合以滿足市場需求, Xilinx 公司適時推出了內嵌高速串行收發器RocketI/O 的Virtex II Pro 系列FPGA 和可升級的小型鏈路層協議———Aurora 協議。Rocket I/O支持從622 MBPS 至3.125 Gbps的全雙工傳輸速率, 還具有8 B/10 B 編解碼、時鐘生成及恢復等功能, 可以理想地適用于芯片之間或背板的高速串行數據傳輸。Aurora 協議是為專有上層協議或行業標準的上層協議提供透明接口的第一款串行互連協議, 可用于高速線性通路之間的點到點串行數據傳輸, 同時其可擴展的帶寬, 為系統設計人員提供了所需要的靈活性[4]。但該協議幀格式的定義存在弊端,會導致系統資源的浪費。本文提出的設計方案可以改進Aurora 協議的固有缺陷,提高系統性能, 實現數據率為2.5 Gbps 的高速串行傳輸, 具有良好的可行性和廣闊的應用前景。

    標簽: Rocket 2.5 高速串行 收發器

    上傳時間: 2013-10-13

    上傳用戶:lml1234lml

  • SL811開發資料_包含源程序_電路圖_芯片資料

    SL811開發資料_包含源程序_電路圖_芯片資料:SL811HS Embedded USB Host/Slave Controller.The SL811HS is an Embedded USB Host/Slave Controller capable of communicate with either full-speed or low-speed USB peripherals. The SL811HS can interface to devices such as microprocessors, microcontrollers, DSPs, or directly to a variety of buses such as ISA, PCMCIA, and others. The SL811HS USB Host Controller conforms to USB Specification 1.1.The SL811HS USB Host/Slave Controller incorporates USB Serial Interface functionality along with internal full-/low-speed transceivers.The SL811HS supports and operates in USB full-speed mode at 12 MBPS, or at low-speed 1.5-MBPS mode.The SL811HS data port and microprocessor interface provide an 8-bit data path I/O or DMA bidirectional, with interrupt support to allow easy interface to standard microprocessors or microcontrollers such as Motorola or Intel CPUs and many others. Internally,the SL811HS contains a 256-byte RAM data buffer which is used for control registers and data buffer.The available package types offered are a 28-pin PLCC (SL811HS) and a 48-pin TQFP package (SL811HST-AC). Both packages operate at 3.3 VDC. The I/O interface logic is 5V-tolerant.

    標簽: 811 SL 開發資料 源程序

    上傳時間: 2013-12-22

    上傳用戶:a82531317

  • 本書系統地介紹了數據通信和計算機網絡領域的基本內容。在第1版的基礎上

    本書系統地介紹了數據通信和計算機網絡領域的基本內容。在第1版的基礎上,修改和增加了新的內容,包括無線和衛星通信、有線電視電纜調制解調器、壓縮技術、密碼技術、防病毒、100 MBPS以太網、NetWare 4.0、邊界網關協議、域名系統、IPv6、異步傳送模式 、使用客戶/服務器模式來實現文件傳送協議及開發Web網頁等。在內容和結構安排上,注意理論與實際應用的結合,每章后面既有復習題,又有練習題。本書適合作為計算機科學專業本科生的教材,也可供教師和從事該領域設計或應用的研究人員用做參考書。

    標簽: 數據通信 計算機網絡

    上傳時間: 2016-07-13

    上傳用戶:李彥東

  • ADM6993F/FXFiber to Fast Ethernet Converter (TS1000 CPE Complied) The ADM6993F/FX is a single chip

    ADM6993F/FXFiber to Fast Ethernet Converter (TS1000 CPE Complied) The ADM6993F/FX is a single chip integrating two 10/100 MBPS MDIX TX/FX transceivers, a three-port 10/100M Ethernet L2 switch controller, and one OAM engine to meet demanding applications, including Fiber-to-Ethernet media converters, especially the fiber to the home (FTTH) media converters. The ADM6993F/FX feature set includes link pass through (LPT), TS1000 OAM frame receiving/processing/transmitting, programmable link status LED display, various loop-back modes, and one configurable MII ports for snooping/inserting OAM frame from/to 100Fx. The ADM6993FX is the environmentally friendly “green” package version.

    標簽: 6993 ADM Converter Ethernet

    上傳時間: 2014-01-01

    上傳用戶:hebmuljb

主站蜘蛛池模板: 包头市| 四子王旗| 锦州市| 尚志市| 明光市| 柘城县| 青州市| 齐齐哈尔市| 昌乐县| 余江县| 山丹县| 沈丘县| 柳州市| 赣榆县| 德令哈市| 临西县| 蕉岭县| 阳高县| 军事| 赤城县| 理塘县| 小金县| 凌源市| 黄山市| 祥云县| 大兴区| 阜平县| 肥乡县| 塘沽区| 海南省| 麻栗坡县| 沂源县| 定州市| 岑溪市| 建昌县| 监利县| 定州市| 太仓市| 甘孜县| 银川市| 化德县|