本論文結合珠海市科技攻關項目"SVG在辦公套件中的應用研究及開發"和金山軟件股份有限公司“演示文稿在線美化-SVG渲染引擎開發”項目,以打印機驅動程序、SVG、C#、C和JavaScript為基礎,重點研究了SVG文件的生成、解析、顯示及其應用。 本文緒論部分綜述了本課題的研究背景、研究目的、研究意義及SVG在諸多領域的應用前景,然后從SVG標準的發展、SVG文件的生成及渲染三個方面分別介紹了國內外研究現狀及本課題的主要研究內容。接著詳細介紹了可擴展標記語言XML以及可縮放矢量圖形SVG。在此基礎上,探討了如何將各種格式的文檔轉換為SVG文件,提出了一個通用的方法一利用打印機驅動程序輸出SVG文件,詳細介紹了打印體系結構、打印機驅動程序功能、打印機驅動程序組件、Windows打印流程及打印機驅動程序相關的DDI函數。在比較了DOM和SAX這兩種XML解析方式的基礎上,鑒于SVG自身的特點及渲染時對SVG元素隨機訪問的需要,采用DOM接口實現了基于.Net Framework XML解析模型的SVG解析框架,采用GDI+實現了SVG顯示框架;同時給出了SVG文檔對象模型與GDI+圖形對象模型的具體映射關系,并基于此映射模型實現了SVG靜態圖形圖像正確高效的顯示。本論文根據SVG相關標準對SVG技術進行了一些應用研究,有助于SVG技術在相關行業的應用。 論文通過一個SVG文件轉換實例和一個SVG文件渲染實例例證了SVG文件生成與SVG文件解析和顯示的可行性。
上傳時間: 2013-04-24
上傳用戶:shinesyh
文章介紹了一個基于WEB的GSM短信服務系統的設計;闡述了系統應用的關鍵技術;討論了系統實現的幾種方式,通過對比這幾種方式的優劣,提出一種適合中小型應用的系統實現方案。根據上述技術開發的GSM
上傳時間: 2013-04-24
上傳用戶:manking0408
直接數字合成(DDS)技術采用全數字的合成方法,所產生的信號具有頻率分辨率高、頻率切換速度快、頻率切換時相位連續、輸出相位噪聲低和可以產生任意波形等諸多優點。本文研究的是一種基于DDS/FPGA的多波形信號源系統,其中,DDS技術是其核心技術。DDS可以精確地控制合成信號的三個參量:幅度、相位以及頻率,因此利用DDS技術可以合成任意波形。但因其數字化合成的固有特點,使其輸出信號中存在大量雜散信號。雜散信號的主要來源是:相位截斷帶來的雜散信號;幅度量化帶來的雜散信號;DAC的非線性特性帶來的雜散信號。這些雜散信號嚴重影響了合成信號的頻譜純度。因此抑制這些雜散信號是提高合成信號譜質的關鍵。 本文在研究各種抑制DDS雜散技術的基礎上,提出了中和加擾技術,這可以在很大程度上減小雜散對DDS輸出信號譜質的影響。 EP1S808956C6是一款高性能的FPGA芯片,其超強的數據處理能力十分適合應用于DDS多波形信號源的開發。在QuartusⅡ平臺下運用Verilog HDL語言和原理圖設計可以很方便地應用各種抑制雜散信號的方法來提高輸出信號的譜質。 結合高速DDS技術和FPGA兩者的優點,本文設計了一種基于DDS/FPGA的多波形信號源,它能完成正弦波、余弦波、三角波、鋸齒波、方波、AM、SSB、FM、2ASK、2FSK、π/4-QDPSK等多種信號。使得所設計的信號源可以適應多種不同的工作環境,給工作帶了方便。
上傳時間: 2013-07-27
上傳用戶:sc965382896
信號發生器是控制系統的重要組成部分。研制出較高精度、可靠性、可調參數的數字量信號發生器,對于促進我國航空、航天、國防以及工業自動化等領域的發展均有重要意義。本文以直接頻率合成和偽隨機碼的設計與實現為中心,對擴頻通信的基本理論、信號源的結構、載波調制等問題進行了深入的分析和研究,并給出了模塊的硬件實現方案。 現場可編程門陣列(FPGA)設計靈活、速度快,在數字專用集成電路的設計中得到了廣泛的應用。論文介紹了FPGA技術的發展和應用,包括VHDL語言的基本語法結構和FPGA器件的開發設計流程等等。詳細地分析了各類頻率合成器的基礎上提出采用直接數字式頻率合成原理(DDS)實現低相位噪聲、高分辨率、高精度和高穩定度的信號源。研究了測距偽隨機碼的原理,確定選用移位序列作為系統的擴頻碼序列,并選取了符合本系統使用的移位序列擴頻碼。分別給出并分析了相應的FPGA硬件實現電路。 對于載波調制這一關鍵技術,提出了采用二進制相移鍵控相位選擇法并相應作了硬件實現。最后給出具體設計實現了的信號發生器的輸出波形。經實驗室測試,設計的信號發生器滿足要求,且結構簡單、工作可靠、重量輕、體積小,具有良好的應用前景。
上傳時間: 2013-04-24
上傳用戶:qweqweqwe
·詳細說明:一個西門子變頻器控制代碼的生成程序,主要用于DSP控制,除了調試用的iostream.h頭文件,沒有其他任何頭文件,可以方面的運用與各種DSP,也可以移植到windows和linux下。文件列表: ordermake .........\Debug .........\ordermaker.c ..
上傳時間: 2013-07-22
上傳用戶:cxl274287265
CPLD實現DDS信號源的設計,從原理到設計!
上傳時間: 2013-05-27
上傳用戶:Ants
·DTMF信號的生成與檢測在DSP中的軟件實現
上傳時間: 2013-07-25
上傳用戶:rocwangdp
采用vhdl語言實現正弦波形的生成。主要使用的dds技術。
上傳時間: 2013-08-09
上傳用戶:aeiouetla
結合直接數字頻率合成(DDS)和鎖相環(PLL)技術完成了X波段低相噪本振跳頻源的設計。文章通過軟件仿真重點分析了本振跳頻源的低相噪設計方法,同時給出了主要的硬件選擇和詳細電路設計過程。最后對樣機的測試結果表明,本方案具有相位噪聲低、頻率控制靈活等優點,滿足了實際工程應用。
上傳時間: 2013-11-12
上傳用戶:jiwy
電壓源電流源名字上僅差一個字…HE HE.有一些朋友對此不太明白.所以特此說明下…并以軟件仿真…詳細介紹工作原理…以及注意事項….下面就是電壓源和電流的符號…左邊是電流源,右邊是電壓源. 電壓源…電壓源其實就是我們普通經常用的一種電源.比如說電池呀電瓶或自己做的穩壓電路.一般屬于電壓源… 電壓源的特性是: 輸出端,可以開路,但不能短路…總而言之電壓源的輸出電壓是恒定的…比如5V 電壓源輸出的電壓就是5V.隨不同的負載會改變電流…比如在5V 的電壓源上加一個1 歐的負載… 流過的電流就是5/1=5A 電流… 如果接的電阻為2 歐.流過電流就等于5/2=2.5A….這個簡單的計算相信誰都會…電流源電流源和電壓源區別比較大…電流源輸出端不能開路,但可以短路…為什么不能開路呢…HE HE…是因為開路了…電流源輸出的電壓就為無限高了…(實際上電壓也是有一定值的)總而言之電流源的輸出電流是恒定的.不管你負載的大小…就是你短路了.他的電流還是保持不變.改變的是電壓…比如一個1A的恒流源…你接上一個1歐的負載…他輸出的電壓是.1x1=1V 電壓…當你接上一個10 歐電阻的時候…他就是1x10=10V電壓輸出…
上傳時間: 2013-10-08
上傳用戶:kaixinxin196