亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

MUX-Based

  • 基于微加速度計的低功耗無線慣性鼠標的設計Design of wireless inertial mouse based on micro-accelerometer

    提出了一種基于微加速度計的無線慣性鼠標的設計方案。該方案以微加速度計ADXL213 作為信號檢測元件,并采用低功耗處理器MSP430F135 和RF 芯片nRF401 進行信號處

    標簽: micro-accelerometer inertial wireless Design

    上傳時間: 2013-04-24

    上傳用戶:AbuGe

  • 基于單片機的溫度控制系統的設計與實現Design and Implementation of Temperature Control System Based on SingleChip Microc

    本文介紹了基于單片機AT89C51 的溫度控制系統的設計方案與軟硬件實現。采用溫度傳感器DS18B20 采集溫度數據,液晶顯示屏LCM1602 顯示溫度數據,AT24C02B 存儲溫度上下限設定

    標簽: Implementation Temperature SingleChip Control

    上傳時間: 2013-06-03

    上傳用戶:xoxoliguozhi

  • VGA

    基于FPGA的VGA顯示接口的研究與設計-FPGA-based VGA Display Interface Research and Design

    標簽: VGA

    上傳時間: 2013-05-29

    上傳用戶:snowkiss2014

  • 基于PLC的硝酸生產聯鎖報警控制系統的實現Realization of interlock alarm system based on PLC in nitric-acid producing pro

    本文闡述了硝酸生產聯鎖報警控制系統的意義,介紹了系統的特性和要求,提出了生產聯鎖報警的實現線路,給出了PLC實現的部分流程。現場應用表明系統可靠實用。關鍵詞:PLC ;聯鎖;報警;硝酸

    標簽: Realization nitric-acid PLC interlock

    上傳時間: 2013-07-07

    上傳用戶:xingisme

  • 基于ARM平臺的視覺測振技術研究

    隨著計算機技術的發展,機器視覺在工農業生產和國防等領域已得到成功的應用,利用機器視覺進行檢測更是其典型應用。根據運行環境的不同,機器視覺系統可分為PC-BASED系統和PLC-BASED系統。由于這兩種系統成本都相對較高、軟硬件系統相對復雜、體積相對較大,因此,在應用中受到一定的限制。嵌入式系統是當前發展迅速的熱門技術,具有體積小、價格低、開發環境簡單、運用靈活、現場運行可靠等優點。因此,將機器視覺技術建立在嵌入式系統平臺上不僅是機器視覺的發展趨勢,同時也實現了兩者的優勢互補。 在現代工程領域,常常需要檢測各種振動。相對傳統方法而言,視覺測振技術具有明顯優點。本文主要研究了在ARM平臺上利用機器視覺技術進行振動檢測的相關技術及方法。 根據嵌入式機器視覺系統的特點,本文分析了攝像系統標定的方法,建立空間物體的實際位置與圖像上點的對應關系,并改進數據處理的方法,提高標定的精度。分析了目前常用的圖像處理方法,根據系統平臺實際工作能力,設計了有針對性的處理算法,提高圖像處理的效率;為了方便對被測對象的識別和跟蹤,采用基于顏色閾值的分割技術,從而有效地降低了對系統測量環境、光照條件等的要求,提高了系統的適應性。 本文以二維振動物體為被測對象,利用機器視覺技術,對低頻小振幅的二維振動進行了檢測,并對振動信號進行分析。實驗證明利用視覺技術檢測振動的可行性和可靠性。

    標簽: ARM 技術研究

    上傳時間: 2013-04-24

    上傳用戶:daoxiang126

  • H264AVC的CAVLC編碼算法研究及FPGA實現

    H.264/AVC是國際電信聯盟與國際標準化組織/國際電工委員會聯合推出的活動圖像編碼標準,簡稱H.264。作為最新的國際視頻編碼標準,H.264/AVC與MPEG-4、H.263等視頻編碼標準相比,性能有了很大的提高,并已在流媒體、數字電視、電話會議、視頻存儲等諸多領域得到廣泛的應用。 本論文的研究課題是基于H.264/AVC視頻編碼標準的CAVLC(Context-based Adaptive Variable Length Coding,基于上下文的自適應可變長編碼)編碼算法研究及FPGA實現。對于變換后的熵編碼,H.264/AVC支持兩種編碼模式:基于上下文的可變長編碼(CAVLC)和基于上下文的自適應算術編碼(CABAC,Context-based Adaptive BinaryArithmetic Coding)。在H.264/AVC中,盡管CAVLC算法也是采用了VLC編碼,但是同以往標準不同,它所有的編碼都是基于上下文進行。這種方法比傳統的查單一表的方法提高了編碼效率,但也增加了設計上的困難。 作者在全面學習H.264/AVC協議和深入研究CAVLC編碼算法的基礎上,確定了并行編碼的CAVLC編碼器結構框圖,并總結出了影響CAVLC編碼器實現的瓶頸。針對這些瓶頸,對CAVLC編碼器中的各個功能模塊進行了優化設計,這些優化設計包括多參考塊的表格預測法、快速查找表法、算術消除法等。最后,用Verilog硬件描述語言對所設計的CAVLC編碼器進行了描述,用EDA軟件對其主要功能模塊進行了仿真,并在Cyclone II系列EP2C20F484的FPGA上驗證了它們的功能。結果表明,該CAVLC編碼器各編碼單元的編碼速度得到了顯著提高且均能滿足實時通信要求,為整個CAVLC編碼器的實時通信提供了良好的基礎。

    標簽: CAVLC H264 FPGA 264

    上傳時間: 2013-06-04

    上傳用戶:libenshu01

  • 高效的CABAC解碼器設計及FPGA實現

    H.264/AVC是ITU與ISO/IEC(International Standard Organization/Intemational Electrotechnical Commission國際標準化組織/國際電工委員會)聯合推出的活動圖像編碼標準。作為最新的國際視頻編碼標準,H.264/AVC與MPEG-4、H.263等視頻編碼標準相比,性能有了很大提高,并已在流媒體、數字電視、電話會議、視頻存儲等諸多領域得到廣泛的應用。基于上下文的自適應二進制算術編碼(Conrext-based Adaptive Binary Arithmetic Coding,CABAC)是H.264/AVC的兩個熵編碼方案之一,相對于另一熵編碼方案-CAVLC(基于上下文的自適應可變長編碼),CABAC具有更高的數據壓縮率:在同等編碼質量下要比CAVLC提高10%~15%的壓縮率。CABAC能實現很高的數據壓縮率,但這是以增加實現的復雜性為代價的。在已有的硬件實現方法上,CABAC的解碼效率并不高。 論文在深入研究CABAC解碼算法及其實現流程,并在仔細分析了H.264/AVC碼流結構的基礎上,總結出了影響CABAC解碼效率的各個環節,并以此為出發點,對CABAC解碼所需中的各個功能模塊進行了優化設計,設計出一種新的CABAC解碼器結構,相對于一般的CABAC解碼器,它的解碼效率得到了顯著提高。論文針對影響CABAC解碼過程的"瓶頸"問題一多次訪問存儲部件影響解碼速率,提出了新的存儲組織方式,并根據CABAC的碼流結構特性,采用4個子解碼器級聯的方式來進一步提高解碼速率。 最后,用Verilog語言對所設計的CABAC解碼器進行了描述,用EDA軟件對其進行了仿真,并在FPGA上驗證了其功能,結果顯示,該CABAC解碼器結構顯著提高了解碼效率,能夠滿足高檔次實時通訊的要求。

    標簽: CABAC FPGA 解碼器

    上傳時間: 2013-07-03

    上傳用戶:huazi

  • Synplify.Pro.v7.6.rar

    Synplify Pro是一個高級綜合工具。其高級綜合能力可以使你看到HDL代碼在各種器件(FPGA/Structed ASIC/cell-based ASIC)上實現結果而無須對代碼作任何修改。從而選擇最合適的方式來實現它,或選擇最合適的供應商。最主要的功能還是FPGA綜合。

    標簽: Synplify Pro

    上傳時間: 2013-04-24

    上傳用戶:erkuizhang

  • 單片機的頻率計

    基于單片機的頻率計的實現和protuse仿真-Frequency meter based on single chip implementation and protuse simulation

    標簽: 單片機 頻率計

    上傳時間: 2013-06-04

    上傳用戶:杜瑩12345

  • FPGA布線研究與實現

    現場可編程門陣列(FPGA)能夠減少電子系統的開發風險和開發成本,縮短上市時間,降低維護升級成本,故廣泛地應用在電子系統中。最新的FPGA都采用了層次化的布線資源結構,與以前的結構發生了很大的變化。由于FPGA布線資源的固定性和有限性,因此需要開發適用于這種層次化的FPGA結構并提高布線資源有效利用率的布線算法。同時由于晶體管尺寸的不斷減小,有必要在FPGA布線算法中考慮功耗和時序問題。 本論文所作的研究工作主要包括:提出一種基于Tile的FPGA結構描述方法,對FPGA功耗模型和時序模型進行了研究,實現了考慮FPGA功耗、布線資源利用率的布線算法。 在FPGA結構描述方面,本文在分析現代商用FPGA層次化結構及學術上對FPGA描述方法的基礎上,提出一種基于Tile的FPGA結構描述。由于基本Tile的重復性,采用該方法可以簡化FPGA結構的描述,同時由于該方法是以硬件結構為根據,為FPGA軟硬件提供了簡單而靈活的接口,該方法在原型系統中測試證明是正確的。 在FPGA功耗模型方面,本文研究了ASIC中關于電路功耗計算的基本方法,并將其應用到FPGA功耗分析中。在模型中的采用了混合的功耗模型,包括動態功耗模型和靜態功耗模型。動態功耗的計算采用基于節點狀態轉換率的開關級動態功耗計算和邏輯塊宏模型,靜態功耗則采用基于公式計算的晶體管漏電功耗模型和邏輯塊基于仿真的LUT/MUX表達式計算模型。這些功耗模型將運用到我們后面的功耗計算和基于功耗驅動的布線算法中。 在FPGA布線算法研究和實現方面,本文在介紹基本的搜索算法之后,介紹了將FPGA硬件結構轉變為FPGA布線程序可識別的布線資源圖的方法,并將基本的搜索算法運用的FPGA布線資源圖上,實現FPGA的基于布通率的布線算法。在此基礎上,借鑒了FPGA時序分析方法,將時序分析作為布線算法的一子模塊,對基于時序的布線算法進行了研究;同時采用了FPGA功耗模型,在布線算法實現中考慮了動態功耗的問題。最后在布線算法中實現兩種啟發式策略以提高可布線資源有效利用率。

    標簽: FPGA 布線

    上傳時間: 2013-04-24

    上傳用戶:long14578

主站蜘蛛池模板: 洱源县| 区。| 金湖县| 庆阳市| 海丰县| 靖州| 翁牛特旗| 枞阳县| 南陵县| 青海省| 富川| 桐城市| 西丰县| 河池市| 象州县| 湟中县| 南昌县| 潮州市| 易门县| 南华县| 屏南县| 宽甸| 五大连池市| 福清市| 静安区| 四平市| 南川市| 香格里拉县| 阿城市| 玉门市| 长沙市| 北辰区| 达州市| 航空| 瑞安市| 黔东| 太谷县| 康乐县| 六盘水市| 河源市| 化德县|