亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

Mbps

  • 一種混沌偽隨機(jī)序列發(fā)生器的FPGA實(shí)現(xiàn)

    隨著混沌理論應(yīng)用于產(chǎn)生偽隨機(jī)序列的發(fā)展,用現(xiàn)場可編程邏輯門陣列實(shí)現(xiàn)了基于TD—ERCS混沌的偽隨機(jī)序列發(fā)生器.為了便于硬件實(shí)現(xiàn)并減少硬件占用資源.對原算法(即基于TD—ERCS構(gòu)造偽隨機(jī)序列發(fā)生器的算法)進(jìn)行了適當(dāng)改進(jìn),密鑰空間縮減到2⋯.設(shè)計(jì)采用雙精度浮點(diǎn)運(yùn)算,選用Cyclone系列的EPIC20F400芯片。完成了CPRSG的系統(tǒng)仿真實(shí)驗(yàn).系統(tǒng)的硬件電路占用17716個(gè)邏輯單元,占芯片資源88%,工作頻率50 MHz,EPRS產(chǎn)生速率10 Mbps

    標(biāo)簽: FPGA 混沌 偽隨機(jī)序列 發(fā)生器

    上傳時(shí)間: 2013-10-28

    上傳用戶:crazyer

  • 采用高速串行收發(fā)器Rocket I/O實(shí)現(xiàn)數(shù)據(jù)率為2.5 G

    摘要: 串行傳輸技術(shù)具有更高的傳輸速率和更低的設(shè)計(jì)成本, 已成為業(yè)界首選, 被廣泛應(yīng)用于高速通信領(lǐng)域。提出了一種新的高速串行傳輸接口的設(shè)計(jì)方案, 改進(jìn)了Aurora 協(xié)議數(shù)據(jù)幀格式定義的弊端, 并采用高速串行收發(fā)器Rocket I/O, 實(shí)現(xiàn)數(shù)據(jù)率為2.5 Gbps的高速串行傳輸。關(guān)鍵詞: 高速串行傳輸; Rocket I/O; Aurora 協(xié)議 為促使FPGA 芯片與串行傳輸技術(shù)更好地結(jié)合以滿足市場需求, Xilinx 公司適時(shí)推出了內(nèi)嵌高速串行收發(fā)器RocketI/O 的Virtex II Pro 系列FPGA 和可升級的小型鏈路層協(xié)議———Aurora 協(xié)議。Rocket I/O支持從622 Mbps 至3.125 Gbps的全雙工傳輸速率, 還具有8 B/10 B 編解碼、時(shí)鐘生成及恢復(fù)等功能, 可以理想地適用于芯片之間或背板的高速串行數(shù)據(jù)傳輸。Aurora 協(xié)議是為專有上層協(xié)議或行業(yè)標(biāo)準(zhǔn)的上層協(xié)議提供透明接口的第一款串行互連協(xié)議, 可用于高速線性通路之間的點(diǎn)到點(diǎn)串行數(shù)據(jù)傳輸, 同時(shí)其可擴(kuò)展的帶寬, 為系統(tǒng)設(shè)計(jì)人員提供了所需要的靈活性[4]。但該協(xié)議幀格式的定義存在弊端,會導(dǎo)致系統(tǒng)資源的浪費(fèi)。本文提出的設(shè)計(jì)方案可以改進(jìn)Aurora 協(xié)議的固有缺陷,提高系統(tǒng)性能, 實(shí)現(xiàn)數(shù)據(jù)率為2.5 Gbps 的高速串行傳輸, 具有良好的可行性和廣闊的應(yīng)用前景。

    標(biāo)簽: Rocket 2.5 高速串行 收發(fā)器

    上傳時(shí)間: 2013-11-06

    上傳用戶:smallfish

  • 基于FPGA的遠(yuǎn)距離實(shí)時(shí)傳輸接口設(shè)計(jì)

    為滿足對彈載雷達(dá)回波信號、圖像及遙測數(shù)據(jù)的高速、高容量、遠(yuǎn)距離、低功耗、高可靠性等特點(diǎn)的要求。地面測試臺采用LVDS接口,運(yùn)用FPGA對雷達(dá)獲取信號數(shù)據(jù)進(jìn)行處理與存儲,通過USB接口將數(shù)據(jù)上傳到計(jì)算機(jī)實(shí)現(xiàn)數(shù)據(jù)分析與實(shí)驗(yàn)。實(shí)驗(yàn)結(jié)果表明,該方案的傳輸速率600 Mbps,很好的滿足了對雷達(dá)獲取信號的數(shù)據(jù)發(fā)送和接收的速度要求。

    標(biāo)簽: FPGA 實(shí)時(shí)傳輸 接口設(shè)計(jì)

    上傳時(shí)間: 2013-11-10

    上傳用戶:小碼農(nóng)lz

  • 在Altera 28nm FPGA上解決100-GbE線路卡設(shè)計(jì)挑戰(zhàn)

    支持40 GbE、100 GbE和Interlaken的高密度硬核MLD/PCS模塊,從而提高系統(tǒng)集成度。 寬帶數(shù)據(jù)緩沖,提供1,600-Mbps外部存儲器接口。 數(shù)據(jù)包處理和流量管理功能的高效實(shí)現(xiàn)。 更高的系統(tǒng)性能,同時(shí)保持功耗和成本預(yù)算不變。

    標(biāo)簽: Altera FPGA 100 GbE

    上傳時(shí)間: 2013-10-16

    上傳用戶:liansi

  • 基于Altera 28nm FPGA的100-Gbit OTN復(fù)用轉(zhuǎn)發(fā)器解決方案

      100-Gb光傳送網(wǎng)(OTN)復(fù)用轉(zhuǎn)發(fā)器   a. 提供連續(xù)數(shù)據(jù)范圍在600 Mbps到14.1 Gbps之間的串行收發(fā)器,通過使用方便的部分重新配置功能支持多標(biāo)準(zhǔn)客戶側(cè)接口;   b. 44個(gè)獨(dú)立發(fā)送時(shí)鐘域,提高了時(shí)鐘靈活性;   c. 收發(fā)器集成電信號散射補(bǔ)償(EDC)功能,可直接驅(qū)動(dòng)光模塊(SFP+、SFP、QSFP、CFP);   d. 支持下一代光接口的28-Gbps收發(fā)器;   e. 替代外部壓控晶體振蕩器(VCXO)的高級fPLL。

    標(biāo)簽: Altera FPGA Gbit 100

    上傳時(shí)間: 2013-11-10

    上傳用戶:pzw421125

  • 一種混沌偽隨機(jī)序列發(fā)生器的FPGA實(shí)現(xiàn)

    隨著混沌理論應(yīng)用于產(chǎn)生偽隨機(jī)序列的發(fā)展,用現(xiàn)場可編程邏輯門陣列實(shí)現(xiàn)了基于TD—ERCS混沌的偽隨機(jī)序列發(fā)生器.為了便于硬件實(shí)現(xiàn)并減少硬件占用資源.對原算法(即基于TD—ERCS構(gòu)造偽隨機(jī)序列發(fā)生器的算法)進(jìn)行了適當(dāng)改進(jìn),密鑰空間縮減到2⋯.設(shè)計(jì)采用雙精度浮點(diǎn)運(yùn)算,選用Cyclone系列的EPIC20F400芯片。完成了CPRSG的系統(tǒng)仿真實(shí)驗(yàn).系統(tǒng)的硬件電路占用17716個(gè)邏輯單元,占芯片資源88%,工作頻率50 MHz,EPRS產(chǎn)生速率10 Mbps

    標(biāo)簽: FPGA 混沌 偽隨機(jī)序列 發(fā)生器

    上傳時(shí)間: 2013-11-21

    上傳用戶:許小華

  • 采用高速串行收發(fā)器Rocket I/O實(shí)現(xiàn)數(shù)據(jù)率為2.5 G

    摘要: 串行傳輸技術(shù)具有更高的傳輸速率和更低的設(shè)計(jì)成本, 已成為業(yè)界首選, 被廣泛應(yīng)用于高速通信領(lǐng)域。提出了一種新的高速串行傳輸接口的設(shè)計(jì)方案, 改進(jìn)了Aurora 協(xié)議數(shù)據(jù)幀格式定義的弊端, 并采用高速串行收發(fā)器Rocket I/O, 實(shí)現(xiàn)數(shù)據(jù)率為2.5 Gbps的高速串行傳輸。關(guān)鍵詞: 高速串行傳輸; Rocket I/O; Aurora 協(xié)議 為促使FPGA 芯片與串行傳輸技術(shù)更好地結(jié)合以滿足市場需求, Xilinx 公司適時(shí)推出了內(nèi)嵌高速串行收發(fā)器RocketI/O 的Virtex II Pro 系列FPGA 和可升級的小型鏈路層協(xié)議———Aurora 協(xié)議。Rocket I/O支持從622 Mbps 至3.125 Gbps的全雙工傳輸速率, 還具有8 B/10 B 編解碼、時(shí)鐘生成及恢復(fù)等功能, 可以理想地適用于芯片之間或背板的高速串行數(shù)據(jù)傳輸。Aurora 協(xié)議是為專有上層協(xié)議或行業(yè)標(biāo)準(zhǔn)的上層協(xié)議提供透明接口的第一款串行互連協(xié)議, 可用于高速線性通路之間的點(diǎn)到點(diǎn)串行數(shù)據(jù)傳輸, 同時(shí)其可擴(kuò)展的帶寬, 為系統(tǒng)設(shè)計(jì)人員提供了所需要的靈活性[4]。但該協(xié)議幀格式的定義存在弊端,會導(dǎo)致系統(tǒng)資源的浪費(fèi)。本文提出的設(shè)計(jì)方案可以改進(jìn)Aurora 協(xié)議的固有缺陷,提高系統(tǒng)性能, 實(shí)現(xiàn)數(shù)據(jù)率為2.5 Gbps 的高速串行傳輸, 具有良好的可行性和廣闊的應(yīng)用前景。

    標(biāo)簽: Rocket 2.5 高速串行 收發(fā)器

    上傳時(shí)間: 2013-10-13

    上傳用戶:lml1234lml

  • SL811開發(fā)資料_包含源程序_電路圖_芯片資料

    SL811開發(fā)資料_包含源程序_電路圖_芯片資料:SL811HS Embedded USB Host/Slave Controller.The SL811HS is an Embedded USB Host/Slave Controller capable of communicate with either full-speed or low-speed USB peripherals. The SL811HS can interface to devices such as microprocessors, microcontrollers, DSPs, or directly to a variety of buses such as ISA, PCMCIA, and others. The SL811HS USB Host Controller conforms to USB Specification 1.1.The SL811HS USB Host/Slave Controller incorporates USB Serial Interface functionality along with internal full-/low-speed transceivers.The SL811HS supports and operates in USB full-speed mode at 12 Mbps, or at low-speed 1.5-Mbps mode.The SL811HS data port and microprocessor interface provide an 8-bit data path I/O or DMA bidirectional, with interrupt support to allow easy interface to standard microprocessors or microcontrollers such as Motorola or Intel CPUs and many others. Internally,the SL811HS contains a 256-byte RAM data buffer which is used for control registers and data buffer.The available package types offered are a 28-pin PLCC (SL811HS) and a 48-pin TQFP package (SL811HST-AC). Both packages operate at 3.3 VDC. The I/O interface logic is 5V-tolerant.

    標(biāo)簽: 811 SL 開發(fā)資料 源程序

    上傳時(shí)間: 2013-12-22

    上傳用戶:a82531317

  • 本書系統(tǒng)地介紹了數(shù)據(jù)通信和計(jì)算機(jī)網(wǎng)絡(luò)領(lǐng)域的基本內(nèi)容。在第1版的基礎(chǔ)上

    本書系統(tǒng)地介紹了數(shù)據(jù)通信和計(jì)算機(jī)網(wǎng)絡(luò)領(lǐng)域的基本內(nèi)容。在第1版的基礎(chǔ)上,修改和增加了新的內(nèi)容,包括無線和衛(wèi)星通信、有線電視電纜調(diào)制解調(diào)器、壓縮技術(shù)、密碼技術(shù)、防病毒、100 Mbps以太網(wǎng)、NetWare 4.0、邊界網(wǎng)關(guān)協(xié)議、域名系統(tǒng)、IPv6、異步傳送模式 、使用客戶/服務(wù)器模式來實(shí)現(xiàn)文件傳送協(xié)議及開發(fā)Web網(wǎng)頁等。在內(nèi)容和結(jié)構(gòu)安排上,注意理論與實(shí)際應(yīng)用的結(jié)合,每章后面既有復(fù)習(xí)題,又有練習(xí)題。本書適合作為計(jì)算機(jī)科學(xué)專業(yè)本科生的教材,也可供教師和從事該領(lǐng)域設(shè)計(jì)或應(yīng)用的研究人員用做參考書。

    標(biāo)簽: 數(shù)據(jù)通信 計(jì)算機(jī)網(wǎng)絡(luò)

    上傳時(shí)間: 2016-07-13

    上傳用戶:李彥東

  • ADM6993F/FXFiber to Fast Ethernet Converter (TS1000 CPE Complied) The ADM6993F/FX is a single chip

    ADM6993F/FXFiber to Fast Ethernet Converter (TS1000 CPE Complied) The ADM6993F/FX is a single chip integrating two 10/100 Mbps MDIX TX/FX transceivers, a three-port 10/100M Ethernet L2 switch controller, and one OAM engine to meet demanding applications, including Fiber-to-Ethernet media converters, especially the fiber to the home (FTTH) media converters. The ADM6993F/FX feature set includes link pass through (LPT), TS1000 OAM frame receiving/processing/transmitting, programmable link status LED display, various loop-back modes, and one configurable MII ports for snooping/inserting OAM frame from/to 100Fx. The ADM6993FX is the environmentally friendly “green” package version.

    標(biāo)簽: 6993 ADM Converter Ethernet

    上傳時(shí)間: 2014-01-01

    上傳用戶:hebmuljb

主站蜘蛛池模板: 密云县| 武平县| 兰考县| 攀枝花市| 五常市| 新疆| 沿河| 马边| 叙永县| 丰顺县| 周宁县| 南澳县| 宣恩县| 桂东县| 老河口市| 报价| 瓦房店市| 社会| 云梦县| 明水县| 灵丘县| 醴陵市| 巍山| 永康市| 隆昌县| 田东县| 射洪县| 景洪市| 建水县| 库尔勒市| 新闻| 哈巴河县| 县级市| 阿克苏市| 南郑县| 内黄县| 东丽区| 五华县| 西乌珠穆沁旗| 深水埗区| 宁化县|