最高優先級編碼器 8位相等比較器 三人表決器(三種不同的描述方式) 加法器描述
標簽: 高優先級 編碼器 8位 比較器
上傳時間: 2014-01-23
上傳用戶:xymbian
關於圖像壓縮的,融入了Huffman編碼,Shannon-Fano編碼等技術!
標簽:
上傳時間: 2013-12-19
上傳用戶:康郎
Processing軟件製作出的聖誕動態圖像
標簽: Processing
上傳時間: 2013-12-30
上傳用戶:fanboynet
processing製作之互動鏈形圖像,圖像隨滑鼠移動
標簽: processing 滑鼠
上傳時間: 2017-02-09
上傳用戶:xuanjie
processing製作之動態互動圖像,圖像隨滑鼠移動產生形變
上傳時間: 2014-12-07
上傳用戶:CHINA526
[Flash圖像處理] 利用Flash導入圖像,並在Flash之上加以調整,做出不同效果
標簽: Flash
上傳時間: 2017-02-28
上傳用戶:as275944189
行程編碼的matlab實現。編碼后的圖像存儲在變量E中,該變量是一個三緯樹組,前兩緯表示起始像素的橫、縱坐標,第三緯表示該行程的顏色值。
標簽: matlab 編碼 變量 圖像存儲
上傳時間: 2017-03-01
上傳用戶:1079836864
該程序包提供了三種加解密算法的源代碼:DES、AES和RSA。程序沒有使用Java的security庫,完全是自己根據加解密算法流程手工編寫的。適用于密碼學加解密算法的學習和研究。 由于運行速度慢,不推薦用于實用項目。
標簽: security Java DES AES
上傳時間: 2017-03-08
上傳用戶:123啊
收集了三百種加解密算法的VC源程序,請大家參考!
標簽: 加解密 算法 源程序 家
上傳時間: 2014-11-12
上傳用戶:jkhjkh1982
2000年10月2日,美國國家標準與技術研究所宣布采用Rijndael算法作為高級加密標準,并于2002年5月26日正式生效,AES算法將在今后很長一段時間內,在信息安全中扮演重要角色。因此,對AES算法實現的研究就成為了國內外的熱點,會在信息安全領域得到廣泛的應用。用FPGA實現AES算法具有快速、靈活、開發周期短等優點。 本論文就是針對AES加、解密算法在同一片FPGA中的優化實現問題,在深入分析了AES算法的整體結構、基本變換以及加、解密流程的基礎上,對AES算法的加、解密系統的FPGA優化設計進行了研究。主要內容為: 1.確定了實現方案以及關鍵技術,在比較了常用的結構后,采用了適合高速并行實現AES加、解密算法的結構——內外混合的流水線結構,并給出了總體的設計框圖。由于流水線結構不適用于反饋模式,為了達到較高的運算速度,該系統使用的是電碼本模式(ECB)的工作方式; 2.對各個子模塊的設計分別予以詳細分析,結合算法本身和FPGA的特點,采用查表法優化處理了字節代換運算,列混合運算和密鑰擴展運算。同時,考慮到應用環境的不同,本設計支持數據分組為128比特,密鑰長度為128比特、192比特以及256比特三種模式下的AES算法加、解密過程。完成了AES加、解密算法在同一片FPGA中實現的這個系統的優化設計; 3.利用QLJARTUSII開發工具進行代碼的編寫工作和綜合編譯工作,在 MODELSIM中進行仿真并給出仿真結果,給出了各個模塊和整個設計的仿真測試結果; 4.和其他類似的設計做了橫向對比,得出結論:本設計在保證了速度的基礎上實現了資源和速度的均衡,在性能上具有較大的優勢。
標簽: FPGA AES 解密 算法
上傳時間: 2013-05-25
上傳用戶:wcl168881111111
蟲蟲下載站版權所有 京ICP備2021023401號-1