亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

PCB實(shí)際圖

  • 充分利用IP以及拓?fù)湟?guī)劃提高PCB設(shè)計(jì)效率

    本文探討的重點(diǎn)是PCB設(shè)計(jì)人員利用IP,并進(jìn)一步采用拓?fù)湟?guī)劃和布線工具來支持IP,快速完成整個(gè)PCB設(shè)計(jì)。從圖1可以看出,設(shè)計(jì)工程師的職責(zé)是通過布局少量必要元件、并在這些元件之間規(guī)劃關(guān)鍵互連路徑來獲取IP。一旦獲取到了IP,就可將這些IP信息提供給PCB設(shè)計(jì)人員,由他們完成剩余的設(shè)計(jì)。 圖1:設(shè)計(jì)工程師獲取IP,PCB設(shè)計(jì)人員進(jìn)一步采用拓?fù)湟?guī)劃和布線工具支持IP,快速完成整個(gè)PCB設(shè)計(jì)。現(xiàn)在無需再通過設(shè)計(jì)工程師和PCB設(shè)計(jì)人員之間的交互和反復(fù)過程來獲取正確的設(shè)計(jì)意圖,設(shè)計(jì)工程師已經(jīng)獲取這些信息,并且結(jié)果相當(dāng)精確,這對PCB設(shè)計(jì)人員來說幫助很大。在很多設(shè)計(jì)中,設(shè)計(jì)工程師和PCB設(shè)計(jì)人員要進(jìn)行交互式布局和布線,這會消耗雙方許多寶貴的時(shí)間。從以往的經(jīng)歷來看交互操作是必要的,但很耗時(shí)間,且效率低下。設(shè)計(jì)工程師提供的最初規(guī)劃可能只是一個(gè)手工繪圖,沒有適當(dāng)比例的元件、總線寬度或引腳輸出提示。隨著PCB設(shè)計(jì)人員參與到設(shè)計(jì)中來,雖然采用拓?fù)湟?guī)劃技術(shù)的工程師可以獲取某些元件的布局和互連,不過,這個(gè)設(shè)計(jì)可能還需要布局其它元件、獲取其它IO及總線結(jié)構(gòu)和所有互連才能完成。PCB設(shè)計(jì)人員需要采用拓?fù)湟?guī)劃,并與經(jīng)過布局的和尚未布局的元件進(jìn)行交互,這樣做可以形成最佳的布局和交互規(guī)劃,從而提高PCB設(shè)計(jì)效率。隨著關(guān)鍵區(qū)域和高密區(qū)域布局完成及拓?fù)湟?guī)劃被獲取,布局可能先于最終拓?fù)湟?guī)劃完成。因此,一些拓?fù)渎窂娇赡鼙仨毰c現(xiàn)有布局一起工作。雖然它們的優(yōu)先級較低,但仍需要進(jìn)行連接。因而一部分規(guī)劃圍繞布局后的元件產(chǎn)生了。此外,這一級規(guī)劃可能需要更多細(xì)節(jié)來為其它信號提供必要的優(yōu)先級。

    標(biāo)簽: PCB 利用IP 拓?fù)湟?guī)劃

    上傳時(shí)間: 2013-10-12

    上傳用戶:sjyy1001

  • 電源完整性分析應(yīng)對高端PCB系統(tǒng)設(shè)計(jì)挑戰(zhàn)

    印刷電路板(PCB)設(shè)計(jì)解決方案市場和技術(shù)領(lǐng)軍企業(yè)Mentor Graphics(Mentor Graphics)宣布推出HyperLynx® PI(電源完整性)產(chǎn)品,滿足業(yè)內(nèi)高端設(shè)計(jì)者對于高性能電子產(chǎn)品的需求。HyperLynx PI產(chǎn)品不僅提供簡單易學(xué)、操作便捷,又精確的分析,讓團(tuán)隊(duì)成員能夠設(shè)計(jì)可行的電源供應(yīng)系統(tǒng);同時(shí)縮短設(shè)計(jì)周期,減少原型生成、重復(fù)制造,也相應(yīng)降低產(chǎn)品成本。隨著當(dāng)今各種高性能/高密度/高腳數(shù)集成電路的出現(xiàn),傳輸系統(tǒng)的設(shè)計(jì)越來越需要工程師與布局設(shè)計(jì)人員的緊密合作,以確保能夠透過眾多PCB電源與接地結(jié)構(gòu),為IC提供純凈、充足的電力。配合先前推出的HyperLynx信號完整性(SI)分析和確認(rèn)產(chǎn)品組件,Mentor Graphics目前為用戶提供的高性能電子產(chǎn)品設(shè)計(jì)堪稱業(yè)內(nèi)最全面最具實(shí)用性的解決方案。“我們擁有非常高端的用戶,受到高性能集成電路多重電壓等級和電源要求的驅(qū)使,需要在一個(gè)單一的PCB中設(shè)計(jì)30余套電力供應(yīng)結(jié)構(gòu)。”Mentor Graphics副總裁兼系統(tǒng)設(shè)計(jì)事業(yè)部總經(jīng)理Henry Potts表示。“上述結(jié)構(gòu)的設(shè)計(jì)需要快速而準(zhǔn) 確的直流壓降(DC Power Drop)和電源雜訊(Power Noise)分析。擁有了精確的分析信息,電源與接地層結(jié)構(gòu)和解藕電容數(shù)(de-coupling capacitor number)以及位置都可以決定,得以避免過于保守的設(shè)計(jì)和高昂的產(chǎn)品成本。”

    標(biāo)簽: PCB 電源完整性 高端

    上傳時(shí)間: 2013-11-18

    上傳用戶:362279997

  • 高性能PCB設(shè)計(jì)的工程實(shí)現(xiàn)

    一、PCB設(shè)計(jì)團(tuán)隊(duì)的組建建議 二、高性能PCB設(shè)計(jì)的硬件必備基礎(chǔ)三、高性能PCB設(shè)計(jì)面臨的挑戰(zhàn)和工程實(shí)現(xiàn) 1.研發(fā)周期的挑戰(zhàn) 2.成本的挑戰(zhàn) 3.高速的挑戰(zhàn) 4.高密的挑戰(zhàn) 5.電源、地噪聲的挑戰(zhàn) 6.EMC的挑戰(zhàn) 7.DFM的挑戰(zhàn)四、工欲善其事,必先利其器摘要:本文以IT行業(yè)的高性能的PCB設(shè)計(jì)為主線,結(jié)合Cadence在高速PCB設(shè)計(jì)方面的強(qiáng)大功能,全面剖析高性能PCB設(shè)計(jì)的工程實(shí)現(xiàn)。正文:電子產(chǎn)業(yè)在摩爾定律的驅(qū)動下,產(chǎn)品的功能越來越強(qiáng),集成度越來越高、信號的速率越來越快,產(chǎn)品的研發(fā)周期也越來越短,PCB的設(shè)計(jì)也隨之進(jìn)入了高速PCB設(shè)計(jì)時(shí)代。PCB不再僅僅是完成互連功能的載體,而是作為所有電子產(chǎn)品中一個(gè)極為重要的部件。本文從高性能PCB設(shè)計(jì)的工程實(shí)現(xiàn)的角度,全面剖析IT行業(yè)高性能PCB設(shè)計(jì)的方方面面。實(shí)現(xiàn)高性能的PCB設(shè)計(jì)首先要有一支高素質(zhì)的PCB設(shè)計(jì)團(tuán)隊(duì)。一、PCB設(shè)計(jì)團(tuán)隊(duì)的組建建議自從PCB設(shè)計(jì)進(jìn)入高速時(shí)代,原理圖、PCB設(shè)計(jì)由硬件工程師全權(quán)負(fù)責(zé)的做法就一去不復(fù)返了,專職的PCB工程師也就應(yīng)運(yùn)而生。

    標(biāo)簽: PCB 性能 工程實(shí)現(xiàn)

    上傳時(shí)間: 2013-11-23

    上傳用戶:talenthn

  • 如何快速創(chuàng)建開關(guān)電源的PCB版圖設(shè)計(jì)

    如今的開關(guān)穩(wěn)壓器和電源越來越緊湊,性能也日益強(qiáng)大,而越來越高的開關(guān)頻率是設(shè)計(jì)人員面臨的主要問題之一,正是它使得PCB的設(shè)計(jì)越來越困難。事實(shí)上,PCB版圖已經(jīng)成為區(qū)分好與差的開關(guān)電源設(shè)計(jì)的分水嶺。本文針對如何一次性創(chuàng)建優(yōu)秀PCB版圖提出一些建議。考慮一個(gè)將24V降為3.3V的3A開關(guān)穩(wěn)壓器。設(shè)計(jì)這樣一個(gè)10W穩(wěn)壓器初看起來不會太困難,設(shè)計(jì)人員可能很快就可以進(jìn)入實(shí)現(xiàn)階段。不過,讓我們看看在采用Webench等設(shè)計(jì)軟件后,實(shí)際會遇到哪些問題。如果我們輸入上述要求,Webench會從若干IC中選出“Simpler Switcher”系列中的LM25576(一款包括3A FET的42V輸入器件)。該芯片采用帶散熱墊的TSSOP-20封裝。Webench菜單中包括了對體積或效率的設(shè)計(jì)優(yōu)化。設(shè)計(jì)需要大容量的電感和電容,從而需要占用較大的PCB空間。Webench提供如表1的選擇。

    標(biāo)簽: PCB 開關(guān)電源 版圖設(shè)計(jì)

    上傳時(shí)間: 2013-11-15

    上傳用戶:邶刖

  • 通孔插裝PCB的可制造性設(shè)計(jì)

    對于電子產(chǎn)品設(shè)計(jì)師尤其是線路板設(shè)計(jì)人員來說,產(chǎn)品的可制造性設(shè)計(jì)(Design For Manufacture,簡稱DFM)是一個(gè)必須要考慮的因素,如果線路板設(shè)計(jì)不符合可制造性設(shè)計(jì)要求,將大大降低產(chǎn)品的生產(chǎn)效率,嚴(yán)重的情況下甚至?xí)?dǎo)致所設(shè)計(jì)的產(chǎn)品根本無法制造出來。目前通孔插裝技術(shù)(Through Hole Technology,簡稱THT)仍然在使用,DFM在提高通孔插裝制造的效率和可靠性方面可以起到很大作用,DFM方法能有助于通孔插裝制造商降低缺陷并保持競爭力。本文介紹一些和通孔插裝有關(guān)的DFM方法,這些原則從本質(zhì)上來講具有普遍性,但不一定在任何情況下都適用,不過,對于與通孔插裝技術(shù)打交道的PCB設(shè)計(jì)人員和工程師來說相信還是有一定的幫助。1、排版與布局在設(shè)計(jì)階段排版得當(dāng)可避免很多制造過程中的麻煩。(1)用大的板子可以節(jié)約材料,但由于翹曲和重量原因,在生產(chǎn)中運(yùn)輸會比較困難,它需要用特殊的夾具進(jìn)行固定,因此應(yīng)盡量避免使用大于23cm×30cm的板面。最好是將所有板子的尺寸控制在兩三種之內(nèi),這樣有助于在產(chǎn)品更換時(shí)縮短調(diào)整導(dǎo)軌、重新擺放條形碼閱讀器位置等所導(dǎo)致的停機(jī)時(shí)間,而且板面尺寸種類少還可以減少波峰焊溫度曲線的數(shù)量。(2)在一個(gè)板子里包含不同種拼板是一個(gè)不錯(cuò)的設(shè)計(jì)方法,但只有那些最終做到一個(gè)產(chǎn)品里并具有相同生產(chǎn)工藝要求的板才能這樣設(shè)計(jì)。(3)在板子的周圍應(yīng)提供一些邊框,尤其在板邊緣有元件時(shí),大多數(shù)自動裝配設(shè)備要求板邊至少要預(yù)留5mm的區(qū)域。(4)盡量在板子的頂面(元件面)進(jìn)行布線,線路板底面(焊接面)容易受到損壞。不要在靠近板子邊緣的地方布線,因?yàn)樯a(chǎn)過程中都是通過板邊進(jìn)行抓持,邊上的線路會被波峰焊設(shè)備的卡爪或邊框傳送器損壞。(5)對于具有較多引腳數(shù)的器件(如接線座或扁平電纜),應(yīng)使用橢圓形焊盤而不是圓形,以防止波峰焊時(shí)出現(xiàn)錫橋(圖1)。

    標(biāo)簽: PCB 通孔插裝 可制造性

    上傳時(shí)間: 2013-11-07

    上傳用戶:refent

  • 用單層PCB設(shè)計(jì)超低成本混合調(diào)諧器

    今天,電視機(jī)與視訊轉(zhuǎn)換盒應(yīng)用中的大多數(shù)調(diào)諧器采用的都是傳統(tǒng)單變換MOPLL概念。這種調(diào)諧器既能處理模擬電視訊號也能處理數(shù)字電視訊號,或是同時(shí)處理這兩種電視訊號(即所謂的混合調(diào)諧器)。在設(shè)計(jì)這種調(diào)諧器時(shí)需考慮的關(guān)鍵因素包括低成本、低功耗、小尺寸以及對外部組件的選擇。本文將介紹如何用英飛凌的MOPLL調(diào)諧芯片TUA6039-2或其影像版TUA6037實(shí)現(xiàn)超低成本調(diào)諧器參考設(shè)計(jì)。這種單芯片ULC調(diào)諧器整合了射頻和中頻電路,可工作在5V或3.3V,功耗可降低34%。設(shè)計(jì)采用一塊單層PCB,進(jìn)一步降低了系統(tǒng)成本,同時(shí)能處理DVB-T/PAL/SECAM、ISDB-T/NTSC和ATSC/NTSC等混合訊號,可支持幾乎全球所有地區(qū)標(biāo)準(zhǔn)。圖1為采用TUA6039-2/TUA6037設(shè)計(jì)單變換調(diào)諧器架構(gòu)圖。該調(diào)諧器實(shí)際上不僅是一個(gè)射頻調(diào)諧器,也是一個(gè)half NIM,因?yàn)樗酥蓄l模塊。射頻輸入訊號透過一個(gè)簡單的高通濾波器加上中頻與民間頻段(CB)陷波器的組合電路進(jìn)行分離。該設(shè)計(jì)沒有采用PIN二極管進(jìn)行頻段切換,而是采用一個(gè)非常簡單的三工電路進(jìn)行頻段切換。天線阻抗透過高感抗耦合電路變換至已調(diào)諧的輸入電路。然后透過英飛凌的高增益半偏置MOSFET BF5030W對預(yù)選訊號進(jìn)行放大。BG5120K雙MOSFET可以用于兩個(gè)VHF頻段。在接下來的調(diào)諧后帶通濾波器電路中,則進(jìn)行信道選擇和鄰道與影像頻率等多余訊號的抑制。前級追蹤陷波器和帶通濾波器的容性影像頻率補(bǔ)償電路就是專門用來抑制影像頻率。

    標(biāo)簽: PCB 調(diào)諧器

    上傳時(shí)間: 2013-11-19

    上傳用戶:ryb

  • 怎樣才能算是設(shè)計(jì)優(yōu)秀的PCB文件?

    我是專業(yè)做PCB的,在線路板災(zāi)個(gè)行業(yè)呆久了,看到了上百家公司設(shè)計(jì)的PCB板,各行各業(yè)的,如有空調(diào)的,液晶電視的,DVD的,數(shù)碼相框的,安防的等等,因此我從我所站的角度來說,就覺得有些PCB文件設(shè)計(jì)得好,有些PCB文件設(shè)計(jì)則不是那么理想,標(biāo)準(zhǔn)就是怎能么樣PCB廠的工程人員看得一目了然,而不產(chǎn)生誤解,導(dǎo)致做錯(cuò)板子,下面我會從PCB的制作流程來說,說的不好,請各位多多包涵!1 制作要求對于板材 板厚 銅厚 工藝 阻焊/字符顏色等要求清晰。以上要求是制作一個(gè)板子的基礎(chǔ),因此R&D工程師必須寫清晰,這個(gè)在我所接觸的客戶來看,格力是做得相對好的,每個(gè)文件的技術(shù)要求都寫得很清晰,哪怕就是平時(shí)我們認(rèn)為最正常的用綠色阻焊油墨白色字符都寫在技術(shù)要求有體現(xiàn),而有些客戶則是能免則免,什么都不寫,就發(fā)給廠家打樣生產(chǎn),特別是有些廠家有些特別的要求都沒有寫出來,導(dǎo)致廠家在收到郵件之后,第一件事情就是要咨詢這方面的要求,或者有些廠家最后做出來的不符要求。2 鉆孔方面的設(shè)計(jì) 最直接也是最大的問題,就是最小孔徑的設(shè)計(jì),一般板內(nèi)的最小孔徑都是過孔的孔徑,這個(gè)是直接體現(xiàn)在成本上的,有些板的過孔明明可以設(shè)計(jì)為0.50MM的孔,即只放0.30MM,這樣成本就直接大幅上升,廠家成本高了,就會提高報(bào)價(jià);另外就是過孔太多,有些DVD以及數(shù)碼相框上面的過孔真的是整板都放滿了,動不動就1000多孔,做過太多這方面的板,認(rèn)為正常應(yīng)該在500-600孔,當(dāng)然有人會說過孔多對板子的信號導(dǎo)通方面,以及散熱方面有好處,我認(rèn)為這就要取一個(gè)平衡,在控制這些方面的同時(shí)還要不會導(dǎo)致成本上升,我在這里可以說個(gè)例子:我們公司有個(gè)客戶是深圳做DVD的,量很大,在最開始合作的時(shí)候也是以上這種情況,后來成本對雙方來說,實(shí)在是個(gè)大問題,經(jīng)過與 R&D溝通,將過孔的孔徑盡量加大,刪除大銅皮上的部分過孔,像主IC中間的散熱孔用4個(gè)3.00MM的孔代替, 這樣一來,鉆孔的費(fèi)用就降低了,一平方就可以降幾十塊錢的鉆孔費(fèi),對于雙方來說達(dá)到了雙贏;另外就是一些槽孔,比如說1.00MM X 1.20MM的超短槽孔,對于廠家來說,真的是非常之難做,第一很難控制公差,第二鉆也來的槽也不是直的,有些彎曲,以前我們也做過部分這樣的板子,結(jié)果幾毛錢人民幣的板,由于槽孔不合格,扣款1美金/塊,我們也與客戶溝通過這方面的問題,后來就直接改用1.20MM的圓孔。

    標(biāo)簽: PCB

    上傳時(shí)間: 2013-10-10

    上傳用戶:1039312764

  • PCB設(shè)計(jì)的可制造性

    工藝流程波峰焊中的成型工作,是生產(chǎn)過程中效率最低的部分之一,相應(yīng)帶來了靜電損壞風(fēng)險(xiǎn)并使交貨期延長,還增加了出錯(cuò)的機(jī)會。雙面貼裝A面布有大型IC器件,B面以片式元件為主充分利用PCB空間,實(shí)現(xiàn)安裝面積最小化,效率高單面混裝* 如果通孔元件很少,可采用回流焊和手工焊的方式一面貼裝、另一面插裝* 如果通孔元件很少,可采用回流焊和手工焊的方式

    標(biāo)簽: PCB 可制造性

    上傳時(shí)間: 2013-11-14

    上傳用戶:哈哈hah

  • LVDS與高速PCB設(shè)計(jì)

    LVDS(低壓差分信號)標(biāo)準(zhǔn)ANSI/TIA /E IA26442A22001廣泛應(yīng)用于許多接口器件和一些ASIC及FPGA中。文中探討了LVDS的特點(diǎn)及其PCB (印制電路板)設(shè)計(jì),糾正了某些錯(cuò)誤認(rèn)識。應(yīng)用傳輸線理論分析了單線阻抗、雙線阻抗及LVDS差分阻抗計(jì)算方法,給出了計(jì)算單線阻抗和差分阻抗的公式,通過實(shí)際計(jì)算說明了差分阻抗與單線阻抗的區(qū)別,并給出了PCB布線時(shí)的幾點(diǎn)建議。關(guān)鍵詞: LVDS, 阻抗分析, 阻抗計(jì)算, PCB設(shè)計(jì) LVDS (低壓差分信號)是高速、低電壓、低功率、低噪聲通用I/O接口標(biāo)準(zhǔn),其低壓擺幅和差分電流輸出模式使EM I (電磁干擾)大大降低。由于信號輸出邊緣變化很快,其信號通路表現(xiàn)為傳輸線特性。因此,在用含有LVDS接口的Xilinx或Altera等公司的FP2GA及其它器件進(jìn)行PCB (印制電路板)設(shè)計(jì)時(shí),超高速PCB設(shè)計(jì)和差分信號理論就顯得特別重要。

    標(biāo)簽: LVDS PCB

    上傳時(shí)間: 2013-11-19

    上傳用戶:水中浮云

  • PCB被動組件的隱藏特性解析

    PCB 被動組件的隱藏特性解析 傳統(tǒng)上,EMC一直被視為「黑色魔術(shù)(black magic)」。其實(shí),EMC是可以藉由數(shù)學(xué)公式來理解的。不過,縱使有數(shù)學(xué)分析方法可以利用,但那些數(shù)學(xué)方程式對實(shí)際的EMC電路設(shè)計(jì)而言,仍然太過復(fù)雜了。幸運(yùn)的是,在大多數(shù)的實(shí)務(wù)工作中,工程師并不需要完全理解那些復(fù)雜的數(shù)學(xué)公式和存在于EMC規(guī)范中的學(xué)理依據(jù),只要藉由簡單的數(shù)學(xué)模型,就能夠明白要如何達(dá)到EMC的要求。本文藉由簡單的數(shù)學(xué)公式和電磁理論,來說明在印刷電路板(PCB)上被動組件(passivecomponent)的隱藏行為和特性,這些都是工程師想讓所設(shè)計(jì)的電子產(chǎn)品通過EMC標(biāo)準(zhǔn)時(shí),事先所必須具備的基本知識。導(dǎo)線和PCB走線導(dǎo)線(wire)、走線(trace)、固定架……等看似不起眼的組件,卻經(jīng)常成為射頻能量的最佳發(fā)射器(亦即,EMI的來源)。每一種組件都具有電感,這包含硅芯片的焊線(bond wire)、以及電阻、電容、電感的接腳。每根導(dǎo)線或走線都包含有隱藏的寄生電容和電感。這些寄生性組件會影響導(dǎo)線的阻抗大小,而且對頻率很敏感。依據(jù)LC 的值(決定自共振頻率)和PCB走線的長度,在某組件和PCB走線之間,可以產(chǎn)生自共振(self-resonance),因此,形成一根有效率的輻射天線。在低頻時(shí),導(dǎo)線大致上只具有電阻的特性。但在高頻時(shí),導(dǎo)線就具有電感的特性。因?yàn)樽兂筛哳l后,會造成阻抗大小的變化,進(jìn)而改變導(dǎo)線或PCB 走線與接地之間的EMC 設(shè)計(jì),這時(shí)必需使用接地面(ground plane)和接地網(wǎng)格(ground grid)。導(dǎo)線和PCB 走線的最主要差別只在于,導(dǎo)線是圓形的,走線是長方形的。導(dǎo)線或走線的阻抗包含電阻R和感抗XL = 2πfL,在高頻時(shí),此阻抗定義為Z = R + j XL j2πfL,沒有容抗Xc = 1/2πfC存在。頻率高于100 kHz以上時(shí),感抗大于電阻,此時(shí)導(dǎo)線或走線不再是低電阻的連接線,而是電感。一般而言,在音頻以上工作的導(dǎo)線或走線應(yīng)該視為電感,不能再看成電阻,而且可以是射頻天線。

    標(biāo)簽: PCB 被動組件

    上傳時(shí)間: 2013-10-09

    上傳用戶:時(shí)代將軍

主站蜘蛛池模板: 常德市| SHOW| 墨竹工卡县| 同德县| 明溪县| 徐水县| 德安县| 永嘉县| 西昌市| 塘沽区| 庆城县| 铜山县| 安福县| 博野县| 察哈| 东城区| 平塘县| 宜黄县| 上饶县| 来凤县| 宝山区| 庄浪县| 武乡县| 兰州市| 宁海县| 许昌市| 左权县| 隆安县| 聂拉木县| 泰宁县| 孝义市| 南丰县| 突泉县| 阿鲁科尔沁旗| 武宣县| 恩施市| 青海省| 朝阳市| 正镶白旗| 平顶山市| 称多县|