引言:產(chǎn)品設(shè)計越來越趨向小型化,功能多樣化,并對SI,EMC 設(shè)計要求更為苛刻(如產(chǎn)品需認(rèn)證SISPR16 CALSS B),根據(jù)單板的電源、地的種類、信號密度、板級工作頻率、有特殊布線要求的信號數(shù)量,適當(dāng)增加地平面是PCB 的EMC 設(shè)計的殺手锏之一。單面板,雙面板已不能夠滿足復(fù)雜PCB 的設(shè)計要求,本文以四層板舉例,講述四層板的設(shè)置和相關(guān)的一些設(shè)計技巧,文中的有些觀點(diǎn),建議因?yàn)樗接邢蓿e誤之處在所難免,還望大家不斷批評、指正。
標(biāo)簽: pads
上傳時間: 2021-11-28
上傳用戶:shjgzh
對于PCB走線布線規(guī)范的一些整理,以及通過圖文來介紹如何走線布線。包括高頻線,PCB布線基本方針以及各種布線原則。
標(biāo)簽: PCB
上傳時間: 2022-04-03
上傳用戶:
|- 怎樣做一塊好的PCB板.pdf - 187.00 kB|- 一款小板的mp3PCB.RAR - 110.00 kB|- 完美PCB封裝庫.zip - 394.00 kB|- 上海貝爾PCB設(shè)計規(guī)范.pdf - 646.00 kB|- 考慮EMC的PCB設(shè)計.pdf - 11.30 MB|- 華為的經(jīng)典PCB教程.pdf - 475.00 kB|- 華為PCB的EMC設(shè)計指南.pdf - 2.30 MB|- 華為PCB布線規(guī)范.rar - 352.00 kB|- 華為PCB布線規(guī)范(1).rar - 352.00 kB|- 高速PCB布線實(shí)踐指南_(下).pdf - 2.20 MB|- 高速PCB布線實(shí)踐指南_(上).pdf - 1.10 MB|- 電路板(PCB)設(shè)計規(guī)范.pdf - 679.00 kB|- 第17章 進(jìn)階篇_PCB的基本知識與軟件學(xué)習(xí)(1).pdf - 2.50 MB|- USB-TTL-STC單片機(jī)下載器PCB布局圖分享.rar - 30.00 kB|- STM32官方開發(fā)板原理圖和PCB.rar - 740.00 kB|- PCB阻抗匹配總結(jié).pdf - 685.00 kB|- PCB轉(zhuǎn)SCH(PCB文件轉(zhuǎn)原理圖的方法).pdf - 314.00 kB|- pcb注意事項(xiàng).rar - 4.20 MB|- PCB元件封裝設(shè)計規(guī)范.pdf - 1.10 MB|- PCB印制電路板術(shù)語詳解.pdf - 202.00 kB|- PCB生產(chǎn)工藝要求.zip - 14.00 kB|- PCB工藝邊及拼板規(guī)范.pdf - 197.00 kB|- PCB的電磁兼容設(shè)計.pdf - 501.00 kB|- PCB布線技巧.zip - 102.00 MB|- PCB布局.pdf - 171.00 kB|- PCB布局(1).pdf - 171.00 kB|- PCB板載流能力參考數(shù)據(jù).pdf - 19.00 kB|- PCB_制造工藝簡述.pdf - 794.00 kB|- PCB 可測性設(shè)計.pdf - 61.00 kB|- PCB 工藝設(shè)計規(guī)...
標(biāo)簽: pcb
上傳時間: 2022-06-06
上傳用戶:XuVshu
9.集成庫的作用和制作c.avi 87.8M9.集成庫的作用和制作b.avi 67.1M9.集成庫的作用和制作a.avi 786.2M8.PCB庫的設(shè)計b.rmvb 162.3M8.PCB庫的設(shè)計a.avi 972.8M7.原理圖庫的設(shè)計b.avi 624.8M7.原理圖庫的設(shè)計a.avi 868.9M6.原理圖設(shè)計深入b.avi 592.8M6.原理圖設(shè)計深入a.rmvb 235.2M5.原理圖設(shè)計提高b.avi 306.6M5.原理圖設(shè)計提高a.avi 427.6M4.原理圖設(shè)計進(jìn)階b.rmvb 223.3M4.原理圖設(shè)計進(jìn)階a.avi 746.2M3.原理圖設(shè)計初步b.avi 258.3M3.原理圖設(shè)計初步a.avi 651.1M2.電子設(shè)計基礎(chǔ)知識b.avi 279.2M2.電子設(shè)計基礎(chǔ)知識a.avi 518.9M13.PCB設(shè)計深入c.avi 861.1M13.PCB設(shè)計深入b.avi 723.8M13.PCB設(shè)計深入a.avi 588.7M12.PCB設(shè)計提高b.rmvb 234.4M12.PCB設(shè)計提高a.avi 301.7M11.PCB設(shè)計進(jìn)階c.avi 483.6M11.PCB設(shè)計進(jìn)階b.avi 798.6M11.PCB設(shè)計進(jìn)階a.rmvb 233.3M10.PCB設(shè)計初步d.avi 561.4M10.PCB設(shè)計初步c.rmvb 227.1M10.PCB設(shè)計初步b.avi 727.2M10.PCB設(shè)計初步a.avi 495.2MAltium Designer概述b.avi 400.6M1.Altium Designer概述a .avi 427M
標(biāo)簽: altium designer
上傳時間: 2022-06-14
上傳用戶:
本文從以下幾個部分進(jìn)行論述:第一部分:電磁兼容性的概述第二部分:元件選擇和電路設(shè)計技術(shù)第三部分:印制電路板的布線技術(shù)附錄A:電磁兼容性的術(shù)語附錄B:抗干擾的測量標(biāo)準(zhǔn)第一部分 電磁干擾和兼容性的概述電磁干擾和兼容性的概述電磁干擾是現(xiàn)代電路工業(yè)面對的一個主要問題。為了克服干擾,電路設(shè)計者不得不移走干擾源,或設(shè)法保護(hù)電路不受干擾。其目的都是為了使電路按照預(yù)期的目標(biāo)來工作-即達(dá)到電磁兼容性。通常,僅僅實(shí)現(xiàn)板級的電磁兼容性這還不夠。雖然電路是在板級工作的,但是它會對系統(tǒng)的其它部分輻射出噪聲,從而產(chǎn)生系統(tǒng)級的問題。另外,系統(tǒng)級或是設(shè)備級的電磁兼容性必須要滿足某種輻射標(biāo)準(zhǔn),這樣才不會影響其他設(shè)備或裝置的正常工作。許多發(fā)達(dá)國家對電子設(shè)備和儀器有嚴(yán)格的電磁兼容性標(biāo)準(zhǔn);為了適應(yīng)這個要求,設(shè)計者必須從板級設(shè)計開始就考慮抑制電子干擾。
上傳時間: 2022-06-19
上傳用戶:
在數(shù)字技術(shù)高速發(fā)展的今天,有許多芯片被用作數(shù)據(jù)交換的核心器件,以起到承上啟下數(shù)據(jù)交換的權(quán)紐作用。FPGA即現(xiàn)場可編程門陣列,由于其運(yùn)行速度快且具有可編程的靈活性,現(xiàn)在已經(jīng)成為EDA設(shè)計的主要邏輯器件,SPI接口技術(shù)是一種高速高效率的串行接口技術(shù),主要用于擴(kuò)展外設(shè)和進(jìn)行數(shù)據(jù)交換,在許多高檔的單片機(jī)中,已經(jīng)作為一種配置標(biāo)準(zhǔn)。如AT8958252.ADC812等等,使工程技術(shù)人員在設(shè)計系統(tǒng)時具有更大的靈活性,因而受到工程技術(shù)人員的歡迎。但像MCS51系列、MCS96系列等應(yīng)用非常廣泛的單片機(jī)并不帶SPI接口,這樣就限制了在這些系統(tǒng)中使用帶SPI接口的器件。該文將用軟件模擬SPI接口時序的方法來實(shí)現(xiàn)MCU與FPGA之間的數(shù)據(jù)換換。1 SP1總線接口概述SPI(Serial Peripheral Interfce-串行外設(shè)接口)總線系統(tǒng)是一種同步串行外設(shè)接口,允許MCU與各種外圍設(shè)備以串行方式進(jìn)行通信、數(shù)據(jù)交換。SPIT在芯片的管腳上只占用4根線,節(jié)約了芯片的管腳,同時為PCB的布局上節(jié)省空間,提供方便,正是出于這種簡單易用的特性,現(xiàn)在越來越多的芯片集成了這種通信協(xié)議.SPI是一個環(huán)形總線結(jié)構(gòu),由SS(CS)、SCK.SDI SD0構(gòu)成,其時序其實(shí)很簡單,主要是在SK的控制下,兩個雙向移位寄存器進(jìn)行數(shù)據(jù)交換。SPI主要特點(diǎn)有:可以同時發(fā)出和接收串行數(shù)據(jù);可以當(dāng)作主機(jī)或從機(jī)工作:提供頻率可編程時鐵發(fā)送結(jié)束中斷標(biāo)志;寫沖突保護(hù);總線競爭保護(hù)等。
上傳時間: 2022-06-26
上傳用戶:
這是華為公司的PCB設(shè)計指南,非常規(guī)范的描述了如何PCB中的細(xì)節(jié)問題,是一本靠譜,能讓初學(xué)者走捷徑的著作
上傳時間: 2022-06-29
上傳用戶:
概述Mentor Expedition PCB的生成主要由三個過程組成:其一是原理圖的生成,其二是根據(jù)已經(jīng)生成的原理圖產(chǎn)生一個PCB模板文件,第三步是在PCB模板文件的基礎(chǔ)上進(jìn)行布局和布線。當(dāng)然,在這個過程中始終貫穿始終的是Expedition中心庫的操作。下面就對這三個過程的操作步驟進(jìn)行簡要的說明。原理圖的產(chǎn)生無論是原理圖還是PCB的設(shè)計,都是由Project進(jìn)行管理的,它指定了設(shè)計文件所在位置。所以,首先要生成一個新的Project文件。產(chǎn)生新的Project Note:Mentor Design Capture是原理圖輸入工具。要新產(chǎn)生一個Project文件,我們可以利用Design Capture提供的向?qū)н^程來實(shí)現(xiàn)。首先要執(zhí)行Design Capture。進(jìn)入Design Capture后,執(zhí)行Project->New會自動出現(xiàn)Project生成向?qū)В灰徊揭徊礁S該向?qū)н^程即可完成Project的生成。
標(biāo)簽: pcb
上傳時間: 2022-07-03
上傳用戶:
PCB布線與布局隔離準(zhǔn)則:強(qiáng)弱電流隔離、大小電壓隔離,高低頻率隔離、輸入輸出隔離、數(shù)字模擬隔離、輸入輸出隔離,分界標(biāo)準(zhǔn)為相差一個數(shù)量級。隔離方法包括:空間遠(yuǎn)離、地線隔開。晶振要盡量靠近IC,且布線要較粗晶振外殼接地時鐘布線經(jīng)連接器輸出時,連接器上的插針要在時鐘線插針周圍布滿接地插針讓模擬和數(shù)字電路分別擁有自己的電源和地線通路,在可能的情況下,應(yīng)盡量加寬這兩部分電路的電源與地線或采用分開的電源層與接地層,以便減小電源與地線回路的阻抗,減小任何可能在電源與地線回路中的干擾電壓
標(biāo)簽: 元件選型 PCB設(shè)計 原理圖設(shè)計
上傳時間: 2022-07-16
上傳用戶:
嘉立創(chuàng)的AD封裝庫,需要就下載。里面包含了原理圖的器件和PCB的封裝件。很不錯。有需要的可以下載下來自己使用,因?yàn)槲乙彩钦业降模菜乒倬W(wǎng)不太好找,可以去他們的論壇去找找,那里面應(yīng)該有免費(fèi)的。我用的感覺不錯。
標(biāo)簽: ad封裝庫
上傳時間: 2022-07-20
上傳用戶:
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1