亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

PHY

  • MIPI D-PHY spec version1.2

    MIPI D-PHY v1.2相對于之前介紹的v1.1變化主要是速率從1.5Gbps/Lane提升到了2.5Gbps/Lane,可以支持更高的分辨率顯示,同時新增了Calibration功能,用于HS-Deskew。

    標(biāo)簽: mipi D-PHY

    上傳時間: 2022-06-27

    上傳用戶:slq1234567890

  • C PHY的基本知識,以及和DPHY的對比,PHYsical Layers: M-PHY, D-PHY, C-PHY

    介紹了C PHY的基本知識,以及和DPHY的對比等

    標(biāo)簽: 物理層

    上傳時間: 2022-07-08

    上傳用戶:

  • 和芯潤德100M以太網(wǎng)PHY SR8201F資料

    和芯潤德100M以太網(wǎng)PHY SR8201F資料,他是一款MII/RMII接口的100M以太網(wǎng)收發(fā)器芯片

    標(biāo)簽: 以太網(wǎng)

    上傳時間: 2022-07-24

    上傳用戶:qingfengchizhu

  • 基于FPGA的OFDM基帶系統(tǒng)研究.rar

    近幾年來,OFDM(Orthogonal Frequency Division Multiplexing)技術(shù)引起了人們的廣泛注意,根據(jù)這項新技術(shù),很多相關(guān)協(xié)議被提出來。其中WiMax(Wireless MetropolitanArea Networks)代表空中接口滿足IEEE 802.16標(biāo)準(zhǔn)的寬帶無線通信系統(tǒng),IEEE標(biāo)準(zhǔn)在2004年定義了空中接口的物理層(PHY),即802.16d協(xié)議。該協(xié)議規(guī)定數(shù)據(jù)傳輸采用突發(fā)模式,調(diào)制方式采用OFDM技術(shù),傳輸速率較高且實(shí)現(xiàn)方便、成本低廉,已經(jīng)成為首先推廣應(yīng)用的商業(yè)化標(biāo)準(zhǔn)。 本文主要對IEEE802.16d OFDM系統(tǒng)物理層進(jìn)行研究,并在XILINX公司的Virtexpro II芯片上實(shí)現(xiàn)了基帶算法。 首先討論了OFDM基本原理及其關(guān)鍵技術(shù)。根據(jù)IEEE802.16d OFDM系統(tǒng)的物理層發(fā)送端流程搭建了基帶仿真鏈路,利用MATLAB/SIMULINK仿真了OFDM系統(tǒng)在有無循環(huán)前綴(CP)、多徑數(shù)目不同等情況下的性能變化。由于同步算法和信道估計算法計算量都很大,為了找到適合采用FPGA實(shí)現(xiàn)的算法,分析了同步誤差和不同信道估計算法對接收信號的影響,并結(jié)合計算量的大小提出了一種新的聯(lián)合同步算法,以及得出了LS信道估計算法最適合802.16d系統(tǒng)的結(jié)論。 其次,完成了基帶發(fā)射機(jī)和接收機(jī)的FPGA硬件電路實(shí)現(xiàn)。為了使系統(tǒng)的時鐘頻率更高,采用了流水線的結(jié)構(gòu)。設(shè)計中采用編寫Verilog程序和使用IP核相結(jié)合的辦法,實(shí)現(xiàn)了新的聯(lián)合同步算法,并且通過簡化結(jié)構(gòu),避免了信道估計算法中的繁瑣除法。利用ISE9. 2i和Modelsim6.Oc軟件平臺對程序進(jìn)行設(shè)計、綜合和仿真,并將仿真結(jié)果和MATLAB軟件計算結(jié)果相對比。結(jié)果表明,采用16位數(shù)據(jù)總線可達(dá)到理想的精度。 最后,采用串口通信的方式對基帶系統(tǒng)進(jìn)行了驗證。通過串口通信從功能上表明該系統(tǒng)確實(shí)可行。 關(guān)鍵詞:IEEE802. 16d; OFDM; 同步;信道估計;基帶系統(tǒng)

    標(biāo)簽: FPGA OFDM 基帶

    上傳時間: 2013-07-31

    上傳用戶:1757122702

  • DDR2控制器IP的設(shè)計與FPGA實(shí)現(xiàn).rar

    DDR2 SDRAM是目前內(nèi)存市場上的主流內(nèi)存。除了通用計算機(jī)系統(tǒng)外,大量的嵌入式系統(tǒng)也紛紛采用DDR2內(nèi)存,越來越多的SoC系統(tǒng)芯片中會集成有DDR2接口模塊。因此,設(shè)計一款匹配DDR2的內(nèi)存控制器將會具有良好的應(yīng)用前景。 論文在研究了DDR2的JEDEC標(biāo)準(zhǔn)的基礎(chǔ)上,設(shè)計出DDR2控制器的整體架構(gòu),采用自項向下的設(shè)計方法和模塊化的思想,將DDR2控制器劃分為若干模塊,并使用Verilog HDL語言完成DDR2控制器IP軟核中初始化模塊、配置模塊、執(zhí)行模塊和數(shù)據(jù)通道模塊的RTL級設(shè)計。根據(jù)在設(shè)計中遇到的問題,對DDR2控制器的整體架構(gòu)進(jìn)行改進(jìn)與完善。在分析了Altera數(shù)字PHY的基本性能的基礎(chǔ)上,設(shè)計DDR2控制器與數(shù)字PHY的接口模塊。搭建DDR2控制器IP軟核的仿真驗證平臺,針對設(shè)計的具體功能進(jìn)行仿真驗證,并實(shí)現(xiàn)在Altera Stratix II GX90開發(fā)板上對DDR2存儲芯片基本讀/寫操作控制的FPGA功能演示。 論文設(shè)計的DDR2控制器的主要特點(diǎn)是: 1.支持?jǐn)?shù)字PHY電路,不需要實(shí)際的硬件電路就完成DDR2控制器與DDR2存儲芯片之間的物理層接口,節(jié)約了設(shè)計成本,縮小了硬件電路的體積。 2.將配置口從初始化模塊中分離出來,簡化了具體操作。 3.支持多個DDR2存儲芯片,使得DDR2控制器的應(yīng)用范圍更為廣闊。 4.支持DDR2的三項新技術(shù),充分發(fā)揮DDR2內(nèi)存的特性。 5.自動DDR2刷新控制,方便用戶對DDR2內(nèi)存的控制。

    標(biāo)簽: DDR2 FPGA 控制器

    上傳時間: 2013-06-10

    上傳用戶:ynzfm

  • 嵌入式TCPIP協(xié)議的FPGA實(shí)現(xiàn).rar

    隨著Internet的不斷發(fā)展,人們希望日常生活中所用到的嵌入式設(shè)備都能夠很方便地實(shí)現(xiàn)Intemet接入,這對嵌入式系統(tǒng)設(shè)計提出了新的挑戰(zhàn),要求低成本、多功能、高性能。這些是目前嵌入式系統(tǒng)設(shè)計的熱點(diǎn)。 可編程邏輯器件FPGA在過去的幾十年中取得了飛速發(fā)展,從最初的幾千門到現(xiàn)在的幾百萬門,可靠性與集成度不斷提高,而功耗和成本卻在不斷降低,具有很高的性價比。再加上開發(fā)周期短、對開發(fā)人員的要求相對較低的優(yōu)點(diǎn),因此被大量應(yīng)用于嵌入式系統(tǒng)設(shè)計中。 本文是基于FPGA高性價比、可靈活配置的特點(diǎn),也是當(dāng)前流行的“微控制器+FPGA”的嵌入式系統(tǒng)設(shè)計方式,所以我們提出了基于FPGA的實(shí)現(xiàn)方案。本文通過在FPGA中硬件實(shí)現(xiàn)嵌入式TCP/IP協(xié)議(包括UDP、IP、ARP、TCP等網(wǎng)絡(luò)協(xié)議)以及以太網(wǎng)MAC協(xié)議,并提供標(biāo)準(zhǔn)MII接口,通過外接PHY實(shí)現(xiàn)網(wǎng)絡(luò)連接。最終成功地通過了驗證。 基于FPGA的實(shí)現(xiàn)可以有效地降低成本,同時可以在其中集成其他功能模塊,提高整個系統(tǒng)的集成度,減小PCB版圖面積和布線復(fù)雜度,有利于提高系統(tǒng)可靠性。因此,本研究課題對嵌入式系統(tǒng)設(shè)計有很大的實(shí)用價值。

    標(biāo)簽: TCPIP FPGA 嵌入式

    上傳時間: 2013-04-24

    上傳用戶:xlcky

  • MDIO接口邏輯設(shè)計及其FPGA驗證.rar

    隨著集成電路技術(shù)的飛速發(fā)展,芯片的規(guī)模越來越大,集成度越來越高,工作頻率越來越快,但是芯片的設(shè)計能力卻面臨巨大的挑戰(zhàn)。而IP核的重用則是解決當(dāng)今芯片設(shè)計所面臨問題的最有效的解決方法。 MDIO接口模塊為以太網(wǎng)接口芯片中MAC層對PHY器件的控制管理接口。隨著以太網(wǎng)技術(shù)的快速發(fā)展以及MAC應(yīng)用越來越廣泛,MDIO接口模塊的應(yīng)用也越來越多,因此將MDIO接口模塊設(shè)計成可重用的IP核對于以各種太網(wǎng)接口集成芯片的設(shè)計具有很重要的作用。 本文詳細(xì)描述了MDIO接口模塊IP核的設(shè)計,介紹了該IP核的系統(tǒng)結(jié)構(gòu)以及各個子模塊的詳細(xì)設(shè)計方法,對此IP核進(jìn)行了仿真驗證,最后進(jìn)行了FPGA測試,功能和性能達(dá)到了要求,最終通過了IP審核流程并且已成功應(yīng)用于企業(yè)的以太網(wǎng)接口芯片中。

    標(biāo)簽: MDIO FPGA 接口

    上傳時間: 2013-06-20

    上傳用戶:lishuoshi1996

  • KSZ8041NL_v1[1].4_DP

    ksz8041的PHY資料,對于需要這方面資料的人來說很有作用。

    標(biāo)簽: 8041 NL_v KSZ DP

    上傳時間: 2013-05-15

    上傳用戶:y562413679

  • MDIO接口邏輯設(shè)計及其FPGA驗證

    隨著集成電路技術(shù)的飛速發(fā)展,芯片的規(guī)模越來越大,集成度越來越高,工作頻率越來越快,但是芯片的設(shè)計能力卻面臨巨大的挑戰(zhàn)。而IP核的重用則是解決當(dāng)今芯片設(shè)計所面臨問題的最有效的解決方法。 MDIO接口模塊為以太網(wǎng)接口芯片中MAC層對PHY器件的控制管理接口。隨著以太網(wǎng)技術(shù)的快速發(fā)展以及MAC應(yīng)用越來越廣泛,MDIO接口模塊的應(yīng)用也越來越多,因此將MDIO接口模塊設(shè)計成可重用的IP核對于以各種太網(wǎng)接口集成芯片的設(shè)計具有很重要的作用。 本文詳細(xì)描述了MDIO接口模塊IP核的設(shè)計,介紹了該IP核的系統(tǒng)結(jié)構(gòu)以及各個子模塊的詳細(xì)設(shè)計方法,對此IP核進(jìn)行了仿真驗證,最后進(jìn)行了FPGA測試,功能和性能達(dá)到了要求,最終通過了IP審核流程并且已成功應(yīng)用于企業(yè)的以太網(wǎng)接口芯片中。

    標(biāo)簽: MDIO FPGA 接口 邏輯設(shè)計

    上傳時間: 2013-07-20

    上傳用戶:nanfeicui

  • 基于ARM核的AHBUSB20接口ASIC設(shè)計

    USB2.0接口和基于ARM核的SOC系統(tǒng)的應(yīng)用已經(jīng)非常廣泛,特別在電子消費(fèi)類領(lǐng)域。包含USB2,0接口的ARM系統(tǒng)則更是市場的需求。本文介紹一種基于ARM核的USB2,0接口IP(AHB_USB2.0)的設(shè)計,主要對其中的串行接口引擎(SIE)的設(shè)計進(jìn)行討論。 該 AHB_USB2.0 IP核支持USB2.0協(xié)議,并兼容USB1.1協(xié)議;支持AMBA2.0協(xié)議和UTMI 1.05協(xié)議。該IP核一側(cè)通過UTMI接口或ULPI接口的PHY與USB2.0主機(jī)端進(jìn)行通信;另一側(cè)則通過AHB總線與ARM相連。 AHB_USB2.0 IP核在硬件上分為三個大模塊:ULPI模塊(ULPI)、串行接口引擎(SIE)模塊和AHB總線接口模塊(AHB)。ULPI模塊實(shí)現(xiàn)了UTMI接口轉(zhuǎn)ULPI接口。串行接口引擎(SIE)模塊為USB2.0的數(shù)據(jù)鏈路層協(xié)議處理模塊,為整個IP核的核心部分,進(jìn)一步分為四個子模塊——GLC(全局控制模塊),PIE(PHY接口處理引擎),SIF(系統(tǒng)接口邏輯)和EPB(端點(diǎn)緩沖模塊)。GLC模塊負(fù)責(zé)整個IP的復(fù)位控制,IP時鐘的開關(guān)提示等;PIE模塊負(fù)責(zé)處理USB的事務(wù)級傳輸,包括組包解包等;SIF模塊負(fù)責(zé)協(xié)議相關(guān)寄存器組和端點(diǎn)緩沖區(qū)的讀寫,跨時鐘域信號的處理和PIE所需的控制信號的產(chǎn)生;AHB模塊負(fù)責(zé)IP核與ARM通信和DMA功能的實(shí)現(xiàn)。 該IP核的軟件設(shè)計遵循USB協(xié)議,Bulk Only協(xié)議和UFI協(xié)議,由外掛ARM實(shí)現(xiàn)USB設(shè)備命令和UFI命令的解析,并執(zhí)行相應(yīng)的操作。設(shè)計了IP核與ARM之間的多種數(shù)據(jù)傳輸方法,通過軟件實(shí)現(xiàn)常規(guī)數(shù)據(jù)讀寫訪問、內(nèi)部DMA或外部DMA等多種方式的切換。 本IP已經(jīng)通過EDA驗證和FPGA測試,并且已經(jīng)在內(nèi)嵌ARM核的FPGA系統(tǒng)上實(shí)現(xiàn)了多個U盤。這個FPGA系統(tǒng)的正確工作,證明了AHB_USB2.01P核設(shè)計是正確的。

    標(biāo)簽: AHBUSB ASIC ARM 20

    上傳時間: 2013-05-17

    上傳用戶:qqoqoqo

主站蜘蛛池模板: 麦盖提县| 东安县| 黔江区| 宁河县| 和林格尔县| 麦盖提县| 阿拉善左旗| 玛沁县| 乌拉特后旗| 武鸣县| 临夏县| 时尚| 天水市| 东光县| 三亚市| 宁海县| 金秀| 兰溪市| 孟连| 来凤县| 徐水县| 双牌县| 佛山市| 通渭县| 仁布县| 乾安县| 道孚县| 乳源| 昭通市| 陆川县| 绥阳县| 延川县| 泗阳县| 崇仁县| 扬州市| 凌海市| 突泉县| 西安市| 什邡市| 新宁县| 辉南县|