亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

Pd快充協(xié)(xié)議芯片

  • DSP2812芯片管腳中文說明.rar

    中文 DSP2812芯片 管腳 中文 說明

    標(biāo)簽: 2812 DSP 芯片

    上傳時(shí)間: 2013-06-25

    上傳用戶:lepoke

  • CH341中文手冊(cè),數(shù)據(jù)資料 (USB總線的轉(zhuǎn)接芯片)

    CH341中文手冊(cè):CH341 是一個(gè)USB總線的轉(zhuǎn)接芯片,通過USB總線提供異步串口、打印口、并口以及常用的2線和4 線等同步串行接口。在異步串口方式下,CH341提供串口發(fā)送使能、串口接收就緒等交

    標(biāo)簽: 341 USB CH

    上傳時(shí)間: 2013-07-25

    上傳用戶:龍飛艇

  • 基于ADE7878芯片的諧波電能表的設(shè)計(jì)與校表流程

    基于ADE7878芯片的諧波電能表的設(shè)計(jì)與校表流程:本文主要介紹了ADI公司最新推出的三相高精度多功能電能計(jì)量芯片ADE7878,以及其在諧波計(jì)量中的應(yīng)用,重點(diǎn)闡述了ADE7878的功能特點(diǎn),典型電路

    標(biāo)簽: 7878 ADE 芯片 電能表

    上傳時(shí)間: 2013-07-29

    上傳用戶:釣鰲牧馬

  • 可用太陽能電池供電的鋰電池充電管理芯片CN3063

    CN3063是可以用太陽能電池供電的單節(jié)鋰電池充電管理芯片。該器件內(nèi)部包括功率晶體管,應(yīng)用時(shí)不需要外部的電流檢測(cè)電阻和阻流二極管。內(nèi)部的8位模擬-數(shù)字轉(zhuǎn)換電路,能夠根據(jù)輸入電壓源的電流輸出能力自動(dòng)調(diào)整

    標(biāo)簽: 3063 CN 太陽能 充電管理芯片

    上傳時(shí)間: 2013-06-10

    上傳用戶:zzbin_2000

  • ZORAN第九代單芯片DVD方案ZR36966原理圖

    ZORAN第九代單芯片DVD方案ZR36966原理圖,電路圖.

    標(biāo)簽: ZORAN 36966 DVD ZR

    上傳時(shí)間: 2013-06-04

    上傳用戶:Altman

  • 可用太陽能板供電的多種電池充電器芯片CN3082

    CN3082是可以對(duì)多種電池進(jìn)行充電控制的芯片,可以對(duì)單節(jié)鋰電池,單節(jié)磷酸鐵鋰電池或兩節(jié)到四節(jié)鎳氫電池充電。該器件內(nèi)部包括功率晶體管,應(yīng)用時(shí)不需要外部的電流檢測(cè)電阻和阻流二極管。CN3082只需

    標(biāo)簽: 3082 CN 太陽能板 供電

    上傳時(shí)間: 2013-04-24

    上傳用戶:jjq719719

  • 雙信號(hào)快速測(cè)頻技術(shù)及FPGA實(shí)現(xiàn)

    建立在數(shù)據(jù)率轉(zhuǎn)換技術(shù)之上的寬帶數(shù)字偵察接收機(jī)要求能夠?qū)崿F(xiàn)高截獲概率、高靈敏度、近乎實(shí)時(shí)的信號(hào)處理能力。雙信號(hào)數(shù)據(jù)率轉(zhuǎn)換技術(shù)是寬帶數(shù)字偵察接收機(jī)關(guān)鍵技術(shù)之一,是解決寬帶數(shù)字接收機(jī)中前端高速ADC采樣的高速數(shù)據(jù)流與后端DSP處理速度之間瓶頸問題的可行方案。測(cè)頻技術(shù)以及帶通濾波,即寬帶數(shù)字下變頻技術(shù),是實(shí)現(xiàn)數(shù)據(jù)率轉(zhuǎn)換系統(tǒng)的關(guān)鍵技術(shù)。本文首先介紹了寬帶數(shù)字偵察接收關(guān)鍵技術(shù)之一的數(shù)據(jù)率轉(zhuǎn)換技術(shù),著重研究了快速、高精度雙信號(hào)測(cè)頻算法以及實(shí)驗(yàn)系統(tǒng)硬件實(shí)現(xiàn)。論文主要工作如下: (1)分析了現(xiàn)代電子偵察環(huán)境下的信號(hào)特征,指出寬帶數(shù)字接收機(jī)必須滿足寬監(jiān)視帶寬、流水作業(yè)以及近實(shí)時(shí)的響應(yīng)時(shí)間。給出了一種頻率引導(dǎo)式的數(shù)字接收機(jī)方案,簡(jiǎn)要介紹這種接收機(jī)的關(guān)鍵技術(shù)——快速、高精度頻率估計(jì)以及高效的數(shù)據(jù)率轉(zhuǎn)換。 (2)介紹了FFT技術(shù)在測(cè)頻算法中的應(yīng)用,比較了FFT專用芯片及其優(yōu)點(diǎn)和缺點(diǎn),指出為了滿足實(shí)時(shí)處理要求,必須選用FPGA設(shè)計(jì)FFT模塊。 (3)在分析常規(guī)的插值算法基礎(chǔ)上,提出了一種單信號(hào)的快速插值頻率估計(jì)方法,只需三個(gè)FFT變換系數(shù)的實(shí)部構(gòu)造頻率修正項(xiàng),計(jì)算量低。該方法具有精度高、測(cè)頻速率快的特點(diǎn)。 (4)基于DFT理論和自相關(guān)理論,提出了結(jié)合FFT和自相關(guān)的雙信號(hào)頻率估計(jì)算法。該方法先用DFT估計(jì)其中一個(gè)信號(hào)的頻率和幅度,以此頻率對(duì)信號(hào)解調(diào)并對(duì)消該頻率成分,最后利用自相關(guān)理論估計(jì)出另一個(gè)信號(hào)的頻率。 (5)基于DFT理論和FFT技術(shù),研究了信號(hào)平方與FFT結(jié)合的雙信號(hào)頻率估計(jì)算法。根據(jù)信號(hào)中兩頻率分量的幅度比,只需一次一維平方信號(hào)譜峰搜索,就可以得到雙信號(hào)的和頻與差頻分量的估計(jì)值,并利用插值技術(shù)提高測(cè)頻精度。該算法能夠精確地估計(jì)頻率間隔小的雙信號(hào)頻率,且容易地?cái)U(kuò)展到復(fù)信號(hào),F(xiàn)PGA硬件實(shí)現(xiàn)容易。 (6)基于現(xiàn)代譜分析理論,研究了基于AR(2)模型的雙信號(hào)頻率估計(jì)算法。方法在利用AR(2)模型系數(shù)估計(jì)雙正弦信號(hào)頻率之和的同時(shí),利用FFT快速測(cè)頻算法估計(jì)其中強(qiáng)信號(hào)分量的頻率值。算法仿真驗(yàn)證和性能分析表明了提出的算法能快速高精度地估計(jì)雙信號(hào)頻率。 (7)給出了基于頻譜重心算法的雷達(dá)雙信號(hào)頻率估計(jì)的FPGA硬件實(shí)現(xiàn)架構(gòu),并進(jìn)行了時(shí)序仿真。 (8)討論了雙信號(hào)帶寬匹配接收系統(tǒng)的硬件設(shè)計(jì)方案,給出了快速測(cè)頻及帶寬估計(jì)模塊設(shè)計(jì)。

    標(biāo)簽: FPGA 信號(hào) 測(cè)頻

    上傳時(shí)間: 2013-06-02

    上傳用戶:youke111

  • 基于FPGA組的ASIC邏輯驗(yàn)證技術(shù)研究

    隨著ASIC設(shè)計(jì)規(guī)模的增長(zhǎng),功能驗(yàn)證已成為整個(gè)開發(fā)周期的瓶頸。傳統(tǒng)的基于軟件模擬和硬件仿真的邏輯驗(yàn)證方法已難以滿足應(yīng)用的要求,基于FPGA組的原型驗(yàn)證方法能有效縮短系統(tǒng)的開發(fā)周期,可提供更快更全面的驗(yàn)證。由于FPGA芯片容量的增加跟不上ASIC設(shè)計(jì)規(guī)模的增長(zhǎng),單芯片已無法容納整個(gè)設(shè)計(jì),所以常常需要對(duì)設(shè)計(jì)進(jìn)行邏輯分割,將子邏輯塊映射到FPGA陣列中。 本文對(duì)邏輯驗(yàn)證系統(tǒng)的可配置互連結(jié)構(gòu)和ASIC邏輯分割算法進(jìn)行了深入的研究,提出了FPGA陣列的非對(duì)稱可配置互連結(jié)構(gòu)。與現(xiàn)有的對(duì)稱互連結(jié)構(gòu)相比,該結(jié)構(gòu)能提供更多的互連通道,可實(shí)現(xiàn)對(duì)I/O數(shù)量、電平類型和互連路徑的靈活配置。 本文對(duì)邏輯分割算法進(jìn)行了較深入的研究。針對(duì)現(xiàn)有的兩類分割算法存在的不足,提出并實(shí)現(xiàn)了基于設(shè)計(jì)模塊的邏輯分割算法,該算法有三個(gè)重要特征:1)基于設(shè)計(jì)代碼;2)以模塊作為邏輯分割的最小單位;3)使用模塊資源信息指導(dǎo)邏輯分割過程,避免了設(shè)計(jì)分割過程的盲目性,簡(jiǎn)化了邏輯分割過程。 本文還對(duì)并行邏輯分割方法進(jìn)行了研究,提出了兩種基于不同任務(wù)分配策略的并行分割算法,并對(duì)其進(jìn)行了模擬和性能分析;驗(yàn)證了采用并行方案對(duì)ASIC邏輯進(jìn)行分割和映射的可行性。 最后基于改進(jìn)的芯片互連結(jié)構(gòu),使用原型系統(tǒng)驗(yàn)證方法對(duì)某一大規(guī)模ASIC設(shè)計(jì)進(jìn)行了邏輯分割和功能驗(yàn)證。實(shí)驗(yàn)結(jié)果表明,使用改進(jìn)后的FPGA陣列互連結(jié)構(gòu)可以更方便和快捷地實(shí)現(xiàn)ASIC設(shè)計(jì)的分割和驗(yàn)證,不但能顯著提高芯片間互連路徑的利用率,而且能給邏輯分割乃至整個(gè)驗(yàn)證過程提供更好的支持,滿足現(xiàn)在和將來大規(guī)模ASIC邏輯驗(yàn)證的需求。

    標(biāo)簽: FPGA ASIC 邏輯 驗(yàn)證技術(shù)

    上傳時(shí)間: 2013-06-12

    上傳用戶:極客

  • 基于FPGA的機(jī)載高速數(shù)據(jù)記錄系統(tǒng)的研究

    本文將電路接口技術(shù)與硬件可編程技術(shù)相結(jié)合,提出了用可編程芯片來控制IDE硬盤進(jìn)行高速數(shù)據(jù)記錄,能夠滿足機(jī)載數(shù)據(jù)記錄設(shè)備重量輕、容量大、速度快的要求。 論文對(duì)硬盤ATA接口標(biāo)準(zhǔn)進(jìn)行了研究,對(duì)VHDL語言、現(xiàn)場(chǎng)可編程門陣列器件(FPGA)實(shí)現(xiàn)硬件電路的原理和方法進(jìn)行了深入分析,在此基礎(chǔ)上完成了基于FPGA的數(shù)據(jù)記錄控制器的設(shè)計(jì)。文中選擇了具有低功耗、低成本、高性能的FPGA芯片(型號(hào)為CycloneEP1C3T144C8),將各功能模塊級(jí)聯(lián)成系統(tǒng)在該芯片上完成了控制器系統(tǒng)級(jí)的設(shè)計(jì)與仿真驗(yàn)證,驗(yàn)證結(jié)果表明了用FPGA實(shí)現(xiàn)高速數(shù)據(jù)記錄控制器的可行性。所設(shè)計(jì)的VHDL代碼經(jīng)QuartusⅡ綜合、布局布線、管腳分配后,在FPGA內(nèi)部可以達(dá)到104.46Mhz的電路工作速度,F(xiàn)PGA與硬盤之間采用ATA接口的UltraDMA模式2傳輸方式,可以達(dá)到33.3MByte/s的突發(fā)數(shù)據(jù)傳輸率。文中對(duì)所用到的FPGA設(shè)計(jì)技術(shù)給予了詳細(xì)說明,對(duì)各功能模塊的設(shè)計(jì)給予了詳細(xì)闡述,對(duì)關(guān)鍵設(shè)計(jì)給出了VHDL源代碼,還討論了FPGA設(shè)計(jì)中時(shí)序約束的作用,給出了本文所做時(shí)序約束的方法。 本文中所論述的工作對(duì)以后機(jī)載數(shù)據(jù)記錄系統(tǒng)的設(shè)計(jì)具有重要的鋪墊作用。文中在總結(jié)所做工作的同時(shí),還對(duì)下一步工作提出了有益的建議。

    標(biāo)簽: FPGA 機(jī)載 高速數(shù)據(jù) 記錄系統(tǒng)

    上傳時(shí)間: 2013-08-05

    上傳用戶:hanli8870

  • 圖像縮放算法的研究及其在FPGA上的實(shí)現(xiàn)

    作者研究了當(dāng)前流行的縮放算法,對(duì)圖像紋理相關(guān)性大小和邊緣方向的判斷上提出了一種新的方法,并在此基礎(chǔ)上發(fā)展了一套適用于數(shù)字視頻芯片的圖像縮放算法。仿真結(jié)果表明此算法由優(yōu)于目前流行的圖像縮放算法。 介紹了FPGA的開發(fā)工作大致可以分為設(shè)計(jì)和驗(yàn)證兩大部分,在具體開發(fā)流程上可以根據(jù)要求靈活控制。縮放芯片的開發(fā)可以分為:芯片結(jié)構(gòu)設(shè)計(jì)、時(shí)鐘系統(tǒng)設(shè)計(jì)、存儲(chǔ)器讀寫控制、IP核復(fù)用設(shè)計(jì)、計(jì)算精度控制等方面的電路設(shè)計(jì)。在設(shè)計(jì)完成各級(jí)子模塊以后拼接各子模快完成整個(gè)縮放模塊的設(shè)計(jì)。通過測(cè)試發(fā)現(xiàn)設(shè)計(jì)中存在的缺陷,修改再測(cè)試,最終完成整個(gè)模塊的設(shè)計(jì)。  

    標(biāo)簽: FPGA 圖像 法的研究

    上傳時(shí)間: 2013-05-31

    上傳用戶:tdyoung

主站蜘蛛池模板: 疏附县| 汝南县| 玛曲县| 临桂县| 伊吾县| 子长县| 常德市| 襄垣县| 大竹县| 九台市| 哈密市| 德兴市| 龙江县| 卢湾区| 耿马| 大港区| 曲松县| 视频| 偃师市| 临沧市| 瑞丽市| 如东县| 南溪县| 甘孜县| 新巴尔虎左旗| 盐山县| 濉溪县| 南靖县| 翁源县| 潍坊市| 龙门县| 武陟县| 桦甸市| 潼南县| 田林县| 绍兴县| 遂宁市| 常德市| 恩平市| 香格里拉县| 龙口市|