Thepredecessorvolumeofthisbookwaspublishedin1996.Intheyears since then, some things have changed and some have not. Two of the things that have not changed are the desire for better models and faster simulations. I performed the original simulations on my “hyperfast” 133-MHz computer! At the time, I thought if I could just getafastercomputer,allofourSPICEproblemswouldbehistory,right? TodayIamsimulatingonacomputerthathasa2.6-GHzprocessorwith 512 MB of RAM, and I would still say that simulations run too slow. The computer technology has evolved, but so have the models. In 1996 wewereperformingsimulationson100-kHzpowerconverters,whereas today I routinely see 1- and 2-MHz power converters.
標簽: Switch-Mode Simulation Supply Power
上傳時間: 2020-06-07
上傳用戶:shancjb
NUC980 是新唐推出的工業控制物聯網系列處理器. NUC980 系列采用 ARM926EJ-S 核心,執行速度高達 300 MHz ,有 LQFP64、LQFN128、LQFN216 3 種封裝,堆迭 64 MB 或 128 MB DDR-II 記憶體于同一封裝。該文檔是 nuc980 硬件設計手冊,包含如下內容:1、NUC980 電源部分電路設計2、NUC980 復位部分電路設計3、NUC980 上電、下電時序4、時鐘電路設計5、EBI(外部總線接口)、ADC、USB、網絡、攝像頭、QSPI、CAN、SPI、I2S、uart等外設原理圖、layout 設計。文件末尾還有參考設計原理圖
上傳時間: 2021-10-27
上傳用戶:默默
使用片式磁珠和片式電感的原因:是使用片式磁珠還是片式電感主;要還在于應用。在諧振電路中需要使用片式電感。而需要消除不需要的EMI噪聲時,使用片式磁珠是最佳的選擇。 磁珠是用來吸收超高頻信號,象-一些RF電路,PLL,振蕩電路,含超高頻存儲器電路(DDRSDRAM,RAMBUS等)都需要在電源輸入部分加磁珠。而電感是一種蓄能元件,用在LC振蕩電路,中低頻的濾波電路等,其應用頻率范圍很少超過錯50MHZ。 磁珠專用于抑制信號線、電源線上的高頻噪聲和尖峰干擾,還具有吸收靜電脈沖的能力。磁珠的功能主要是消除存在于傳輸線結構(PCB電路)中的RF噪聲,RF能量是疊加在直流傳輸電平上的交流正弦波成分,直流成分是需要的有用信號,而射頻RF能量卻是無用的電磁干擾沿著線路傳輸和輻射(EMI)。要消除這些不需要的信號能量,使用片式磁珠扮演高頻電阻的角色(衰減器),該器件允許直流信號通過,而濾除交流信號。通常高頻信號為30MHz以上,然而,低頻信號也會受到片式磁珠的影響
標簽: pcb
上傳時間: 2021-11-06
上傳用戶:xsr1983
CD40系列CD45系列集成芯片DATASHEET數據手冊170個芯片技術手冊資料合集:4000 CMOS 3輸入雙或非門1反相器.pdf4001 CMOS 四2輸入或非門.pdf4002 CMOS 雙4輸入或非門.pdf4006 CMOS 18級靜態移位寄存器.pdf4007 CMOS 雙互補對加反相器.pdf4008 CMOS 4位二進制并行進位全加器.pdf4009 CMOS 六緩沖器-轉換器(反相).pdf4010 CMOS 六緩沖器-轉換器(同相).pdf40100 CMOS 32位雙向靜態移位寄存器.pdf40101 CMOS 9位奇偶發生器-校驗器.pdf40102 CMOS 8位BCD可預置同步減法計數器.pdf40103 CMOS 8位二進制可預置同步減法計數器.pdf40104 CMOS 4位三態輸出雙向通用移位寄存器.pdf40105 CMOS 先進先出寄存器.pdf40106 CMOS 六施密特觸發器.pdf40107 CMOS 2輸入雙與非緩沖-驅動器.pdf40108 CMOS 4×4多端寄存.pdf40109 CMOS 四三態輸出低到高電平移位器.pdf4011 CMOS 四2輸入與非門.pdf40110 CMOS 十進制加減計數-譯碼-鎖存-驅動.pdf40117 CMOS 10線—4線BCD優先編碼器.pdf4012 CMOS 雙4輸入與非門.pdf4013 CMOS 帶置位-復位的雙D觸發器.pdf4014 CMOS 8級同步并入串入-串出移位寄存器.pdf40147 CMOS 10線—4線BCD優先編碼器.pdf4015 CMOS 雙4位串入-并出移位寄存器.pdf4016 CMOS 四雙向開關.pdf40160 CMOS 非同步復位可預置BCD計數器.pdf40161 CMOS 非同步復位可預置二進制計數器.pdf40162 CMOS 同步復位可預置BCD計數器.pdf40163 CMOS 同步復位可預置二進制計數器.pdf4017 CMOS 十進制計數器-分頻器.pdf40174 CMOS 六D觸發器.pdf40175 CMOS 四D觸發器.pdf4018 CMOS 可預置 1分N 計數器.pdf40181 CMOS 4位算術邏輯單元.pdf40182 CMOS 超前進位發生器.pdf4019 CMOS 四與或選譯門.pdf40192 CMOS 可預制四位BCD計數器.pdf40193 CMOS 可預制四位二進制計數器.pdf40194 CMOS 4位雙向并行存取通用移位寄存器.pdf4020 CMOS 14級二進制串行計數-分頻器.pdf40208 CMOS 4×4多端寄存器.pdf4021 CMOS 異步8位并入同步串入-串出寄存器.pdf4022 CMOS 八進制計數器-分頻器.pdf4023 CMOS 三3輸入與非門.pdf4024 CMOS 7級二進制計數器.pdf4025 CMOS 三3輸入或非門.pdf40257 CMOS 四2線-1線數據選擇器-多路傳輸.pdf4026 CMOS 7段顯示十進制計數-分頻器.pdf4027 CMOS 帶置位復位雙J-K主從觸發器.pdf4028 CMOS BCD- 十進制譯碼器.pdf4029 CMOS 可預制加-減(十-二進制)計數器.pdf4030 CMOS 四異或門.pdf4031 CMOS 64級靜態移位寄存器.pdf4032 CMOS 3位正邏輯串行加法器.pdf4033 CMOS 十進制計數器-消隱7段顯示.pdf4034 CMOS 8位雙向并、串入-并出寄存器.pdf4035 CMOS 4位并入-并出移位寄存器.pdf4038 CMOS 3位串行負邏輯加法器.pdf4040 CMOS 12級二進制計數-分頻器.pdf4041 CMOS 四原碼-補碼緩沖器.pdf4042 CMOS 四時鐘控制 D 鎖存器.pdf4043 CMOS 四三態或非 R-S 鎖存器.pdf4044 CMOS 四三態與非 R-S 鎖存器.pdf4045 CMOS 21位計數器.pdf4046 CMOS PLL 鎖相環電路.pdf4047 CMOS 單穩態、無穩態多諧振蕩器.pdf4048 CMOS 8輸入端多功能可擴展三態門.pdf4049 CMOS 六反相緩沖器-轉換器.pdf4050 CMOS 六同相緩沖器-轉換器.pdf4051 CMOS 8選1雙向模擬開關.pdf4051,2,3.pdf4052 CMOS 雙4選1雙向模擬開關.pdf4053 CMOS 三2選1雙向模擬開關.pdf4054 C
上傳時間: 2021-11-09
上傳用戶:kent
ADF4351 PLL初始化模塊, 帶液晶OLED模塊
上傳時間: 2021-11-12
上傳用戶:
黑金CYCLONE4 EP4CE6F17C8 FPGA開發板ALTIUM設計硬件工程(原理圖+PCB+AD集成封裝庫),Altium Designer 設計的工程文件,包括完整的原理圖及PCB文件,可以用Altium(AD)軟件打開或修改,可作為你產品設計的參考。集成封裝器件型號列表:Library Component Count : 50Name Description----------------------------------------------------------------------------------------------------1117-3.3 24LC04B_0 4148 BAV99 CAP NP_Dup2CAP NP_Dup2_1 CAP NP_Dup2_2CP2102_0 C_Dup1 C_Dup1_1C_Dup2 C_Dup3 C_Dup4 C_Dup4_1 Circuit Breaker Circuit BreakerConnector 15 Receptacle Assembly, 15-Pin, Sim Line ConnectorDS1302_8SO EC EP4CE6F17C8 Cyclone IV Family FPGA, 2V Core, 179 I/O Pins, 2 PLLs, 256-Pin FBGA, Speed Grade 8, Commercial GradeEP4CE6F17C8_1 Cyclone IV Family FPGA, 2V Core, 179 I/O Pins, 2 PLLs, 256-Pin FBGA, Speed Grade 8, Commercial GradeFuse 2 FuseHEX6HY57651620/SO_0 Header 2 Header, 2-PinHeader 9X2 Header, 9-Pin, Dual rowINDUCTOR JTAG-10_Dup1 KEYB LED LED_Dup1 M25P16-VMN3PB 16 Mb (x1) Automotive Serial NOR Flash Memory, 75 MHz, 2.7 to 3.6 V, 8-pin SO8 Narrow (MN), TubeMHDR2X20 Header, 20-Pin, Dual rowMiniUSBB OSCPNP R RESISTOR RN RN_Dup1 R_Dup1 R_Dup2 R_Dup3 R_Dup5R_Dup6 SD SPEAKERSRV05-4SW KEY-DPDT ZTAbattery
標簽: 黑金 cyclone4 ep4ce6f17c8 fpga
上傳時間: 2021-12-22
上傳用戶:
STM32L053C8T6數據手冊Features ? Ultra-low-power platform – 1.65 V to 3.6 V power supply – -40 to 125 °C temperature range – 0.27 μA Standby mode (2 wakeup pins) – 0.4 μA Stop mode (16 wakeup lines) – 0.8 μA Stop mode + RTC + 8 KB RAM retention – 139 μA/MHz Run mode at 32 MHz – 3.5 μs wakeup time (from RAM) – 5 μs wakeup time (from Flash) ? Core: ARM? 32-bit Cortex?-M0+ with MPU – From 32 kHz up to 32 MHz max. – 0.95 DMIPS/MHz ? Reset and supply management – Ultra-safe, low-power BOR (brownout reset) with 5 selectable thresholds – Ultralow power POR/PDR – Programmable voltage detector (PVD) ? Clock sources – 1 to 25 MHz crystal oscillator – 32 kHz oscillator for RTC with calibration – High speed internal 16 MHz factory-trimmed RC (+/- 1%) – Internal low-power 37 kHz RC – Internal multispeed low-power 65 kHz to 4.2 MHz RC – PLL for CPU clock ? Pre-programmed bootloader – USART, SPI supported ? Development support – Serial wire debug supported ? Up to 51 fast I/Os (45 I/Os 5V tolerant) ? Memories – Up to 64 KB Flash with ECC – 8KB RAM – 2 KB of data EEPROM with ECC – 20-byte backup register
標簽: stm32l053c8t6
上傳時間: 2022-02-06
上傳用戶:
經典IC設計電子書培訓教程-數字IC系統設計1102頁1.1 IC系統組成概述 IC系統是什么? 對這個問題, 算法設計工程師、 架 構設計工程師、 電路設計工程師、 版圖設計工程師會給 出不同的答案。 算法設計工程師說, IC系統是完成特定功能的硬 件。 架構設計工程師說, IC包括控制、 運算、 存儲 部分。 電路設計工程師說, 這是加法器、 乘法器、 與非門、 運算放大器、 開關電容等的搭配。 第一章 IC系統設計概述 版圖設計工程師說, 它是多邊形組成的集合。 這些答案都對。 如果把它們組合起來, 就是一個較為 完備的答案。 圖1.1給出了一個常見IC系統組成的示例。 在這個 系統中, 包括如下內容: · 數字部分(可能包括微處理器、 控制電路、 數據通路等); · 模擬部分(可能包括PLL、 A/D、 RF等); · 連線; · I/O PAD; · 存儲
標簽: ic設計
上傳時間: 2022-02-20
上傳用戶:zhaiyawei
本論文是依托“985”工程超寬帶全中頻比幅比相測向系統研制項目,在原有經典雷達接收機系統設計方案的基礎上,結合測向系統的工作原理和測向要求,采用四通道一次變頻超外差設計方案,基于MC和MMC器件分模塊設計了一個雷達接收機,并對該接收機的頻率源進行了研制論文首先針對該接收機系統的指標要求,進行了系統的變頻分析以及鏈路的指標分配和核算,對接收機進行了系統級設計和功能模塊規劃。下變頻電路是整個接收機系統的主要組成部分。論文選用雙平衡混頻器,并對下變頻電路中各個功能模塊,包括耦合電路、低噪聲放大電路、混頻電路、中頻放大電路和中頻濾波電路以及其本振信號功分電路和測試信號功分電路進行了設計和測試。在此基礎上,還完成了下變頻電路的結構布局和電磁兼容設計。頻率源已成為雷達接收機系統的乃至整個雷達系統十分關鍵的技術。論文采用直接數字頻率合成器(DDs)和鎖相環(PLL)相結合的頻率合成方案,完成了頻率合成器,包括DDS、PLL以及其基于ARM的控制電路的設計和測試對接收機及其頻率源的測試結果表明:系統工作狀態正常,基本滿足設計要求。21世紀進入高技術兵器時代,武器裝備的自動化和智能化是其發展的主要趨勢。智能化武器中最為突出的是精確制導和無人機,其精確的探測技術是由一個建立在一定體制上的測向系統完成,因而現代電子戰對測向系統的準確性要求越來越高。在眾多的測向體制中,比幅比桕測向具有系統設備少、易實現、通道的致性好及抗干擾性高等優點,被廣泛使用于電子偵察設備。在這樣一個測向系統中,雷達接收機是一個重要的組成部分。雷達(RADAR)詞源于美國海軍在1940年第二次世界大戰中使用的一個保密代號,它是無線電探測和測距(Radio Detection and Ranging)的英文縮寫,即用無線電方法發現目標并測定它們在空間的位置,因此雷達也稱為“無線電定位”。隨著雷達技術的發展,雷達的基本任務不僅僅是從探測目標中提取諸如目標距離,角坐標(方位角和俯仰角),而且還包括測量目標的速度,以及從目標回波中獲取更多目標反射特性等方面的信息。
標簽: 接收機
上傳時間: 2022-03-29
上傳用戶:slq1234567890
TPA31xxD2系列產品是用于驅動高達100W/2Q的單聲道揚聲器的立體聲高效、數字放大器功率級。TPA3130D2的高效率使得它能夠在一個單層印刷電路板(PCB)上實現2x15W而無需外部散熱片。TPA3118D2甚至能夠在一個雙層PCB上在不需要散熱片的情況下運行2x30W/8Q。如果需要更高的功率,TPA3116D2在它正面散熱墊(PowerPad)上連接一個小型散熱片后,運行2x50W/4Q。所有這三個器件共用同一封裝,這使得可在不同的功率級范圍內使用一個單一PCB。TPA31XXD2高級振蕩器/可編程鎖相環路(PLL)電路采用一個多重開關頻率選項來避免AM干擾;在實現此功能的同時,還有一個主器件/從器件選項,這使得多重器件同步成為可能。TPA31XxD2器件在短路和過熱,以及過壓、欠壓和DC情況下受到完全保護。故障被報告給處理器,從而避免過載情況下對器件造成的損壞。特性·支持多路輸出配置-21V時,2x50W被驅動進入一個4Q橋接式(BTL)負載(TPA3116D2)-24V時,2x30W被驅動進入一個8QBTL負載(TPA3118D2)-15V時,2x15W被驅動進入一個8QBTL負載(TPA3130D2)·寬電壓范圍:4.5V-26V·高效D類操作-大于90%的功率效率與低空閑損失組合在一起大大減少了散熱片尺寸-高級調制系統·多重開關頻率-AM干擾防止-主器件/從器件同步-高達1.2MHz開關頻率·帶有高電源抑制比(PSRR)的反饋電源級架構減少了對于PSU的需要·可編程功率限制·差分/單端輸入
上傳時間: 2022-04-08
上傳用戶: