This application note describes how to retrieve user-defined data from Xilinx configurationProMs (XC18V00 and Platform Flash devices) after the same ProM has configured theFPGA. The method to add user-defined data to the configuration ProM file is also discussed.The reference design described in this application note can be used in any of the followingXilinx FPGA architectures: Spartan™-II, Spartan-IIE, Spartan-3, Virtex™, Virtex-E, Virtex-II,and Virtex-II Pro.
上傳時間: 2013-11-11
上傳用戶:zhouli
一些應用利用 Xilinx FPGA 在每次啟動時可改變配置的能力,根據所需來改變 FPGA 的功能。Xilinx Platform Flash XCFxxP ProM 的設計修訂 (Design Revisioning) 功能,允許用戶在單個ProM 中將多種配置存儲為不同的修訂版本,從而簡化了 FPGA 配置更改。在 FPGA 內部加入少量的邏輯,用戶就能在 ProM 中存儲的多達四個不同的修訂版本之間進行動態切換。多重啟動或從多個設計修訂進行動態重新配置的能力,與 Spartan™-3E FPGA 和第三方并行 flashProM 一起使用時所提供的 MultiBoot 選項相似。本應用指南將進一步說明 Platform Flash ProM 如何提供附加選項來增強配置失敗時的安全性,以及如何減少引腳數量和板面積。此外,Platform Flash ProM 還為用戶提供其他優勢:iMPACT 編程支持、單一供應商解決方案、低成本板設計和更快速的配置加載。本應用指南還詳細地介紹了一個包含 VHDL 源代碼的參考設計。
上傳時間: 2013-10-10
上傳用戶:jackgao
本應用指南講述一種實用的 MicroBlaze™ 系統,用于在非易失性 Platform Flash ProM 中存儲軟件代碼、用戶數據和配置數據,以簡化系統設計和降低成本。另外,本應用指南還介紹一種可移植的硬件設計、一個軟件設計以及在實現流程中使用的其他腳本實用工具。 簡介許多 FPGA 設計都集成了使用 MicroBlaze 和 PowerPC™ 處理器的軟件嵌入式系統,這些設計同時使用外部易失性存儲器來執行軟件代碼。使用易失性存儲器的系統還必須包含一個非易失性器件,用來在斷電期間存儲軟件代碼。大多數 FPGA 系統都在電路板上使用 Platform FlashProM (在本文中稱作 ProM),用于在上電時加載 FPGA 配置數據。另外,許多應用還可能使用其他非易失性器件(如 SPI Flash、Parallel Flash 或 PIC)來保存 MAC 地址等少量用戶數據,因此導致系統電路板上存在大量非易失性器件。
標簽: MicroBlaze Platform Flash XAPP
上傳時間: 2013-10-13
上傳用戶:hakim
This application note describes how to retrieve user-defined data from Xilinx configurationProMs (XC18V00 and Platform Flash devices) after the same ProM has configured theFPGA. The method to add user-defined data to the configuration ProM file is also discussed.The reference design described in this application note can be used in any of the followingXilinx FPGA architectures: Spartan™-II, Spartan-IIE, Spartan-3, Virtex™, Virtex-E, Virtex-II,and Virtex-II Pro.
上傳時間: 2013-10-09
上傳用戶:guojin_0704
一些應用利用 Xilinx FPGA 在每次啟動時可改變配置的能力,根據所需來改變 FPGA 的功能。Xilinx Platform Flash XCFxxP ProM 的設計修訂 (Design Revisioning) 功能,允許用戶在單個ProM 中將多種配置存儲為不同的修訂版本,從而簡化了 FPGA 配置更改。在 FPGA 內部加入少量的邏輯,用戶就能在 ProM 中存儲的多達四個不同的修訂版本之間進行動態切換。多重啟動或從多個設計修訂進行動態重新配置的能力,與 Spartan™-3E FPGA 和第三方并行 flashProM 一起使用時所提供的 MultiBoot 選項相似。本應用指南將進一步說明 Platform Flash ProM 如何提供附加選項來增強配置失敗時的安全性,以及如何減少引腳數量和板面積。此外,Platform Flash ProM 還為用戶提供其他優勢:iMPACT 編程支持、單一供應商解決方案、低成本板設計和更快速的配置加載。本應用指南還詳細地介紹了一個包含 VHDL 源代碼的參考設計。
上傳時間: 2013-10-10
上傳用戶:wangcehnglin
本應用指南講述一種實用的 MicroBlaze™ 系統,用于在非易失性 Platform Flash ProM 中存儲軟件代碼、用戶數據和配置數據,以簡化系統設計和降低成本。另外,本應用指南還介紹一種可移植的硬件設計、一個軟件設計以及在實現流程中使用的其他腳本實用工具。 簡介許多 FPGA 設計都集成了使用 MicroBlaze 和 PowerPC™ 處理器的軟件嵌入式系統,這些設計同時使用外部易失性存儲器來執行軟件代碼。使用易失性存儲器的系統還必須包含一個非易失性器件,用來在斷電期間存儲軟件代碼。大多數 FPGA 系統都在電路板上使用 Platform FlashProM (在本文中稱作 ProM),用于在上電時加載 FPGA 配置數據。另外,許多應用還可能使用其他非易失性器件(如 SPI Flash、Parallel Flash 或 PIC)來保存 MAC 地址等少量用戶數據,因此導致系統電路板上存在大量非易失性器件。
標簽: MicroBlaze Platform Flash XAPP
上傳時間: 2013-10-15
上傳用戶:rocwangdp
ADSP21060處理器ProM加載ASM代碼,實現程序前的寄存器配置初始化。開發調試系統必備!
上傳時間: 2016-03-04
上傳用戶:sqq
在FPGA設計中,從配置ProM/FLASH讀取用戶數據
上傳時間: 2017-05-17
上傳用戶:1079836864
VHDL Design of BCD to 7-segment decoder using ProM
標簽: decoder segment Design using
上傳時間: 2017-07-28
上傳用戶:Amygdala
可重構計算技術兼具通用處理器(General-Purpose Processor,GPP)和專用集成電路(Application Specific Integr—ated Circuits,ASIC)的特點,既可以提供硬件高速的特性,又具有軟件可以重新配置的特性。而動態部分可重構技術是可重構計算技術的最新進展之一。該技術的要點就是在系統正常工作的情況下,修改部分模塊的功能,而系統其它模塊能夠照常運行,這樣既節約硬件資源,又增強了系統靈活性。 可重構SoC既可以在處理器上進行編程又可以改變FPGA內部的硬件結構,這使得SoC系統既具有處理器善于控制和運算的特點,又具FPGA靈活的重構特點;由于處理器和FPGA硬件是在同一塊硅片上,使得它們之間的通信寬帶大大提高,這種平臺很適合于容錯算法的實現。 本文基于863計劃項目;動態重構計算機的可信實現關鍵技術,重點研究應用于惡劣環境中FPGA自我容錯的體系結構,提出了一套完整的SoC系統的容錯設計方案,并研究其實現技術,設計實現了實現該技術的硬件平臺和軟件算法,并驗證成功。 論文取得了如下的創新性研究成果: 1、設計了實現動態重構技術的硬件平臺,包括高性能的FPGA(內含入式處理器PowcrPC)、ProM、SRAM、FLASH、串口通信等硬件模塊。 2、說明了動態重構技術的設計規范和設計流程,實現動態重構技術。 3、提出了一種基于動態重構實現容錯的方法,不需要外部處理器干預,由嵌入式處理器負責管理整個過程。 4、設計并實現了嵌入式處理器運行時需要的軟件,主要有兩個功能,首先是從CF卡中讀入重構所需的配置文件,并將配置文件寫進FPGA內部的配置存儲器中,改變FPGA內部的功能。其次,是實現容錯技術的算法。
上傳時間: 2013-04-24
上傳用戶:edrtbme