generation of a Pulse train
標簽: generation Pulse train of
上傳時間: 2017-08-28
上傳用戶:源碼3
The Periodic Pulse Signal in matlab
標簽: Periodic Signal matlab Pulse
上傳時間: 2013-12-01
上傳用戶:z1191176801
LZMA Pulse Audio Lib Data
標簽: LZMA
上傳時間: 2015-06-11
上傳用戶:yindong9
PWM(Pulse Width Modulation)控制——脈沖寬度調制技術,通過對一系列脈沖的寬度進行調制,來等效地獲得所需要波形(含形狀和幅值)
標簽: pwm
上傳時間: 2021-11-30
上傳用戶:kingwide
stm32f103c8t6單片機鏈接Pulse sensor心率傳感器串口輸出心率
上傳時間: 2022-06-02
上傳用戶:canderile
隨著電力電子技術的發展,各類電力電子裝置應運而生,這些產品在出廠前需要根據不同的需要進行相應的測試和校驗。傳統的負載測試存在著能耗大、靈活性差等諸多缺點,已經越來越不能滿足各種測試場合的要求,特別是一些要求用動態變化的負載、非線性負載、具有負阻特性的負載以及有源負載等測試場合。因此針對這一問題,本文利用電力電子技術結合計算機技術、控制技術等設計了一種通用的交流電子負載模擬裝置,以滿足各種測試場合的要求。 @@ 交流電子負載是一種可以模擬真實負載的電力電子裝置,它不但可以模擬傳統的線性負載,也可以模擬各種非線性負載、有源負載等其他形式的負載。目前國內外對電子負載的研究還不成熟,有些是使交流電源按照一定的功率放電,但是輸出電流卻與真實負載測試下的電流有較大的差別;而有些雖然能夠準確控制電源的放電電流取得和真實負載一樣的效果,但試驗電能完全被消耗掉,造成很大的浪費。本文研究的新型交流電子負載克服了以上電子負載方案的缺點,可以滿足各種試驗場合的測試需求,能夠在很大程度上減少能量浪費,豐富試驗樣式且節約試驗成本。 @@ 本文分析了能饋式交流電子負載的模擬原理,確定了采用中間直流環節的交-直-交主電路結構,其一端接待測交流電源,另一端接低壓交流電網。前級負載模擬環節和后級能量回饋環節均采用可四象限運行的電壓型PWM(Pulse Width Modulation)變換器。負載模擬環節直接與待測電源連接,采用電流滯環瞬時值比較方式,使電源輸出的實際電流信號準確、快速的跟蹤其指令電流信號值,使得電子負載對待測電源呈現設定的負載形式,完成電子負載的模擬功能;能量回饋環節與電網連接,通過控制輸出電流與電網電壓同頻、同相位,實現試驗電能的單位功率因數回饋電網的目的,變換器的控制采用常規的雙閉環控制方式,電流內環控制實際電流跟蹤指令值的變化,電壓外環通過控制輸出電流的大小使直流側母線電壓穩定為設定指令值。 @@ 電子負載系統在負載模擬部分通過人機接口設定具體負載形式和負載屬性,為了更加準確快速的得到電流指令信號值,文中采用更加直接的數值計算方 法,由數字信號處理器實時計算出該給定負載模式下的指令電流值。使用交流小信號分析法得到了系統的頻域方塊圖,并對主電路元件參數以及調節器進行了優化設計。針對大功率開關管開關頻率存在的限制,本文提出了幾種提高電流跟蹤精度的改進方法,取得了良好的效果。整個系統在PSIM平臺上進行了不同工作模式下的仿真,仿真結果表明方案切實可行。最后依據仿真方案設計基于TMS320F2812的控制系統和功率電路,使用PROTEL軟件進行了原理圖的繪制。@@關鍵詞:電子負載;能量回饋;電壓型變換器;滯環PWM電流控制;雙閉環;PWM整流器
上傳時間: 2013-05-26
上傳用戶:saharawalker
本文以“機車車輛輪對動態檢測裝置”為研究背景,以改進提升裝置性能為目標,研究在Altera公司的FPGA(Field Programmable Gate Array)芯片Cyclone上實現圖像采集控制、圖像處理算法、JPEG(Joint Photographic Expert Group)壓縮編碼標準的基本系統。本文使用硬件描述語言Verilog,以RedLogic的RVDK開發板作為硬件平臺,在開發工具OUARTUS2 6.0和MODELSIM SE 6.1B環境中完成軟核的設計與仿真驗證。 數據采集部分完成的功能是將由模擬攝像機拍攝到的圖像信號進行數字化,然后從數據流中提取有效數據,加以適當裁剪,最后將奇偶場圖像數據合并成幀,存儲到存儲器中。數字化及碼流產生的功能由SAA7113芯片完成,由FPGA對SAA7113芯片初始化設置、控制,并對數字化后的數據進行操作。 圖像處理算法部分考慮到實時性與算法復雜度等因素,從裝置的圖像處理流程中有選擇性地實現了直方圖均衡化、中值濾波與邊緣檢測三種圖像處理算法。 壓縮編碼部分依據JPEG標準基本系統順序編碼模式,在FPGA上實現了DCT(Discrete Cosine Transform)變換、量化、Zig-Zag掃描、直流系數DPCM(Differential Pulse Code Modulation)編碼、交流系數RLC(Run Length code)編碼、霍夫曼編碼等主要步驟,最后用實際的圖像數據塊對系統進行了驗證。
上傳時間: 2013-04-24
上傳用戶:qazwsc
什么是PWM控制 Pulse Width Modulation -- 脈寬調制 /脈沖寬度調制
標簽: PWM
上傳時間: 2013-04-24
上傳用戶:時代將軍
Control systems are becoming increasingly dependent on digital processing and so require sensors able to provide direct digital inputs. Sensors based on time measurement, having outputs based on a frequency or phase, have an advantage over conventional analogue sensors in that their outputs can be measured directly in digital systems by Pulse counting.
上傳時間: 2013-10-08
上傳用戶:wuyuying
數字與模擬電路設計技巧IC與LSI的功能大幅提升使得高壓電路與電力電路除外,幾乎所有的電路都是由半導體組件所構成,雖然半導體組件高速、高頻化時會有EMI的困擾,不過為了充分發揮半導體組件應有的性能,電路板設計與封裝技術仍具有決定性的影響。 模擬與數字技術的融合由于IC與LSI半導體本身的高速化,同時為了使機器達到正常動作的目的,因此技術上的跨越競爭越來越激烈。雖然構成系統的電路未必有clock設計,但是毫無疑問的是系統的可靠度是建立在電子組件的選用、封裝技術、電路設計與成本,以及如何防止噪訊的產生與噪訊外漏等綜合考慮。機器小型化、高速化、多功能化使得低頻/高頻、大功率信號/小功率信號、高輸出阻抗/低輸出阻抗、大電流/小電流、模擬/數字電路,經常出現在同一個高封裝密度電路板,設計者身處如此的環境必需面對前所未有的設計思維挑戰,例如高穩定性電路與吵雜(noisy)性電路為鄰時,如果未將噪訊入侵高穩定性電路的對策視為設計重點,事后反復的設計變更往往成為無解的夢魘。模擬電路與高速數字電路混合設計也是如此,假設微小模擬信號增幅后再將full scale 5V的模擬信號,利用10bit A/D轉換器轉換成數字信號,由于分割幅寬祇有4.9mV,因此要正確讀取該電壓level并非易事,結果造成10bit以上的A/D轉換器面臨無法順利運作的窘境。另一典型實例是使用示波器量測某數字電路基板兩點相隔10cm的ground電位,理論上ground電位應該是零,然而實際上卻可觀測到4.9mV數倍甚至數十倍的脈沖噪訊(Pulse noise),如果該電位差是由模擬與數字混合電路的grand所造成的話,要測得4.9 mV的信號根本是不可能的事情,也就是說為了使模擬與數字混合電路順利動作,必需在封裝與電路設計有相對的對策,尤其是數字電路switching時,ground vance noise不會入侵analogue ground的防護對策,同時還需充分檢討各電路產生的電流回路(route)與電流大小,依此結果排除各種可能的干擾因素。以上介紹的實例都是設計模擬與數字混合電路時經常遇到的瓶頸,如果是設計12bit以上A/D轉換器時,它的困難度會更加復雜。
上傳時間: 2013-11-16
上傳用戶:731140412