嵌入式Linux下USB驅(qū)動(dòng)的實(shí)現(xiàn)
基于Linux操作系統(tǒng)具有良好的開(kāi)放性和較強(qiáng)的可移植性,在當(dāng)前嵌入式操作系統(tǒng)中被廣泛采用;同時(shí)USB也具有極佳的通用性,是當(dāng)前最為流行的通用外設(shè)接口。本文詳細(xì)的介紹編寫(xiě)嵌入式USB驅(qū)動(dòng)程序的結(jié)...
基于Linux操作系統(tǒng)具有良好的開(kāi)放性和較強(qiáng)的可移植性,在當(dāng)前嵌入式操作系統(tǒng)中被廣泛采用;同時(shí)USB也具有極佳的通用性,是當(dāng)前最為流行的通用外設(shè)接口。本文詳細(xì)的介紹編寫(xiě)嵌入式USB驅(qū)動(dòng)程序的結(jié)...
軟件無(wú)線電(SDR,Software Defined Radio)由于具備傳統(tǒng)無(wú)線電技術(shù)無(wú)可比擬的優(yōu)越性,已成為業(yè)界公認(rèn)的現(xiàn)代無(wú)線電通信技術(shù)的發(fā)展方向。理想的軟件無(wú)線電系統(tǒng)強(qiáng)調(diào)體系結(jié)構(gòu)的開(kāi)放性和可編程...
隨著印制電路板功能的日益增強(qiáng),結(jié)構(gòu)日趨復(fù)雜,系統(tǒng)中各個(gè)功能單元之間的連線間距越來(lái)越細(xì)密,基于探針的電路系統(tǒng)測(cè)試方法已經(jīng)很難滿(mǎn)足現(xiàn)在的測(cè)試需要。邊界掃描測(cè)試(BST)技術(shù)通過(guò)將邊界掃描寄存器單元安插在集...
本文利用Verilog HDL 語(yǔ)言自頂向下的設(shè)計(jì)方法設(shè)計(jì)多功能數(shù)字鐘,突出了其作為硬件描述語(yǔ)言的良好的可讀性、可移植性和易理解等優(yōu)點(diǎn),并通過(guò)Altera QuartusⅡ 4.1 和ModelSim...
· 摘要: 目的:提出一種新的電動(dòng)機(jī)功率控制方法,實(shí)現(xiàn)對(duì)醫(yī)學(xué)設(shè)備的電動(dòng)機(jī)功率精準(zhǔn)控制.方法:通過(guò)對(duì)DSP微控制器TMS320LF240x的研究,提出了一種基于PWM調(diào)制電路的功率...
· 摘要: 目前DSP處理器普遍使用Flash作為其程序代碼存儲(chǔ)器,通過(guò)DSP的JTAG仿真接口對(duì)Flash存儲(chǔ)器進(jìn)行編程實(shí)現(xiàn)代碼的更新.這給DSP系統(tǒng)的軟件維護(hù)和升級(jí)造成了很大...
·作者:[美]Michael D.Ciletti出版社:電子工業(yè)出版社 內(nèi)容簡(jiǎn)介:本書(shū)通過(guò)大量完整的實(shí)例講解了使用VerilogHDL進(jìn)行超大規(guī)模集成電路設(shè)計(jì)的結(jié)構(gòu)化建模方法、關(guān)鍵步驟和設(shè)計(jì)...
MATLAB 7.0是一個(gè)高級(jí)的矩陣/陣列語(yǔ)言,它包含控制語(yǔ)句、函數(shù)、數(shù)據(jù)結(jié)構(gòu)、輸入和輸出和面向?qū)ο缶幊烫攸c(diǎn)。用戶(hù)可以在命令窗口中將輸入語(yǔ)句與執(zhí)行命令同步,也可以先編寫(xiě)好一個(gè)較大的復(fù)雜的應(yīng)用程序(M文...
異步FIFO是用來(lái)適配不同時(shí)鐘域之間的相位差和頻率飄移的重要模塊。本文設(shè)計(jì)的異步FIFO采用了格雷(GRAY)變換技術(shù)和雙端口RAM實(shí)現(xiàn)了不同時(shí)鐘域之間的數(shù)據(jù)無(wú)損傳輸。該結(jié)構(gòu)利用了GRAY變換的特點(diǎn),...
在需要對(duì)信號(hào)進(jìn)行再量化的場(chǎng)合,可以通過(guò)加入dither來(lái)避免小信號(hào)再量化所產(chǎn)生的諧波失真,但同時(shí)會(huì)使噪聲功率增加。這種情況下,可以利用人耳的心理聲學(xué)特性,通過(guò)噪聲整形來(lái)降低噪聲的可聞性,提高實(shí)際的信噪...