隨著信息技術的發展,數字信號的采集與處理在科學研究、工業生產、航空航天、醫療衛生等部門得到越來越廣泛的應用,這些應用中對數字信號的傳輸速度提出了比較高的要求。傳統的基于ISA總線的信號傳輸效率低,嚴重制約著系統性能的提高。 PCI總線以其高性能、低成本、開放性、軟件兼容性等眾多優點成為當今最流行的計算機局部總線。但是,由于PCI總線硬件接口復雜、不易于接入、協議規范比較繁瑣等缺點,常常需要專用的接口芯片作為橋接,為了解決這一系列問題,本文提出了一種基于FPGA的PCI總線接口橋接邏輯的實現方案,支持PCI突發訪問方式,突發長度為8至128個雙字長度,核心FPGA芯片采用ALTERA公司的CYCLONE FPGA系列的EP1C6Q240C8,容量為6000個邏輯宏單元,速度為-8,編譯后系統速度可以達到80MHz,取得了良好的效果。 基于FPGA的PCI總線接口橋接邏輯的核心是PCI接口模塊。在硬件方面,特別討論了PCI接口模塊、地址轉換模塊、數據緩沖模塊、外部接口模塊和SRAM DMA控制模塊等五個功能模塊的設計方案和硬件電路實現方法,著重分析了PCI接口模塊的數據傳輸方式,采用模塊化的方法設計了內部控制邏輯,并進行了相關的時序仿真和邏輯驗證,硬件需要軟件的配合才能實現其功能,因此設備驅動程序的設計是一個重要部分,論文研究了Windows XP體系結構下的WDM驅動模式的組成、開發設備驅動程序的工具以及開發系統實際硬件的設備驅動程序時的一些關鍵技術。 本文最后利用基于FPGA的PCI總線接口橋接邏輯中的關鍵技術,對PCI數據采集卡進行了整體方案的設計。該系統采用Altera公司的cyclone Ⅱ系列FPGA實現。
上傳時間: 2013-07-24
上傳用戶:ca05991270
隨著國民經濟的發展和社會的進步,人們越來越需要便捷的交通工具,從而促進了汽車工業的發展,同時汽車發動機檢測維修等相關行業也發展起來。在汽車發動機檢測維修中,發動機電腦(Electronic Control.Unit-ECU)檢測維修是其中最關鍵的部分。發動機電腦根據發動機的曲軸或凸輪軸傳感器信號控制發動機的噴油、點火和排氣。所以,維修發動機電腦時,必須對其施加正確的信號。目前,許多發動機的曲軸和凸輪軸傳感器信號已不再是正弦波和方波等傳統信號,而是多種復雜波形信號。為了能夠提供這種信號,本文研究并設計了一種能夠產生復雜波形的低成本任意波形發生器(Arbitrary Waveform Generator-AWG)。 本文提出的任意波形發生器依據直接數字頻率合成(Direct Digial FrequencySynthesis-DDFS)原理,采用自行設計現場可編程門陣列(FPGA)的方案實現頻率合成,擴展數據存儲器存儲波形的量化幅值(波形數據),在微控制單元(MCU)的控制與協調下輸出頻率和相位均可調的信號。 任意波形發生器主要由用戶控制界面、DDFS模塊、放大及濾波、微控制器系統和電源模塊五部分組成。在設計中采用FPGA芯片EPF10K10QC208-4實現DDFS的硬件算法。波形調整及濾波由兩級放大電路來完成:第一級對D/A輸出信號進行調整;第二級完成信號濾波及信號幅值和偏移量的調節。電源模塊利用三端集成穩壓器進行電壓值變換,利用極性轉換芯片ICL7660實現正負極性轉換。 該任意波形發生器與通用模擬信號源相比具有:輸出頻率誤差小,分辨率高,可產生任意波形,成本低,體積小,使用方便,工作穩定等優點,十分適合汽車維修行業使用,具有較好的市場前景。
上傳時間: 2013-05-28
上傳用戶:cylnpy
甚短距離傳輸(VSR)是一種用于短距離(約300 m~600m)內進行數據傳輸的光傳輸技術.它主要應用于網絡中的交換機、核心路由器(CR)、光交叉連接設備(OXC)、分插復用器(ADM)和波分復用(WDM)終端等不同層次設備之間的互連,具有構建方便、性能穩定和成本低等優點,是光通信技術發展的一個全新領域,逐漸成為國際通用的標準技術,成為全光網的一個重要組成部分. 本文深入研究了VSR并行光傳輸系統,完成了VSR技術的核心部分--轉換器子系統的設計與實現,使用現場可編程陣列FPGA(Field Programmable GateArray)來完成轉換器電路的設計和功能實現.深入研究現有VSR4-1.0和VSR4-3.0兩種并行傳輸標準,在其技術原理的基礎上,提出新的VSR并行方案,提高了多模光纖帶的信道利用率,充分利用系統總吞吐量大的優勢,為將來向更高速率升級提供了依據.根據萬兆以太網的技術特點和傳輸要求,提出并設計了用VSR技術實現局域和廣域萬兆以太網在較短距離上的高速互連的系統方案,成功地將VSR技術移植到萬兆以太網上,實現低成本、構建方便和性能穩定的高速短距離傳輸. 本文所有的設計均在Altera Stratix GX系列FPGA的EP1SGX25F1020C7上實現,采用Altera的Quartus Ⅱ開發工具和 Verilog HDL硬件描述語言完成了VSR4-1.0轉換器集成電路和萬兆以太網的SERDES的設計和仿真,并給出了各模塊的電路結構和仿真結果.仿真的結果表明,所有的設計均能正確的實現各自的功能,完全能夠滿足10Gb/s高速并行傳輸系統的要求.
上傳時間: 2013-07-14
上傳用戶:han0097
本文將電路接口技術與硬件可編程技術相結合,提出了用可編程芯片來控制IDE硬盤進行高速數據記錄,能夠滿足機載數據記錄設備重量輕、容量大、速度快的要求。 論文對硬盤ATA接口標準進行了研究,對VHDL語言、現場可編程門陣列器件(FPGA)實現硬件電路的原理和方法進行了深入分析,在此基礎上完成了基于FPGA的數據記錄控制器的設計。文中選擇了具有低功耗、低成本、高性能的FPGA芯片(型號為CycloneEP1C3T144C8),將各功能模塊級聯成系統在該芯片上完成了控制器系統級的設計與仿真驗證,驗證結果表明了用FPGA實現高速數據記錄控制器的可行性。所設計的VHDL代碼經QuartusⅡ綜合、布局布線、管腳分配后,在FPGA內部可以達到104.46Mhz的電路工作速度,FPGA與硬盤之間采用ATA接口的UltraDMA模式2傳輸方式,可以達到33.3MByte/s的突發數據傳輸率。文中對所用到的FPGA設計技術給予了詳細說明,對各功能模塊的設計給予了詳細闡述,對關鍵設計給出了VHDL源代碼,還討論了FPGA設計中時序約束的作用,給出了本文所做時序約束的方法。 本文中所論述的工作對以后機載數據記錄系統的設計具有重要的鋪墊作用。文中在總結所做工作的同時,還對下一步工作提出了有益的建議。
上傳時間: 2013-08-05
上傳用戶:hanli8870
數字電視近年來飛速發展,它最終取代模擬電視是一個必然趨勢。可編程邏輯技術以及EDA技術的升溫也帶來了電子系統設計的巨大變革。本論文將迅速發展的FPGA技術應用于數字電視系統中,研究探討了數字電視前端系統中的關鍵設備——傳輸流復用器的FPGA建模和實現,以及相關的關鍵技術。本論文首先介紹了數字電視的發展現狀和前景,概述了數字電視前端系統的組成結構與關鍵技術,以及可編程邏輯技術的發展和優勢。然后介紹了數字電視系統中的重要標準MPEG-2以及傳輸流復用器的原理和系統結構,并且從理論上闡述了復用器設計的關鍵技術:PSI重組和PCR調整。接著詳細說明了如何運用創新思路,采用獨特的硬件架構在一片FPGA上實現整個復用器的軟件和硬件系統的方案,并且舉例說明了復用器硬件邏輯設計中所運用的幾個FPGA設計技巧。最后對本文進行總結,并提出了數字電視系統中復用器設備未來發展的設想。本文中介紹的基于SOPC的硬件復用器設計方案,將系統的軟件和硬件集成在一款Altera公司新推出的低成本高密度cyclone系列FPGA上,并且將FPGA設計技巧運用于復用器的硬件邏輯設計中。整個設計方案不但簡化了系統設計,而且實現了穩定,高速,低成本,可擴展性強的復用器系統。
上傳時間: 2013-06-02
上傳用戶:gtzj
作為一種16/32位的高性能、低成本、低功耗的嵌入式RISC微處理器,ARM微處理器目前已經成為應用最為廣泛的嵌入式微處理器。 本書在全面介紹ARM處理器的體系結構、編程模型、指令系統和開發工具的同時,以Samsung公司的一款基于以太網系統的ARM處理器-S3C4510B為核心,詳細講解系統的設計、調試,以及相關的軟件設計和嵌入式操作系統的移植、應用程序的開發、設備驅動程序的開發過程。通過閱讀本書,可以使具備一定的系統設計能力的讀者全面掌握開發基于ARM微處理器系統的多方面知識,從而具備設計開發基于ARM微處理器的特定應用系統的能力。 本書可作為基于ARM的軟件編程和硬件系統設計的參考手冊,也可作為16/32位微處理器教學用書,以及嵌入式系統應用設計人員的參考用書。
上傳時間: 2013-05-27
上傳用戶:xiaowei314
刀具狀態的精確監測是保證金屬切削加工過程順利進行的關鍵,因此研制準確、可靠且成本低廉的刀具狀態監測系統一直是研究人員所追求的目標。在眾多刀具狀態監測方法中,聲發射監測技術,以其信號直接來源于切削區,具有靈敏度高、響應快,能有效避開低頻干擾等優點,非常適用于刀具狀態監測。 圍繞如何獲取高信噪比的刀具狀態信號特征,擬結合嵌入式技術,構建準確、穩定、低成本的實時刀具狀態監測與辨識系統。給出了基于ARM& WinCE平臺的刀具狀態監測系統數據處理平臺軟硬件初步解決方案。作為課題的前期研究本文主要進行了以下工作: (1)分析了聲發射信號與刀具磨損狀態的相關性,驗證了利用聲發射信號進行刀具狀態監測的可行性; (2)確定刀具狀態監測系統的整體方案,包括系統整體架構、軟硬件設計方案。ARM& WinCE構成本系統的數據處理與顯示平臺,EVC為圖形界面應用程序開發工具; (3)構建了數據處理與顯示平臺。選用MagicARM2410實驗開發平臺,簡化了硬件設計;根據系統的功能需求,進行ARM平臺的接口設計、操作系統和必要的驅動程序的剪裁及移植; (4)完成了數據處理與顯示應用軟件設計。系統軟件包括界面模塊、數據管理模塊、數據處理模塊、圖形及結果顯示模塊、參數設置模塊等,其中數據處理模塊主要包括小波消噪、小波包分解特征提取等算法; (5)實現了ARM& WinCE平臺與PC機的實時可靠通訊。
上傳時間: 2013-04-24
上傳用戶:lanjisu111
生物發酵作為現代生物技術工業的重要組成部分,已被廣泛用于食品、制藥等各個領域,并顯示出良好的發展前景和巨大的市場潛力。但由于生物發酵過程是一種復雜的生化反應過程,控制變量眾多且相互關聯度較大,采用傳統控制方法難以實現有效控制。 因此,本文根據生物發酵的流程特點和當今國內市場的切實需要,在總結國內外相關研究的基礎上,針對非線性、時變、大滯后的發酵過程,將智能控制技術融入到了生物發酵控制系統中,主要對發酵過程中的溫度、PH值的控制算法進行研究,分別設計了仿人智能模糊PID控制和仿人智能模糊控制,模擬仿真和實驗分析表明,控制效果優于傳統算法。 基于32位ARM架構的嵌入式微處理器以其高性能、低功耗、低成本的優勢,得到了很好的推廣,同時國內微電子與嵌入式技術得到了迅速發展。鑒于此背景,本系統現場控制的下位機的硬件平臺采用基于S3C2410的處理器,軟件設計中采用了嵌入式Linux系統。同時采用了集散控制技術,實現一臺上位機可以同時與多臺下位機的數據通訊和遠程監控,且下位機可以脫離上位計算機單獨對各種參數進行控制。 本文的工作重點主要包括:主要參數測量與控制、發酵過程系統的總體設計、嵌入式系統的設計。本發酵控制系統對發酵過程進行實時監測、優化操作,不僅能避免人工操作的不確定因素,提高自動化水平,而且能夠對發酵過程中主要參數進行有效控制,具有重要的現實意義。
上傳時間: 2013-04-24
上傳用戶:1142895891
隨著國民經濟的快速發展,我國對于電力的需求和依賴性也越來越大。同時,對變電站及電網的安全和穩定也提出了更高的要求。2008年的南方冰雪災害造成了電力設施及輸電線路的重大損失,嚴重危害了電網的正常工作,影響了人民的正常生活和工廠的正常運行。電力部門需要一種能夠實時監控變電站設備的監控系統,第一時間監測到電力設備的損壞和人為因素的破壞,迅速做出處理,將損失減小到最低值。隨著電力部門網路化的全面普及,各個變電站有了相應的通訊網絡,使得監控系統網絡傳輸成為可能。 課題探索了低功耗、高性能、低成本并具有豐富芯片資源的嵌入式處理器和內核精簡、性能強悍、源碼開放及開發成本低的操作系統,設計和實現了基于ARM9和嵌入式Linux操作系統的變電站監控系統,實現了對變電站設備的實時視頻監控、紅外線監測和煙霧火災探測等功能。系統硬件采用模塊化設計,主控制器模塊采用三星公司的S3C2410A高性能芯片作為嵌入式微處理器,設計了外圍接口電路和其它外圍設備電路;視頻監控模塊采用OV511系列USB攝像頭進行圖像采集;紅外線防盜監測模塊采用熱釋電紅外線傳感器配合菲涅爾透鏡設計了報警電路;煙霧火災探測模塊采用Motorola公司生產的離子型煙霧檢測芯片MC14468,設計了監測電路。系統軟件開發分兩層,下層軟件開發構建了交叉編譯環境,移植了嵌入式Linux操作系統并利用Video4Linux API庫函數接口完成了視頻圖像采集程序的設計,同時對攝像頭驅動程序進行了提取和編譯;上層軟件開發實現了對采集的視頻數據在網絡中傳輸,使用Visual C++設計了客戶端監控應用界面,實現人機交互,并對所采集視頻圖像進行了最優化處理。 課題針對現有監控系統存在的不足進行改進,集視頻監控、紅外線防盜監測和火災報警等功能于一體,充分發揮嵌入式系統和計算機網絡的優勢,設計出了功能豐富,性能優良的變電站監控系統。提高了變電站運行和維護的安全性及可靠性,并逐步實現了電網的可視化監控和調度,使電網調控運行更為安全、可靠。
上傳時間: 2013-04-24
上傳用戶:glitter
智能電表、水表、煤/燃氣表、熱量表等大量地出現在人們的生活中,同時這些儀表的抄錄工作變得越來越煩瑣,工作量大,工作效率低,不僅給用戶帶來不便,而且會存在漏抄、誤抄、估抄的現象。隨著電子技術、通信技術和計算機技術的飛速發展,人工抄表已經逐步被自動抄表所代替。 集中器是一個數據集中處理器,是多對象自動抄表系統的通信橋梁,負責對各智能表的數據進行采集、存儲和管理,及時有效地向上位機傳輸數據并執行上位機發送的指令。提高多對象集中器數據處理能力,有效完成上下行通信是多對象自動抄表系統AMRS(Automation Meter Reading System)目前需要解決的關鍵問題。 本文針對多對象集中器這樣一個較復雜的通信與控制系統,提出采用32位的高性能嵌入式微處理器。32位ARM9微處理器處理速度快、硬件性能高、低功耗、低成本,集成了相當多的硬件資源,硬件的擴展和設計大大簡化,ARM9(S3C2410)為工業級芯片,抗干擾能力強,能夠適應運行現場的較惡劣環境,8/16位微控制器運算能力有限,對于較復雜的通信與控制算法難以順利完成;硬件平臺依賴性強,不利于軟件的開發、升級與移植;在缺乏多任務調度機制的情況下,應用軟件不僅實現難度大,且可靠性難以保證。 本文首先對多對象遠程抄表系統的總體結構進行研究,主要研究了多對象遠程抄表系統中集中器的軟件和硬件實現,對硬件資源進行了外圍擴展,對S3C2410微處理器芯片的外圍硬件進行了擴展設計,使之具備了滿足使用需求的最小系統硬件資源,包括時鐘、復位、電源、外圍存儲、LCD、RS-485通信模塊、CAN通信模塊等電路設計。實時時鐘為多對象集中器定時抄表提供時間標準;電源電路為多對象集中器系統提供穩定電源;看門狗電路的設計保證多對象集中器系統可靠運行,防止系統死機;數據存儲器主要用于存儲參數、變量、集中器自身的參數,負責智能表的參數以及智能表用量等。上行通道即多對象集中器與上位機之間的通信線路,采用CAN現場總線進行通信;下行通道即多對象集中器與智能表之間的通信,采用RS-485總線進行通信。軟件設計上,主要針對多對象集中器的數據存儲功能和串行通訊功能進行程序編寫。基于ARM的多對象遠程抄表系統集中器可以實現多對象遠程抄表,提高了數據處理能力,有效完成了上下行通信,可靠性強,穩定性高,結構簡單。
上傳時間: 2013-06-07
上傳用戶:heminhao