基于FPGA的32位RISC處理器設計與實現
隨著SOC技術、IP技術以及集成電路技術的發展,RISC軟核處理器的研究與開發設計開始受到了人們的重視。基于FPGA的RISC軟核處理器在各個行業開始得到了廣泛的應用,特別是在一些基于FPGA的嵌入式...
隨著SOC技術、IP技術以及集成電路技術的發展,RISC軟核處理器的研究與開發設計開始受到了人們的重視。基于FPGA的RISC軟核處理器在各個行業開始得到了廣泛的應用,特別是在一些基于FPGA的嵌入式...
·英文原版書籍:Guide to RISC Processors For Programmers and Engineers...
Building a RISC System in an FPGA...
本文首先介紹了語音編碼實現領域發展狀況,然后對DSP平臺上實現語音標準進行了較為詳細的研究和闡述,最后給出了基于RISC處理器平臺上語音標準的一個系統實現. ...
8位RISC CPU的VERILOG編程 SOURCECODE...
幾個VHDL的源代碼和和一個本人編寫的5級流水線RISC CPU的代碼...
RISC的指令VerilogHDL實現...
詳細的介紹了risc技術,是不可多得的入門讀物...
這是一個很好的Verilog 編寫的8位RISC CPU源碼(可做為MCU),并且包括完整的C 語言的測試代碼。...
這是一個Verilog HDL編寫的RISC cpu的程序,該程序共10個子程序,實現了簡單的RISC cpu,可供初學者參考,學習硬件描述語言,及設計方法。該程序通過了modelsim仿真驗證。...