-
Arduino,是一塊基于開(kāi)放源代碼的USB接口Simple i/o接口板(包括12通道數(shù)字GPIO,4通道PWM輸出,6-8通道10bit ADC輸入通道),并且具有使用類似Java,C語(yǔ)言的IDE集成開(kāi)發(fā)環(huán)境。
讓您可以快速使用Arduino語(yǔ)言與Flash或Processing…等軟件,作出互動(dòng)作品。
Arduino可以使用開(kāi)發(fā)完成的電子元件例如Switch或sensors或其他控制器、LED、步進(jìn)馬達(dá)或其他輸出裝置。Arduino也可以獨(dú)立運(yùn)作成為一個(gè)可以跟軟件溝通的接口,例如說(shuō):flash、processing、Max/MSP、VVVV 或其他互動(dòng)軟件…。Arduino開(kāi)發(fā)IDE接口基于開(kāi)放源代碼原,可以讓您免費(fèi)下載使用開(kāi)發(fā)出更多令人驚艷的互動(dòng)作品。
特色:
1、開(kāi)放源代碼的電路圖設(shè)計(jì),程序開(kāi)發(fā)接口免費(fèi)下載,也可依需求自己修改。
2、使用低價(jià)格的微處理控制器(ATMEGA8或ATmega128)。可以采用USB接口供電,不需外接電源。也可以使用外部9VDC輸入
3、Arduino支持ISP在線燒,可以將新的“bootloader”固件燒入ATmega8或ATmega128芯片。有了bootloader之后,可以通過(guò)串口或者USB to Rs232線更新固件。
4、可依據(jù)官方提供的Eagle格式PCB和SCH電路圖,簡(jiǎn)化Arduino模組,完成獨(dú)立運(yùn)作的微處理控制。可簡(jiǎn)單地與傳感器,各式各樣的電子元件連接(EX:紅外線,超音波,熱敏電阻,光敏電阻,伺服馬達(dá),…等)
5、支持多種互動(dòng)程序,如:Flash、Max/Msp、VVVV、PD、C、Processing……等
6、應(yīng)用方面,利用Arduino,突破以往只能使用鼠標(biāo),鍵盤,CCD等輸入的裝置的互動(dòng)內(nèi)容,可以更簡(jiǎn)單地達(dá)成單人或多人游戲互動(dòng)。
標(biāo)簽:
Arduino
上傳時(shí)間:
2013-10-17
上傳用戶:cuiyashuo
-
protel 99se 使用技巧以及常見(jiàn)問(wèn)題解決方法:里面有一些protel 99se 特別技巧,還有我們經(jīng)常遇到的一些問(wèn)題!如何使一條走線至兩個(gè)不同位置零件的距離相同?
您可先在Design/Rule/High Speed/Matched Net Lengths的規(guī)則中來(lái)新增規(guī)則設(shè)定,最后再用Tools/EqualizeNet Lengths 來(lái)等長(zhǎng)化即可。
Q02、在SCHLIB中造一零件其PIN的屬性,如何決定是Passive, Input, I/O, Hi-
Z,Power,…..?在HELP中能找到說(shuō)明嗎?市面有關(guān) SIM?PLD?的書(shū)嗎?或貴公司有講義?
你可在零件庫(kù)自制零件時(shí)點(diǎn)選零件Pin腳,并在Electrical Type里,可以自行設(shè)定PIN的
屬性,您可參考臺(tái)科大的Protel sch 99se 里面有介紹關(guān)于SIM的內(nèi)容。
Q03、請(qǐng)問(wèn)各位業(yè)界前輩,如何能順利讀取pcad8.6版的線路圖,煩請(qǐng)告知
Protel 99SE只能讀取P-CAD 2000的ASCII檔案格式,所以你必須先將P-CAD8.6版的格式轉(zhuǎn)為P-CAD 2000的檔案格式,才能讓Protel讀取。
Q04、請(qǐng)問(wèn)我該如何標(biāo)示線徑大小的那個(gè)平方呢
你可以將格點(diǎn)大小設(shè)小,還有將字形大小縮小,再放置數(shù)字的平方位置即可。
Q05、請(qǐng)問(wèn)我一次如何更改所有組件的字型
您可以點(diǎn)選其中一個(gè)組件字型,再用Global的方法就可以達(dá)成你的要求。
標(biāo)簽:
protel
99
se
使用技巧
上傳時(shí)間:
2015-01-01
上傳用戶:yxgi5
-
XAPP520將符合2.5V和3.3V I/O標(biāo)準(zhǔn)的7系列FPGA高性能I/O Bank進(jìn)行連接
The I/Os in Xilinx® 7 series FPGAs are classified as either high range (HR) or high performance (HP) banks. HR I/O banks can be operated from 1.2V to 3.3V, whereas HP I/O banks are optimized for operation between 1.2V and 1.8V. In circumstances that require an HP 1.8V I/O bank to interface with 2.5V or 3.3V logic, a range of options can be deployed. This application note describes methodologies for interfacing 7 series HP I/O banks with 2.5V and 3.3V systems
標(biāo)簽:
XAPP
FPGA
Bank
520
上傳時(shí)間:
2013-11-06
上傳用戶:wentianyou
-
這里講述了將PCB還原成SCH原理圖的過(guò)程。幫助您成功將PCB還原成SCH原理圖。
標(biāo)簽:
PCB
SCH
原理圖
上傳時(shí)間:
2013-10-22
上傳用戶:ca05991270
-
抑制△I 噪聲一般需要從多方面著手, 但通過(guò)PCB 設(shè)計(jì)抑制△I 噪聲是有效的措施之一。如何通過(guò)PCB 設(shè)計(jì)抑制△I 噪聲是一個(gè)亟待深入研究的問(wèn)題。在對(duì)△I 噪聲的產(chǎn)生、特點(diǎn)、主要危害等研究的基礎(chǔ)上, 討論了輻射干擾機(jī)理, 重點(diǎn)結(jié)合PCB 和EMC 研究的新進(jìn)展, 研究了抑制△I 噪聲的PCB 設(shè)計(jì)方法。對(duì)通過(guò)PCB 設(shè)計(jì)抑制△I 噪聲的研究與應(yīng)用具有指導(dǎo)作用。
標(biāo)簽:
PCB
設(shè)計(jì)方法
上傳時(shí)間:
2013-11-18
上傳用戶:wweqas
-
protel中的sch零件庫(kù),設(shè)計(jì)開(kāi)發(fā)過(guò)程中可能經(jīng)常用的到啊。
標(biāo)簽:
protel
sch
零件
上傳時(shí)間:
2013-10-18
上傳用戶:youlongjian0
-
摘要: 串行傳輸技術(shù)具有更高的傳輸速率和更低的設(shè)計(jì)成本, 已成為業(yè)界首選, 被廣泛應(yīng)用于高速通信領(lǐng)域。提出了一種新的高速串行傳輸接口的設(shè)計(jì)方案, 改進(jìn)了Aurora 協(xié)議數(shù)據(jù)幀格式定義的弊端, 并采用高速串行收發(fā)器Rocket I/O, 實(shí)現(xiàn)數(shù)據(jù)率為2.5 Gbps的高速串行傳輸。關(guān)鍵詞: 高速串行傳輸; Rocket I/O; Aurora 協(xié)議
為促使FPGA 芯片與串行傳輸技術(shù)更好地結(jié)合以滿足市場(chǎng)需求, Xilinx 公司適時(shí)推出了內(nèi)嵌高速串行收發(fā)器RocketI/O 的Virtex II Pro 系列FPGA 和可升級(jí)的小型鏈路層協(xié)議———Aurora 協(xié)議。Rocket I/O支持從622 Mbps 至3.125 Gbps的全雙工傳輸速率, 還具有8 B/10 B 編解碼、時(shí)鐘生成及恢復(fù)等功能, 可以理想地適用于芯片之間或背板的高速串行數(shù)據(jù)傳輸。Aurora 協(xié)議是為專有上層協(xié)議或行業(yè)標(biāo)準(zhǔn)的上層協(xié)議提供透明接口的第一款串行互連協(xié)議, 可用于高速線性通路之間的點(diǎn)到點(diǎn)串行數(shù)據(jù)傳輸, 同時(shí)其可擴(kuò)展的帶寬, 為系統(tǒng)設(shè)計(jì)人員提供了所需要的靈活性[4]。但該協(xié)議幀格式的定義存在弊端,會(huì)導(dǎo)致系統(tǒng)資源的浪費(fèi)。本文提出的設(shè)計(jì)方案可以改進(jìn)Aurora 協(xié)議的固有缺陷,提高系統(tǒng)性能, 實(shí)現(xiàn)數(shù)據(jù)率為2.5 Gbps 的高速串行傳輸, 具有良好的可行性和廣闊的應(yīng)用前景。
標(biāo)簽:
Rocket
2.5
高速串行
收發(fā)器
上傳時(shí)間:
2013-10-13
上傳用戶:lml1234lml
-
Q01、如何使一條走線至兩個(gè)不同位置零件的距離相同?
您可先在Design/Rule/High Speed/Matched Net Lengths的規(guī)則中來(lái)新增規(guī)則設(shè)定,最
后再用Tools/EqualizeNet Lengths 來(lái)等長(zhǎng)化即可。
Q02、在SCHLIB中造一零件其PIN的屬性,如何決定是Passive, Input, I/O, Hi-
Z,Power,…..?在HELP中能找到說(shuō)明嗎?市面有關(guān) SIM?PLD?的書(shū)嗎?或貴公司有講義?
你可在零件庫(kù)自制零件時(shí)點(diǎn)選零件Pin腳,并在Electrical Type里,可以自行設(shè)定PIN的
屬性,您可參考臺(tái)科大的Protel sch 99se 里 面有介紹關(guān)于SIM的內(nèi)容。
Q03、請(qǐng)問(wèn)各位業(yè)界前輩,如何能順利讀取pcad8.6版的線路圖,煩請(qǐng)告知
Protel 99SE只能讀取P-CAD 2000的ASCII檔案格式,所以你必須先將P-CAD8.6版的格式
轉(zhuǎn)為P-CAD 2000的檔案格式,才能讓Protel讀取。
標(biāo)簽:
Protel
上傳時(shí)間:
2013-11-07
上傳用戶:tangsiyun
-
PCB LAYOUT技術(shù)大全---初學(xué)者必看!
PROTEL相關(guān)疑問(wèn)
1.原理圖常見(jiàn)錯(cuò)誤:
(1)ERC報(bào)告管腳沒(méi)有接入信號(hào):
a. 創(chuàng)建封裝時(shí)給管腳定義了I/O屬性;
b.創(chuàng)建元件或放置元件時(shí)修改了不一致的grid屬性,管腳與線沒(méi)有連上;
c. 創(chuàng)建元件時(shí)pin方向反向,必須非pin name端連線。
(2)元件跑到圖紙界外:沒(méi)有在元件庫(kù)圖表紙中心創(chuàng)建元件。
(3)創(chuàng)建的工程文件網(wǎng)絡(luò)表只能部分調(diào)入pcb:生成netlist時(shí)沒(méi)有選擇為global。
(4)當(dāng)使用自己創(chuàng)建的多部分組成的元件時(shí),千萬(wàn)不要使用annotate.
2.PCB中常見(jiàn)錯(cuò)誤:
(1)網(wǎng)絡(luò)載入時(shí)報(bào)告NODE沒(méi)有找到:
a. 原理圖中的元件使用了pcb庫(kù)中沒(méi)有的封裝;
b. 原理圖中的元件使用了pcb庫(kù)中名稱不一致的封裝;
c. 原理圖中的元件使用了pcb庫(kù)中pin number不一致的封裝。如三極管:sch中pin number 為e,b,c, 而pcb中為1,2,3。
標(biāo)簽:
LAYOUT
PCB
初學(xué)者
上傳時(shí)間:
2013-10-20
上傳用戶:kbnswdifs
-
Labview:字符串和文件I/O
標(biāo)簽:
Labview
字符串
上傳時(shí)間:
2013-10-13
上傳用戶:wmwai1314