同步動態隨機存取內存(synchronousdynamicrandom-accessmemory,簡稱SDRAM)是有一個同步接口的動態隨機存取內存(DRAM)。通常DRAM是有一個異步接口的,這樣它可以隨時響應控制輸入的變化。而SDRAM有一個同步接口,在響應控制輸入前會等待一個時鐘信號,這樣就能和計算機的系統總線同步。時鐘被用來驅動一個有限狀態機,對進入的指令進行管線(Pipeline)操作。這使得SDRAM與沒有同步接口的異步DRAM(asynchronousDRAM)相比,可以有一個更復雜的操作模式。
FPGA讀寫SDRAM的實例,可以當作IPcore來添加,非常有價值的的程序。...
??
?? familiarsmile
ARM AT9260的一段初始代碼,主要是用來測試SDRAM...
??
?? dancnc
verilog語言
利用FPGA控制SDRAM,相信很多朋友都需要
快下載吧...
??
?? qilin
本文檔是一個使用VERILOG語言所討論的上SDRAM的基本原理!...
??
?? bruce
移植好的支持MPC5200B處理器和DDR SDRAM以及PCF8563實時時鐘和SM712顯卡啟動的u-boot源代碼...
??
?? sclyutian