Nios無(wú)痛入門(mén).chm
上傳時(shí)間: 2013-06-19
上傳用戶:eeworm
專輯類-實(shí)用電子技術(shù)專輯-385冊(cè)-3.609G Nios無(wú)痛入門(mén).chm
上傳時(shí)間: 2013-06-12
上傳用戶:cursor
本文研究了基于Nios Ⅱ的FPGA-CPU調(diào)試技術(shù)。論文研究了NiosⅡ嵌入式軟核處理器的特性;實(shí)現(xiàn)了以Nios Ⅱ嵌入式處理器為核心的FPGA-CPU調(diào)試系統(tǒng)的軟、硬件設(shè)計(jì);對(duì)兩種不同類型的FPGA-CPU進(jìn)行了實(shí)際調(diào)試,對(duì)實(shí)驗(yàn)數(shù)據(jù)進(jìn)行了分析。 在硬件方面,為了控制和檢測(cè)FPGA-CPU,設(shè)計(jì)并實(shí)現(xiàn)了FPGA-CPU的控制電路、FPGA-CPU的內(nèi)部通用寄存器組掃描電路、存儲(chǔ)器電路等;完成了各種外圍設(shè)備接口的設(shè)計(jì);實(shí)現(xiàn)了調(diào)試系統(tǒng)的整體設(shè)計(jì)。 在軟件方面,設(shè)計(jì)了調(diào)試監(jiān)控軟件,完成了對(duì)FPGA-CPU運(yùn)行的控制和信號(hào)狀態(tài)的監(jiān)測(cè)。這些信號(hào)包括地址和數(shù)據(jù)總線以及各種寄存器的數(shù)據(jù)等;實(shí)現(xiàn)了多種模式下的FPGA-CPU調(diào)試支持單時(shí)鐘調(diào)試、單步調(diào)試和軟件斷點(diǎn)多種調(diào)試模式。此外,設(shè)計(jì)了專用的編譯軟件,實(shí)現(xiàn)了基于不同指令系統(tǒng)的偽匯編程序編譯,提高了調(diào)試效率。 本文作者在實(shí)現(xiàn)了FPGA-CPU調(diào)試系統(tǒng)基礎(chǔ)上,對(duì)兩種指令系統(tǒng)不同、結(jié)構(gòu)迥異的FPGA-CPU進(jìn)行實(shí)際調(diào)試。調(diào)試結(jié)果表明,這種基于IP核的可復(fù)用設(shè)計(jì)技術(shù),能夠在一個(gè)FPGA芯片內(nèi)實(shí)現(xiàn)調(diào)試系統(tǒng)和FPGA-CPU的無(wú)縫連接,能夠有效地調(diào)試FPGA-CPU。
標(biāo)簽: FPGACPU Nios 調(diào)試
上傳時(shí)間: 2013-08-04
上傳用戶:zhch602
本文深入研究了Nios 自定制指令的軟硬件接口,基于Altera 的IP 核FFT V2.2.0實(shí)現(xiàn)了變換長(zhǎng)度為1024 點(diǎn)的高速?gòu)?fù)數(shù)FFT 算法,提出了一種在Nios 嵌入式系統(tǒng)中定制用戶FFT 算
上傳時(shí)間: 2013-04-24
上傳用戶:hfmm633
Nios II 處理器中文小冊(cè)子(altera) NIOS開(kāi)發(fā)板APEX20K版數(shù)據(jù)手冊(cè) niosii資料-軟件開(kāi)發(fā)文檔 北航NIOS教程
標(biāo)簽: Nios
上傳時(shí)間: 2013-04-24
上傳用戶:ggwz258
本文研究了基于Nios Ⅱ的FPGA-CPU調(diào)試技術(shù)。論文研究了NiosⅡ嵌入式軟核處理器的特性;實(shí)現(xiàn)了以Nios Ⅱ嵌入式處理器為核心的FPGA-CPU調(diào)試系統(tǒng)的軟、硬件設(shè)計(jì);對(duì)兩種不同類型的FPGA-CPU進(jìn)行了實(shí)際調(diào)試,對(duì)實(shí)驗(yàn)數(shù)據(jù)進(jìn)行了分析。 在硬件方面,為了控制和檢測(cè)FPGA-CPU,設(shè)計(jì)并實(shí)現(xiàn)了FPGA-CPU的控制電路、FPGA-CPU的內(nèi)部通用寄存器組掃描電路、存儲(chǔ)器電路等;完成了各種外圍設(shè)備接口的設(shè)計(jì);實(shí)現(xiàn)了調(diào)試系統(tǒng)的整體設(shè)計(jì)。 在軟件方面,設(shè)計(jì)了調(diào)試監(jiān)控軟件,完成了對(duì)FPGA-CPU運(yùn)行的控制和信號(hào)狀態(tài)的監(jiān)測(cè)。這些信號(hào)包括地址和數(shù)據(jù)總線以及各種寄存器的數(shù)據(jù)等;實(shí)現(xiàn)了多種模式下的FPGA-CPU調(diào)試支持單時(shí)鐘調(diào)試、單步調(diào)試和軟件斷點(diǎn)多種調(diào)試模式。此外,設(shè)計(jì)了專用的編譯軟件,實(shí)現(xiàn)了基于不同指令系統(tǒng)的偽匯編程序編譯,提高了調(diào)試效率。 本文作者在實(shí)現(xiàn)了FPGA-CPU調(diào)試系統(tǒng)基礎(chǔ)上,對(duì)兩種指令系統(tǒng)不同、結(jié)構(gòu)迥異的FPGA-CPU進(jìn)行實(shí)際調(diào)試。調(diào)試結(jié)果表明,這種基于IP核的可復(fù)用設(shè)計(jì)技術(shù),能夠在一個(gè)FPGA芯片內(nèi)實(shí)現(xiàn)調(diào)試系統(tǒng)和FPGA-CPU的無(wú)縫連接,能夠有效地調(diào)試FPGA-CPU。
標(biāo)簽: FPGACPU Nios 調(diào)試 技術(shù)研究
上傳時(shí)間: 2013-05-19
上傳用戶:xinyuzhiqiwuwu
FPGA nios ii 快速入門(mén)教程 適用于初學(xué)者 簡(jiǎn)單易懂 方便
標(biāo)簽: FPGA nios ii 快速入門(mén)
上傳時(shí)間: 2013-08-15
上傳用戶:wfeel
高速FPGA(NIOS II)系統(tǒng)設(shè)計(jì)和實(shí)現(xiàn)
標(biāo)簽: FPGA NIOS 系統(tǒng)設(shè)計(jì)
上傳時(shí)間: 2013-08-24
上傳用戶:zhyfjj
nios ii 入門(mén)手冊(cè)中文版 一、建立quartus ii工程 首先,雙擊quartus ii 9.1圖標(biāo)打開(kāi)軟件,界面如下圖1.1所示 1.1 新建工程 (1) 點(diǎn)擊file –>New Project Wizard 出現(xiàn)圖1.2所示的對(duì)話框。 (2) 點(diǎn)擊Next。如圖1.3所示:第一行是工程的路徑,二、三行為實(shí)體名。填好后點(diǎn)擊Next。 (3)此處可選擇加入已設(shè)計(jì)好的文件到工程,點(diǎn)擊Next。 (4)選擇設(shè)計(jì)器件如圖1.5所示。接著點(diǎn)擊Next (5)接著點(diǎn)擊Next。無(wú)需改動(dòng),點(diǎn)擊finish,顯示如下圖所示。 (6)此時(shí),工程已經(jīng)建立完成,接下來(lái)需要建立一個(gè)原理圖輸入文件,點(diǎn)擊file –>New ->Block Diagram/Schematic File 后如圖所示。
標(biāo)簽: nios ii 入門(mén)手冊(cè)
上傳時(shí)間: 2014-12-25
上傳用戶:cx111111
Nios 的用戶定義接口邏輯實(shí)例 有許多人問(wèn)我使用 Nios 的用戶定義接口邏輯怎么用,想了幾天決定設(shè)計(jì)一個(gè)實(shí)例來(lái)說(shuō)明。該例為一個(gè)使用 user to interface logic 設(shè)計(jì)的 PWM 實(shí)例,其中包括三個(gè)文件: plus32.v 是一個(gè)為 32bit nios 設(shè)計(jì)的 pwm 實(shí)例。 plus16.v 是一個(gè)為 16bit nios 設(shè)計(jì)的 pwm 實(shí)例。 test.s 是一個(gè)使用中斷調(diào)用 pwm 的匯編語(yǔ)言測(cè)試程序。以上模塊和程序均調(diào)試通過(guò),并可穩(wěn)定工作。這里讓大家參考是使大家通過(guò)該例來(lái)真正理解 user to interface logic 設(shè)計(jì)方法,和nios 中通過(guò)匯編調(diào)用中斷的方法,所以超值喔。另外熱烈歡迎大家的指導(dǎo)。 注:在設(shè)計(jì) Nios 時(shí),將你調(diào)用的 user to interface logic 插件重命名為 plus_0,這樣我的 test.s 可不作任何改動(dòng),你就可用示波器通過(guò) nios 的 plus 管腳觀察到一個(gè)要求的輸出。
上傳時(shí)間: 2013-11-15
上傳用戶:cc1915
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1