51 single SLICE the practical procedure database of the machine, can let the raw recruit convenient plait distance with adjust to use
標簽: the convenient practical procedure
上傳時間: 2016-04-10
上傳用戶:jqy_china
MATLAB三維顯示地震數(shù)據(jù), 開放小工具。 這個開放MABLAB三維繪圖小工具, 非常好用, 可進行SLICE, CONTOUR, 等交互功能.
標簽: CONTOUR MATLAB MABLAB SLICE
上傳時間: 2016-05-27
上傳用戶:ruixue198909
Plait distance machine, very friendly of download line, a lot of list SLICE machine all can total use
標簽: machine distance friendly download
上傳時間: 2013-12-17
上傳用戶:450976175
Digital Image Processing Chapter2 SLICE
標簽: Processing Chapter2 Digital Image
上傳時間: 2014-07-02
上傳用戶:天涯
Digital Image Processing(Edward Angel,Rafael C.Gonzalez,Richard E. Woods) Chapter3 SLICE
標簽: E. Processing Chapter3 Gonzalez
上傳時間: 2017-08-25
上傳用戶:啊颯颯大師的
Digital Image Processing(Edward Angel,Rafael C.Gonzalez,Richard E. Woods) Chapter 4 SLICE
標簽: E. Processing Gonzalez Digital
上傳時間: 2014-01-08
上傳用戶:zl5712176
Digital Image Processing(Edward Angel,Rafael C.Gonzalez,Richard E. Woods) Chapter 5 SLICE
標簽: E. Processing Gonzalez Digital
上傳時間: 2013-12-26
上傳用戶:蠢蠢66
Digital Image Processing(Edward Angel,Rafael C.Gonzalez,Richard E. Woods) Chapter 6 SLICE
標簽: E. Processing Gonzalez Digital
上傳時間: 2017-08-25
上傳用戶:onewq
同步技術(shù)在許多通訊系統(tǒng)中都是至關(guān)重要的,而WCDMA作為第三代移動通信的標準之一,對其同步算法進行研究是非常必要的。FPGA在許多硬件實現(xiàn)中充當了很重要的角色,所以研究如何在FPGA上實現(xiàn)同步算法是非常具有實際意義的。 本文討論了三步小區(qū)搜索的算法,仿真了其性能,并且對如何進行算法的FPGA移植展開了深入的討論。 本文對三步小區(qū)搜索的算法按照算法計算量和運算速度的標準分別進行了比較和討論,并以節(jié)省資源和運行穩(wěn)定為前提進行了FPGA移植。最終在主同步中提出了改進型的PSC匹配濾波器算法,在FPGA上提出了采用指針型雙口RAM的實現(xiàn)方式;在輔同步中提出了改進型PFHT算法并采用查表遍歷算法判決,在FPGA上提出了用綜合型邏輯方式來實現(xiàn);在導頻同步中采用了移位寄存器式擾碼生成算法,并引入了計分制判決算法。 與以往的WCDMA同步的FPGA實現(xiàn)相比,本文提出的實現(xiàn)方案巧妙地利用了FPGA的并行運算結(jié)構(gòu),在XILINX的V4芯片上只用了500個SLICE就完成了整個小區(qū)搜索,最大限度地節(jié)省了資源,為小區(qū)搜索在FPGA中的模塊小型化提供了途徑。
上傳時間: 2013-08-05
上傳用戶:leileiq
FPGA(Field Programmable Gate Arrays)是目前廣泛使用的一種可編程器件,F(xiàn)PGA的出現(xiàn)使得ASIC(Application Specific Integrated Circuits)產(chǎn)品的上市周期大大縮短,并且節(jié)省了大量的開發(fā)成本。目前FPGA的功能越來越強大,滿足了目前集成電路發(fā)展的新需求,但是其結(jié)構(gòu)同益復(fù)雜,規(guī)模也越來越大,內(nèi)部資源的種類也R益豐富,但同時也給測試帶來了困難,F(xiàn)PGA的發(fā)展對測試的要求越來越高,對FPGA測試的研究也就顯得異常重要。 本文的主要工作是提出一種開關(guān)盒布線資源的可測性設(shè)計,通過在FPGA內(nèi)部加入一條移位寄存器鏈對開關(guān)盒進行配置編程,使得開關(guān)盒布線資源測試時間和測試成本減少了99%以上,而且所增加的芯片面積僅僅在5%左右,增加的邏輯資源對FPGA芯片的使用不會造成任何影響,這種方案采用了小規(guī)模電路進行了驗證,取得了很好的結(jié)果,是一種可行的測試方案。 本文的另一工作是采用一種FPGA邏輯資源的測試算法對自主研發(fā)的FPGA芯片F(xiàn)DP250K的邏輯資源進行了嚴格、充分的測試,從FPGA最小的邏輯單元LC開始,首先得到一個LC的測試配置,再結(jié)合SLICE內(nèi)部兩個LC的連接關(guān)系得到一個SLICE邏輯單元的4種測試配置,并且采用陣列化的測試方案,同時測試芯片內(nèi)部所有的邏輯單元,使得FPGA內(nèi)部的邏輯資源得完全充分的測試,測試的故障覆蓋率可達100%,測試配置由配套編程工具產(chǎn)生,測試取得了完滿的結(jié)果。
上傳時間: 2013-06-11
上傳用戶:唐僧他不信佛
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1