亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

SOC課程設(shè)計(jì)

  • 基于ARM嵌入式平臺(tái)的X86譯碼SoC架構(gòu)設(shè)計(jì).pdf

    SoC(System On a Chip)又稱為片上系統(tǒng),是指將微處理器、模擬IP核、數(shù)字IP核和存儲(chǔ)器(或片外存儲(chǔ)器接口)集成在單一芯片上。SoC產(chǎn)品不斷朝著體積小、功能強(qiáng)的方向發(fā)展,芯片內(nèi)部整合越來(lái)越多的功能。ARM架構(gòu)作為嵌入式系統(tǒng)流行的應(yīng)用,其應(yīng)用的擴(kuò)展面臨軟件擴(kuò)充的問(wèn)題,而X86平臺(tái)上卻有很多軟件資源。若將已有的X86軟件移植到ARM平臺(tái),則可以在一定程度上解決軟件擴(kuò)充的問(wèn)題。 本論文針對(duì)X86指令在ARM中兼容的應(yīng)用,以智能手機(jī)的應(yīng)用為例,提出了基于ARM嵌入式平臺(tái),使用X86指令到ARM指令的二進(jìn)制翻譯模塊,達(dá)到對(duì)X86指令的兼容。主要研究ARM公司的片上總線系統(tǒng)——AMBA AHB和AMBA APB片上總線標(biāo)準(zhǔn)。對(duì)Multi-layer總線結(jié)構(gòu)進(jìn)行研究,分析了Multi-layer AHB系統(tǒng)中使用的Bus Matrix模塊的結(jié)構(gòu),從Bus Matrix模塊的內(nèi)部矩陣結(jié)構(gòu)和系統(tǒng)架構(gòu)兩方面針對(duì)系統(tǒng)的特點(diǎn)作出優(yōu)化。 最后介紹了論文采用的事物級(jí)模型與Verilog HDL協(xié)同仿真的方法和系統(tǒng)的控制過(guò)程,通過(guò)仿真結(jié)果的比較,驗(yàn)證了利用二進(jìn)制翻譯模塊實(shí)現(xiàn)X86指令執(zhí)行的可行性和優(yōu)化后的架構(gòu)較適合于X86翻譯系統(tǒng)的應(yīng)用。

    標(biāo)簽: ARM X86 SoC

    上傳時(shí)間: 2013-06-28

    上傳用戶:釣鰲牧馬

  • 基于ARMLinux嵌入式測(cè)控平臺(tái)設(shè)計(jì)

    本論文研究了基于ARM+Linux的嵌入式測(cè)控系統(tǒng)。論文闡述了嵌入式測(cè)控系統(tǒng)的特點(diǎn)。結(jié)合目前比較流行的SOC硬件技術(shù),嵌入式軟件技術(shù),以及目前較前沿的無(wú)線傳感器網(wǎng)絡(luò)技術(shù),對(duì)構(gòu)建一個(gè)既能進(jìn)行本地多傳感器信息采集又能進(jìn)行數(shù)據(jù)處理以及具有人機(jī)交互界的嵌入式測(cè)控系統(tǒng)進(jìn)行了架構(gòu)設(shè)計(jì),即采用ARM+Linux架構(gòu)。 論文詳細(xì)介紹了系統(tǒng)的硬件設(shè)計(jì),包括核心板設(shè)計(jì)和應(yīng)用底板設(shè)計(jì)。其中核心板又包括微處理器的設(shè)計(jì)和存儲(chǔ)器的設(shè)計(jì);對(duì)于應(yīng)用板,介紹了基于CS8900A的網(wǎng)絡(luò)模塊的設(shè)計(jì),基于RS232和RS485的串行總線設(shè)計(jì),以及基于ZigBee的無(wú)線模塊設(shè)計(jì)。同時(shí),本論文詳細(xì)的介紹了系統(tǒng)的軟件設(shè)計(jì)。結(jié)合本系統(tǒng)所采用的U-Boot介紹了嵌入式Bootloader設(shè)計(jì),并針對(duì)本系統(tǒng)的板級(jí)硬件對(duì)U-Boot進(jìn)行了移植。結(jié)合本系統(tǒng)采用的Linux操作系統(tǒng)介紹了嵌入式操作系統(tǒng)的概念,并對(duì)Linux進(jìn)行了板級(jí)移植。在分析研究嵌入式文件系統(tǒng)的特點(diǎn)的基礎(chǔ)上,確定Cramfs作為本系統(tǒng)的根文件系統(tǒng),并結(jié)合現(xiàn)有的開源軟件Busybox搭建了一個(gè)完整的根文件系統(tǒng)命令集。 在本系統(tǒng)硬、軟件平臺(tái)上,研究了終端應(yīng)用層上的開發(fā)。并完成了在終端上的嵌入式圖形用戶界面QT的移植,并且為系統(tǒng)開發(fā)出相應(yīng)的I/O和A/D設(shè)備驅(qū)動(dòng)驅(qū)動(dòng)程序。 論文在最后介紹了本系統(tǒng)的一個(gè)簡(jiǎn)單應(yīng)用,即利用QT圖形庫(kù)和多線程編程技術(shù),在現(xiàn)有的硬件平臺(tái)上設(shè)計(jì)出了一個(gè)溫度和濕度的無(wú)線數(shù)據(jù)采集程序。顯示直觀,界面友好,體現(xiàn)了本平臺(tái)具有一定的應(yīng)用前景。

    標(biāo)簽: ARMLinux 嵌入式 測(cè)控 平臺(tái)設(shè)計(jì)

    上傳時(shí)間: 2013-07-06

    上傳用戶:martinyyyl

  • AVR單片機(jī)GCC程序設(shè)計(jì)及其設(shè)計(jì)例程

    新手資料,AVR單片機(jī)GCC程序設(shè)計(jì)及其設(shè)計(jì)例程

    標(biāo)簽: AVR GCC 單片機(jī) 程序設(shè)計(jì)

    上傳時(shí)間: 2013-06-11

    上傳用戶:mosliu

  • FPGA串口學(xué)習(xí)例程

    自己寫的一個(gè)FPGA串口通信的例程,已通過(guò)了軟件驗(yàn)證,發(fā)給現(xiàn)在在學(xué)習(xí)FPGA通信的朋友。

    標(biāo)簽: FPGA 串口

    上傳時(shí)間: 2013-07-25

    上傳用戶:wsm555

  • 基于FPGA的SOC和IPCore驗(yàn)證平臺(tái)

    隨著半導(dǎo)體技術(shù)與數(shù)字集成電路(微處理器、存貯器以及標(biāo)準(zhǔn)邏輯門電路等)技術(shù)的迅速發(fā)展,特別是隨著計(jì)算機(jī)技術(shù)的發(fā)展,在工業(yè)生產(chǎn)和科學(xué)技術(shù)研究的各行各業(yè)中,人們利用PC機(jī)的強(qiáng)大處理功能代替?zhèn)鹘y(tǒng)儀器的某些部件,開發(fā)出各種測(cè)量?jī)x器(虛擬儀器),傳統(tǒng)儀器的數(shù)字邏輯部分多是采用分立集成電路(IC)組成,分立IC愈多,給系統(tǒng)的電路設(shè)計(jì)、調(diào)試及維護(hù)帶來(lái)諸多不便。而隨著EDA技術(shù)的飛速發(fā)展,大規(guī)模可編程邏輯芯片CPLD / FPGA應(yīng)運(yùn)而生。這類芯片可以替代幾十甚至上百塊通用IC芯片,而且,因其可用硬件描述語(yǔ)言進(jìn)行芯片設(shè)計(jì)、支持在線編程和在系統(tǒng)編程等優(yōu)點(diǎn)而備受青睞。本課題主要是用FPGA實(shí)現(xiàn)一個(gè)驗(yàn)證平臺(tái)。用于SOC及IPCore的驗(yàn)證。用FPGA系統(tǒng)驗(yàn)證板實(shí)現(xiàn)在實(shí)際硬件環(huán)境中的驗(yàn)證可以彌補(bǔ)ASIC 設(shè)計(jì)流程中仿真的不足, 通過(guò)該驗(yàn)證也可以加快ASIC設(shè)計(jì)且降低由于邏輯問(wèn)題所造成ASIC 開發(fā)中的成本損耗。本文首先介紹了EDA技術(shù)的發(fā)展,然后介紹了FPGA,SOC,和IPCore的一些基本概念,分析了FPGA在現(xiàn)代集成電路設(shè)計(jì)領(lǐng)域的一些應(yīng)用。最后,具體設(shè)計(jì)了一塊用設(shè)計(jì)驗(yàn)證的開發(fā)板,并討論了其設(shè)計(jì)結(jié)構(gòu),流程及驗(yàn)證方法。

    標(biāo)簽: IPCore FPGA SOC

    上傳時(shí)間: 2013-05-16

    上傳用戶:bakdesec

  • 力天電子LPC210X例程代碼

    力天電子LPC210X例程代碼 力天電子 LPC210X 例程

    標(biāo)簽: 210X LPC 210 電子

    上傳時(shí)間: 2013-06-28

    上傳用戶:songyue1991

  • 系統(tǒng)芯片SoC原型驗(yàn)證技術(shù)

    隨著系統(tǒng)芯片(SoC)設(shè)計(jì)復(fù)雜度不斷增加,使得縮短面市時(shí)間的壓力越來(lái)越大。雖然IP核復(fù)用大大減少了SoC的設(shè)計(jì)時(shí)間,但是SoC的驗(yàn)證仍然非常復(fù)雜耗時(shí)。SoC和ASIC的最大不同之處在于它的規(guī)模和復(fù)雜的系統(tǒng)性,除了大量硬件模塊之外,SoC還需要大量的同件和軟件,如操作系統(tǒng),驅(qū)動(dòng)程序以及應(yīng)用程序等。面對(duì)SoC數(shù)目眾多的硬件模塊,復(fù)雜的嵌入式軟件,由于軟件仿真速度和仿真模犁的局限性,驗(yàn)證往往難以達(dá)到令人滿意的要求,耗費(fèi)了大最的時(shí)間,將給系統(tǒng)芯片的上市帶來(lái)嚴(yán)重的影響。為了減少此類情況的發(fā)生,在流樣片之前,進(jìn)行基于FPGA的系統(tǒng)原型驗(yàn)證,即在FPGA上快速地實(shí)現(xiàn)SoC設(shè)計(jì)中的硬件模塊,讓軟件模塊在真正的硬件環(huán)境中高速運(yùn)行,從而實(shí)現(xiàn)SoC設(shè)計(jì)的軟硬件協(xié)同驗(yàn)證。這種方法已經(jīng)成為SoC設(shè)計(jì)流程前期階段常用的驗(yàn)證方法。 在簡(jiǎn)要分析幾種業(yè)內(nèi)常用的驗(yàn)證技術(shù)的基礎(chǔ)上,本文重點(diǎn)闡述了基于FPGA的SoC驗(yàn)證流程與技術(shù)。結(jié)合Mojox數(shù)碼相機(jī)系統(tǒng)芯片(以下簡(jiǎn)稱為Mojox SoC)的FPGA原型驗(yàn)證平臺(tái)的設(shè)計(jì),介紹了Mojox FPGA原型驗(yàn)證平臺(tái)的硬件設(shè)計(jì)過(guò)程和Mojox SoC的FPGA原型實(shí)現(xiàn),并采用基于模塊的FPGA設(shè)計(jì)實(shí)現(xiàn)方法,加快了原型驗(yàn)證的工作進(jìn)程。 本文還介紹了Mojox SoC中ARM固件和PC應(yīng)用軟件等原型軟件的設(shè)計(jì)實(shí)現(xiàn)以及原型驗(yàn)證平臺(tái)的軟硬協(xié)同驗(yàn)證的過(guò)程。通過(guò)軟硬協(xié)同驗(yàn)證,本文實(shí)現(xiàn)了PC機(jī)對(duì)整個(gè)驗(yàn)證平臺(tái)的摔制,達(dá)到了良好的驗(yàn)證效果,且滿足了預(yù)期的設(shè)計(jì)要求。

    標(biāo)簽: SoC 系統(tǒng)芯片 原型 驗(yàn)證技術(shù)

    上傳時(shí)間: 2013-07-02

    上傳用戶:dsgkjgkjg

  • TI標(biāo)準(zhǔn)SPI例程

    TI標(biāo)準(zhǔn)SPI例程(帶中斷的例程)應(yīng)用芯片為TMS320F28035 TI公司TMS320F28035的最小系統(tǒng)版電路圖,dxp的,...在ABB的發(fā)展歷程和技術(shù)概述,對(duì)正在開發(fā)或應(yīng)用IEC61850的人會(huì)有參考和啟發(fā)作用。...

    標(biāo)簽: SPI TI標(biāo)準(zhǔn)

    上傳時(shí)間: 2013-05-28

    上傳用戶:木子葉1

  • c8051f 例程

    c8051f 例程,幾個(gè)例程,對(duì)初學(xué)者有用。

    標(biāo)簽: c8051f

    上傳時(shí)間: 2013-07-03

    上傳用戶:dsgkjgkjg

  • keil開發(fā)arm例程

    這個(gè)是在KEIL MDK下開發(fā)的ARM例程,里面有工程源代碼,可以作為初學(xué)者參考學(xué)習(xí)之用,還不錯(cuò)^_^

    標(biāo)簽: keil arm

    上傳時(shí)間: 2013-06-25

    上傳用戶:yjmyjm

主站蜘蛛池模板: 郴州市| 津南区| 恭城| 马鞍山市| 平顶山市| 信丰县| 石狮市| 大名县| 长子县| 武功县| 夏邑县| 颍上县| 平度市| 宜丰县| 邢台市| 青阳县| 陕西省| 泸水县| 宜黄县| 洞口县| 海安县| 肥乡县| 石狮市| 华宁县| 日土县| 常宁市| 蒙自县| 舞阳县| 金平| 贵德县| 象州县| 阿拉善左旗| 闽清县| 桑日县| 宝坻区| 兖州市| 来凤县| 贵州省| 鲁山县| 湾仔区| 珠海市|