一些應(yīng)用利用 Xilinx FPGA 在每次啟動(dòng)時(shí)可改變配置的能力,根據(jù)所需來改變 FPGA 的功能。Xilinx Platform Flash XCFxxP PROM 的設(shè)計(jì)修訂 (Design Revisioning) 功能,允許用戶在單個(gè)PROM 中將多種配置存儲(chǔ)為不同的修訂版本,從而簡(jiǎn)化了 FPGA 配置更改。在 FPGA 內(nèi)部加入少量的邏輯,用戶就能在 PROM 中存儲(chǔ)的多達(dá)四個(gè)不同的修訂版本之間進(jìn)行動(dòng)態(tài)切換。多重啟動(dòng)或從多個(gè)設(shè)計(jì)修訂進(jìn)行動(dòng)態(tài)重新配置的能力,與 Spartan™-3E FPGA 和第三方并行 flashPROM 一起使用時(shí)所提供的 MultiBoot 選項(xiàng)相似。本應(yīng)用指南將進(jìn)一步說明 Platform Flash PROM 如何提供附加選項(xiàng)來增強(qiáng)配置失敗時(shí)的安全性,以及如何減少引腳數(shù)量和板面積。此外,Platform Flash PROM 還為用戶提供其他優(yōu)勢(shì):iMPACT 編程支持、單一供應(yīng)商解決方案、低成本板設(shè)計(jì)和更快速的配置加載。本應(yīng)用指南還詳細(xì)地介紹了一個(gè)包含 VHDL 源代碼的參考設(shè)計(jì)。
標(biāo)簽: Platform Flash XAPP PROM
上傳時(shí)間: 2013-10-10
上傳用戶:jackgao
介紹了基于Xilinx Spartan- 3E FPGA XC3S250E 來完成分辨率為738×575 的PAL 制數(shù)字視頻信號(hào)到800×600 的VGA 格式轉(zhuǎn)換的實(shí)現(xiàn)方法。關(guān)鍵詞: 圖像放大; PAL; VGA; FPGA 目前, 絕大多數(shù)監(jiān)控系統(tǒng)中采用的高解析度攝像機(jī)均由47 萬像素的CCD 圖像傳感器采集圖像, 經(jīng)DSP 處理后輸出的PAL 制數(shù)字視頻信號(hào)不能直接在VGA 顯示器上顯示, 而在許多場(chǎng)合需要在VGA 顯示器上實(shí)時(shí)監(jiān)視, 這就需要將隔行PAL 制數(shù)字視頻轉(zhuǎn)換為逐行視頻并提高幀頻, 再將每幀圖像放大到800×600 或1 024×768。常用的圖像放大的方法有很多種, 如最臨近賦值法、雙線性插值法、樣條插值法等[ 1] 。由于要對(duì)圖像進(jìn)行實(shí)時(shí)顯示, 本文采用一種近似的雙線性插值方法對(duì)圖像進(jìn)行放大。隨著微電子技術(shù)及其制造工藝的發(fā)展, 可編程邏輯器件的邏輯門密度有了很大提高, 現(xiàn)場(chǎng)可編程邏輯門陣列( FPGA) 有著邏輯資源豐富和可重復(fù)以及系統(tǒng)配置的靈活性, 同時(shí)隨著微處理器、專用邏輯器件以及DSP 算法以IP Core 的形式嵌入到FPGA 中[ 2] , FPGA 的功能越來越強(qiáng), 因此FPGA 在現(xiàn)代電子系統(tǒng)設(shè)計(jì)中發(fā)揮著越來越重要的作用。本課題的設(shè)計(jì)就是采用VHDL 描述, 基于FPGA 來實(shí)現(xiàn)的。
標(biāo)簽: PAL-VGA FPGA 轉(zhuǎn)換器
上傳時(shí)間: 2013-12-03
上傳用戶:aa54
使用 Xilinx Spartan™-3E 或 Spartan-3A FPGA,和National Semiconductor 公司的 PHY,并使用 Xilinx視頻處理 IP 核,提供了一種靈活且極具成本效益的方法來應(yīng)對(duì)多速率廣播方面的挑戰(zhàn)。
上傳時(shí)間: 2014-11-30
上傳用戶:muhongqing
一些應(yīng)用利用 Xilinx FPGA 在每次啟動(dòng)時(shí)可改變配置的能力,根據(jù)所需來改變 FPGA 的功能。Xilinx Platform Flash XCFxxP PROM 的設(shè)計(jì)修訂 (Design Revisioning) 功能,允許用戶在單個(gè)PROM 中將多種配置存儲(chǔ)為不同的修訂版本,從而簡(jiǎn)化了 FPGA 配置更改。在 FPGA 內(nèi)部加入少量的邏輯,用戶就能在 PROM 中存儲(chǔ)的多達(dá)四個(gè)不同的修訂版本之間進(jìn)行動(dòng)態(tài)切換。多重啟動(dòng)或從多個(gè)設(shè)計(jì)修訂進(jìn)行動(dòng)態(tài)重新配置的能力,與 Spartan™-3E FPGA 和第三方并行 flashPROM 一起使用時(shí)所提供的 MultiBoot 選項(xiàng)相似。本應(yīng)用指南將進(jìn)一步說明 Platform Flash PROM 如何提供附加選項(xiàng)來增強(qiáng)配置失敗時(shí)的安全性,以及如何減少引腳數(shù)量和板面積。此外,Platform Flash PROM 還為用戶提供其他優(yōu)勢(shì):iMPACT 編程支持、單一供應(yīng)商解決方案、低成本板設(shè)計(jì)和更快速的配置加載。本應(yīng)用指南還詳細(xì)地介紹了一個(gè)包含 VHDL 源代碼的參考設(shè)計(jì)。
標(biāo)簽: Platform Flash XAPP PROM
上傳時(shí)間: 2013-10-10
上傳用戶:wangcehnglin
介紹了基于Xilinx Spartan- 3E FPGA XC3S250E 來完成分辨率為738×575 的PAL 制數(shù)字視頻信號(hào)到800×600 的VGA 格式轉(zhuǎn)換的實(shí)現(xiàn)方法。關(guān)鍵詞: 圖像放大; PAL; VGA; FPGA 目前, 絕大多數(shù)監(jiān)控系統(tǒng)中采用的高解析度攝像機(jī)均由47 萬像素的CCD 圖像傳感器采集圖像, 經(jīng)DSP 處理后輸出的PAL 制數(shù)字視頻信號(hào)不能直接在VGA 顯示器上顯示, 而在許多場(chǎng)合需要在VGA 顯示器上實(shí)時(shí)監(jiān)視, 這就需要將隔行PAL 制數(shù)字視頻轉(zhuǎn)換為逐行視頻并提高幀頻, 再將每幀圖像放大到800×600 或1 024×768。常用的圖像放大的方法有很多種, 如最臨近賦值法、雙線性插值法、樣條插值法等[ 1] 。由于要對(duì)圖像進(jìn)行實(shí)時(shí)顯示, 本文采用一種近似的雙線性插值方法對(duì)圖像進(jìn)行放大。隨著微電子技術(shù)及其制造工藝的發(fā)展, 可編程邏輯器件的邏輯門密度有了很大提高, 現(xiàn)場(chǎng)可編程邏輯門陣列( FPGA) 有著邏輯資源豐富和可重復(fù)以及系統(tǒng)配置的靈活性, 同時(shí)隨著微處理器、專用邏輯器件以及DSP 算法以IP Core 的形式嵌入到FPGA 中[ 2] , FPGA 的功能越來越強(qiáng), 因此FPGA 在現(xiàn)代電子系統(tǒng)設(shè)計(jì)中發(fā)揮著越來越重要的作用。本課題的設(shè)計(jì)就是采用VHDL 描述, 基于FPGA 來實(shí)現(xiàn)的。
標(biāo)簽: PAL-VGA FPGA 轉(zhuǎn)換器
上傳時(shí)間: 2014-02-22
上傳用戶:a1054751988
時(shí)鐘約束實(shí)驗(yàn),在xilinx公司的spartan 3E板上通過控制按鈕開關(guān)來實(shí)現(xiàn)對(duì)LED的控制
標(biāo)簽: 時(shí)鐘約束 實(shí)驗(yàn)
上傳時(shí)間: 2013-12-23
上傳用戶:tb_6877751
簡(jiǎn)單的硬件設(shè)計(jì)實(shí)驗(yàn),此試驗(yàn)可作為使用 Xilinx Platform Studio (XPS)創(chuàng)建簡(jiǎn)單系統(tǒng)的指導(dǎo),此試驗(yàn)以 SPartan-3E為目標(biāo)板。
標(biāo)簽: 硬件設(shè)計(jì) 實(shí)驗(yàn)
上傳時(shí)間: 2013-12-23
上傳用戶:qiaoyue
創(chuàng)建基本應(yīng)用程序,本實(shí)驗(yàn)指導(dǎo)我們通過處理器創(chuàng)建一個(gè)基本的應(yīng)用程序。應(yīng)用程序?qū)?控制SPartan-3E starter kit上的LEDs。 你將添加一個(gè) OPB BRAM 控制器,和修改OPB BRAM中原有的連接部分插入文本。最后你將會(huì)發(fā)現(xiàn)系統(tǒng)就像你當(dāng)初設(shè)計(jì)的一樣運(yùn)行。
標(biāo)簽: 應(yīng)用程序
上傳時(shí)間: 2016-08-13
上傳用戶:源弋弋
VIP專區(qū)-嵌入式/單片機(jī)編程源碼精選合集系列(65)資源包含以下內(nèi)容:1. DM9161應(yīng)用電路原理圖來自DAVICOM網(wǎng)站。需要的可以自由下載.2. ALTERA CPLD器件的配置與下載,貢獻(xiàn)給初學(xué)習(xí)者,非長(zhǎng)有用.3. This design package includes reference materials for creating a USB - PS/2 combination mouse that a.4. 字符表示的十六進(jìn)制數(shù)轉(zhuǎn)化為相應(yīng)的整數(shù)    錯(cuò)誤則返回    -1   .5. C51的12864m.6. 8個(gè)字LED點(diǎn)陣的顯示程序.7. 51+ch375超級(jí)經(jīng)典的U盤讀寫程序嘿嘿趕快下載把.8. PWM控制電機(jī)C程序-已通過實(shí)驗(yàn)測(cè)試 PWM控制精確控制電機(jī)的轉(zhuǎn)動(dòng)..9. C51串口單工通訊程序一成功通過測(cè)試,請(qǐng)放心下載.10. 來自網(wǎng)上好心人的好東東,關(guān)于SD卡讀寫的,內(nèi)附protel原理圖.11. 設(shè)計(jì)輸入 ! 多種設(shè)計(jì)輸入方法 – Quartus II • 原理圖式圖形設(shè)計(jì)輸入 • 文本編輯 – AHDL, VHDL, Verilog • 內(nèi)存編輯 .12. 全是FPGA的例子 對(duì)大家應(yīng)該有好處 大家趕快下把 知識(shí)不等人.13. 此為編程代碼示例.14. 此為編程代碼示例.15. 我在SPartan-3E starter kit 的板上實(shí)現(xiàn)了mc8051.16. 完成MP3播放功能.17. 一個(gè)關(guān)于實(shí)時(shí)時(shí)鐘驅(qū)動(dòng)方面的程序(ARM7).18. 遍歷二叉樹的4個(gè)非遞歸算法 vc編程基礎(chǔ).19. 快速排序的非遞歸算法 vc編程練習(xí).20. 雷達(dá)高頻接收機(jī).21. 我的開發(fā)板的所有測(cè)試程序.22. ps2的驅(qū)動(dòng).23. 密度測(cè)試儀的源碼.24. 本程序主要內(nèi)容18b20+s52+uart單點(diǎn)測(cè)溫詳細(xì)c51程序.25. CPLD 9536 程序 我自己用的代碼. VHDL語言.26. AMD嵌入式處理器AU1200開發(fā)板原理圖.27. cpld3128開發(fā)板的原理圖 很有用,已經(jīng)做成PCB,需要的話可以聯(lián)系我.28. ertfs文件系統(tǒng)里面既有完整ucos程序.29. 基于atmega128的交通信號(hào)燈控制程序.30. 利用軟件編寫的I2C傳輸界面程序,適用于現(xiàn)有4位機(jī)等匯編語言中!.31. I2C控制程序,供大家學(xué)習(xí)參考,使用時(shí)根據(jù)自己的系統(tǒng)修改..32. This designs uses a Nios II system to demonstrate how to read from the SD card. The software reads W.33. his design is the initial design when the board is powered-up. It increments a counter and displays.34. 用于多于9個(gè)串口的ce驅(qū)動(dòng)程序。時(shí)間倉(cāng)促。可以參考.35. CSD卡的dos驅(qū)動(dòng)程序源碼.36. ADT700的小程序.37. 嵌入式的小程序.38. 基于cpld的hdb3編碼器 基于cpld的hdb3編碼器.39. 基于cpld的交通燈設(shè)計(jì) ?赾pld的交通燈設(shè)計(jì).40. 用于ARM9系列的S3C2440A的bootloader,Linux平臺(tái).
標(biāo)簽: 固件
上傳時(shí)間: 2013-04-15
上傳用戶:eeworm
在spartan-3e上利用八個(gè)led實(shí)現(xiàn)流水燈效果
上傳時(shí)間: 2013-12-19
上傳用戶:rocketrevenge
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1