通用陣列邏輯GAL實(shí)現(xiàn)基本門電路的設(shè)計(jì) 一、實(shí)驗(yàn)?zāi)康?1.了解GAL22V10的結(jié)構(gòu)及其應(yīng)用; 2.掌握GAL器件的設(shè)計(jì)原則和一般格式; 3.學(xué)會(huì)使用VHDL語(yǔ)言進(jìn)行可編程邏輯器件的邏輯設(shè)計(jì); 4.掌握通用陣列邏輯GAL的編程、下載、驗(yàn)證功能的全部過程。 二、實(shí)驗(yàn)原理 1. 通用陣列邏輯GAL22V10 通用陣列邏輯GAL是由可編程的與陣列、固定(不可編程)的或陣列和輸出邏輯宏單元(OLMC)三部分構(gòu)成。GAL芯片必須借助GAL的開發(fā)軟件和硬件,對(duì)其編程寫入后,才能使GAL芯片具有預(yù)期的邏輯功能。GAL22V10有10個(gè)I/O口、12個(gè)輸入口、10個(gè)寄存器單元,最高頻率為超過100MHz。 ispGAL22V10器件就是把流行的GAL22V10與ISP技術(shù)結(jié)合起來(lái),在功能和結(jié)構(gòu)上與GAL22V10完全相同,并沿用了GAL22V10器件的標(biāo)準(zhǔn)28腳PLCC封裝。ispGAl22V10的傳輸時(shí)延低于7.5ns,系統(tǒng)速度高達(dá)100MHz以上,因而非常適用于高速圖形處理和高速總線管理。由于它每個(gè)輸出單元平均能夠容納12個(gè)乘積項(xiàng),最多的單元可達(dá)16個(gè)乘積項(xiàng),因而更為適用大型狀態(tài)機(jī)、狀態(tài)控制及數(shù)據(jù)處理、通訊工程、測(cè)量?jī)x器等領(lǐng)域。ispGAL22V10的功能框圖及引腳圖分別見圖1-1和1-2所示。 另外,采用ispGAL22V10來(lái)實(shí)現(xiàn)諸如地址譯碼器之類的基本邏輯功能是非常容易的。為實(shí)現(xiàn)在系統(tǒng)編程,每片ispGAL22V10需要有四個(gè)在系統(tǒng)編程引腳,它們是串行數(shù)據(jù)輸入(SDI),方式選擇(MODE)、串行輸出(SDO)和串行時(shí)鐘(SCLK)。這四個(gè)ISP控制信號(hào)巧妙地利用28腳PLCC封裝GAL22V10的四個(gè)空腳,從而使得兩種器件的引腳相互兼容。在系統(tǒng)編程電源為+5V,無(wú)需外接編程高壓。每片ispGAL22V10可以保證一萬(wàn)次在系統(tǒng)編程。 ispGAL22V10的內(nèi)部結(jié)構(gòu)圖如圖1-3所示。 2.編譯、下載源文件 用VHDL語(yǔ)言編寫的源程序,是不能直接對(duì)芯片編程下載的,必須經(jīng)過計(jì)算機(jī)軟件對(duì)其進(jìn)行編譯,綜合等最終形成PLD器件的熔斷絲文件(通常叫做JEDEC文件,簡(jiǎn)稱為JED文件)。通過相應(yīng)的軟件及編程電纜再將JED數(shù)據(jù)文件寫入到GAL芯片,這樣GAL芯片就具有用戶所需要的邏輯功能。 3.工具軟件ispLEVER簡(jiǎn)介 ispLEVER 是Lattice 公司新推出的一套EDA軟件。設(shè)計(jì)輸入可采用原理圖、硬件描述語(yǔ)言、混合輸入三種方式。能對(duì)所設(shè)計(jì)的數(shù)字電子系統(tǒng)進(jìn)行功能仿真和時(shí)序仿真。編譯器是此軟件的核心,能進(jìn)行邏輯優(yōu)化,將邏輯映射到器件中去,自動(dòng)完成布局與布線并生成編程所需要的熔絲圖文件。軟件中的Constraints Editor工具允許經(jīng)由一個(gè)圖形用戶接口選擇I/O設(shè)置和引腳分配。軟件包含Synolicity公司的“SYNPLIFY”綜合工具和Lattice的ispVM器件編程工具,ispLEVER軟件提供給開發(fā)者一個(gè)簡(jiǎn)單而有力的工具。
上傳時(shí)間: 2013-11-17
上傳用戶:看到了沒有
-- Booth Multiplier -- This file contains all the entity-architectures for a complete -- k-bit x k-bit Booth multiplier. -- the design makes use of the new shift operators available in the VHDL-93 std -- this design passes the SYNPLIFY synthesis check -- download from: www.fpga.com.cn & www.pld.com.cn
標(biāo)簽: entity-architectures Multiplier contains complete
上傳時(shí)間: 2015-07-02
上傳用戶:2467478207
波形發(fā)生器,帶TESTBENCH, 多平臺(tái) -- the design makes use of the new shift operators available in the VHDL-93 std -- this design passes the SYNPLIFY synthesis check -- download from: www.fpga.com.cn & www.pld.com.cn
標(biāo)簽: 波形發(fā)生器
上傳時(shí)間: 2014-01-20
上傳用戶:familiarsmile
-- Booth Multiplier -- This file contains all the entity-architectures for a complete -- k-bit x k-bit Booth multiplier. -- the design makes use of the new shift operators available in the VHDL-93 std -- this design passes the SYNPLIFY synthesis check
標(biāo)簽: entity-architectures Multiplier contains complete
上傳時(shí)間: 2014-01-22
上傳用戶:lijianyu172
本文:采用了FPGA方法來(lái)模擬高動(dòng)態(tài)(Global Position System GPS)信號(hào)源中的C/A碼產(chǎn)生器。C/A碼在GPS中實(shí)現(xiàn)分址、衛(wèi)星信號(hào)粗捕和精碼(P碼)引導(dǎo)捕獲起著重要的作用,通過硬件描述語(yǔ)言VERILOG在ISE中實(shí)現(xiàn)電路生成,采用MODELSIM、SYNPLIFY工具分別進(jìn)行仿真和綜合。
標(biāo)簽: GPS Position Global System
上傳時(shí)間: 2015-12-01
上傳用戶:李彥東
如題,SYNPLIFY8.62的破解,很好用,比較新的SYNPLIFY版本。
標(biāo)簽:
上傳時(shí)間: 2013-12-29
上傳用戶:ma1301115706
A Relatively Simple RISC CPU 設(shè)計(jì)源碼并附詳細(xì)的說(shuō)明文檔。可以ModelSim進(jìn)行仿真,并可以用SYNPLIFY進(jìn)行綜合。
標(biāo)簽: Relatively ModelSim Simple RISC
上傳時(shí)間: 2014-06-27
上傳用戶:bjgaofei
本文使用實(shí)例描述了在 FPGA/CPLD 上使用 VHDL 進(jìn)行分頻器設(shè) 計(jì),包括偶數(shù)分頻、非 50%占空比和 50%占空比的奇數(shù)分頻、半整數(shù) (N+0.5)分頻、小數(shù)分頻、分?jǐn)?shù)分頻以及積分分頻。所有實(shí)現(xiàn)均可 通過 SYNPLIFY Pro 或 FPGA 生產(chǎn)廠商的綜合器進(jìn)行綜合,形成可使 用的電路,并在 ModelSim 上進(jìn)行驗(yàn)證。
上傳時(shí)間: 2013-12-15
上傳用戶:從此走出陰霾
本文介紹了一個(gè)使用 VHDL 描述計(jì)數(shù)器的設(shè)計(jì)、綜合、仿真的全過程,作為我這一段 時(shí)間自學(xué) FPGA/CPLD 的總結(jié),如果有什么不正確的地方,敬請(qǐng)各位不幸看到這篇文章的 大俠們指正,在此表示感謝。當(dāng)然,這是一個(gè)非常簡(jiǎn)單的時(shí)序邏輯電路實(shí)例,主要是詳細(xì) 描述了一些軟件的使用方法。文章中涉及的軟件有Synplicity 公司出品的SYNPLIFY Pro 7.7.1; Altera 公司出品的 Quartus II 4.2;Mentor Graphics 公司出品的 ModelSim SE 6.0。
標(biāo)簽: VHDL 計(jì)數(shù)器 仿真 過程
上傳時(shí)間: 2016-10-04
上傳用戶:Yukiseop
檢測(cè)上升沿的verilog程序,有驗(yàn)證程序,可用SYNPLIFY驗(yàn)證
上傳時(shí)間: 2014-08-28
上傳用戶:nairui21
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1