亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

Setup

  • Allegro SPB V15.2 版新增功能

    15.2 已經(jīng)加入了有關(guān)貫孔及銲點(diǎn)的Z軸延遲計(jì)算功能. 先開啟 Setup - Constraints - Electrical constraint sets  下的 DRC 選項(xiàng).  點(diǎn)選 Electrical Constraints dialog box 下 Options 頁面 勾選 Z-Axis delay欄. 

    標(biāo)簽: Allegro 15.2 SPB

    上傳時(shí)間: 2013-10-08

    上傳用戶:王慶才

  • Quartus_II_11.0_x86破解器下載

    Quartus_II_11.0_x86破解器下載方法: 首先安裝Quartus II 11.0軟件(默認(rèn)是32/64-Bit一起安裝): 用Quartus_II_11.0_x86破解器(內(nèi)部版).exe破解C:\altera\11.0\quartus\bin下的sys_cpt.dll文件(運(yùn)行Quartus_II_11.0_x86破解器(內(nèi)部版).exe后,直接點(diǎn)擊“應(yīng)用補(bǔ)丁”,如果出現(xiàn)“未找到該文件。搜索該文件嗎?”,點(diǎn)擊“是”,(如果直接把該破解器Copy到C:\altera\11.0\quartus\bin下,就不會(huì)出現(xiàn)這個(gè)對(duì)話框,而是直接開始破解!)然后選中sys_cpt.dll,點(diǎn)擊“打開”。安裝默認(rèn)的sys_cpt.dll路徑是在C:\altera\11.0\quartus\bin下)。 把license.dat里的XXXXXXXXXXXX 用您老的網(wǎng)卡號(hào)替換(在Quartus II 11.0的Tools菜單下選擇License Setup,下面就有NIC ID)。 在Quartus II 11.0的Tools菜單下選擇License Setup,然后選擇License file,最后點(diǎn)擊OK。 注意:license文件存放的路徑名稱不能包含漢字和空格,空格可以用下劃線代替。 此軟件已經(jīng)通過了諾頓測(cè)試,在其它某些殺毒軟件下,也許被誤認(rèn)為是“病毒”,這是殺毒軟件智能化程度不夠的原因,所以只能暫時(shí)關(guān)閉之。

    標(biāo)簽: Quartus_II 11.0 86 破解

    上傳時(shí)間: 2013-11-01

    上傳用戶:hebmuljb

  • 使用時(shí)鐘PLL的源同步系統(tǒng)時(shí)序分析

    使用時(shí)鐘PLL的源同步系統(tǒng)時(shí)序分析一)回顧源同步時(shí)序計(jì)算Setup Margin = Min Clock Etch Delay – Max Data Etch Delay – Max Delay Skew – Setup TimeHold Margin = Min Data Etch Delay – Max Clock Etch Delay + Min Delay Skew + Data Rate – Hold Time下面解釋以上公式中各參數(shù)的意義:Etch Delay:與常說的飛行時(shí)間(Flight Time)意義相同,其值并不是從仿真直接得到,而是通過仿真結(jié)果的后處理得來。請(qǐng)看下面圖示:圖一為實(shí)際電路,激勵(lì)源從輸出端,經(jīng)過互連到達(dá)接收端,傳輸延時(shí)如圖示Rmin,Rmax,F(xiàn)min,F(xiàn)max。圖二為對(duì)應(yīng)輸出端的測(cè)試負(fù)載電路,測(cè)試負(fù)載延時(shí)如圖示Rising,F(xiàn)alling。通過這兩組值就可以計(jì)算得到Etch Delay 的最大和最小值。

    標(biāo)簽: PLL 時(shí)鐘 同步系統(tǒng) 時(shí)序分析

    上傳時(shí)間: 2013-11-05

    上傳用戶:VRMMO

  • pcb layout design(臺(tái)灣硬件工程師15年經(jīng)驗(yàn)

    PCB LAYOUT 術(shù)語解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數(shù)零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設(shè)計(jì)之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設(shè)計(jì)之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:?jiǎn)巍㈦p層板之各層線路;多層板之上、下兩層線路及內(nèi)層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內(nèi)層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範(fàn)圍,不與零件腳相接。10. THERMAL PAD:多層板內(nèi)NEGATIVE LAYER 上必須零件腳時(shí)所使用之PAD,一般稱為散熱孔或?qū)住?1. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應(yīng)相同。12. Moat : 不同信號(hào)的 Power& GND plane 之間的分隔線13. Grid : 佈線時(shí)的走線格點(diǎn)2. Test Point : ATE 測(cè)試點(diǎn)供工廠ICT 測(cè)試治具使用ICT 測(cè)試點(diǎn) LAYOUT 注意事項(xiàng):PCB 的每條TRACE 都要有一個(gè)作為測(cè)試用之TEST PAD(測(cè)試點(diǎn)),其原則如下:1. 一般測(cè)試點(diǎn)大小均為30-35mil,元件分布較密時(shí),測(cè)試點(diǎn)最小可至30mil.測(cè)試點(diǎn)與元件PAD 的距離最小為40mil。2. 測(cè)試點(diǎn)與測(cè)試點(diǎn)間的間距最小為50-75mil,一般使用75mil。密度高時(shí)可使用50mil,3. 測(cè)試點(diǎn)必須均勻分佈於PCB 上,避免測(cè)試時(shí)造成板面受力不均。4. 多層板必須透過貫穿孔(VIA)將測(cè)試點(diǎn)留於錫爐著錫面上(Solder Side)。5. 測(cè)試點(diǎn)必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測(cè)率7. 測(cè)試點(diǎn)設(shè)置處:Setup􀃆pads􀃆stacks

    標(biāo)簽: layout design pcb 硬件工程師

    上傳時(shí)間: 2013-10-22

    上傳用戶:pei5

  • PCB設(shè)計(jì)問題集錦

    PCB設(shè)計(jì)問題集錦 問:PCB圖中各種字符往往容易疊加在一起,或者相距很近,當(dāng)板子布得很密時(shí),情況更加嚴(yán)重。當(dāng)我用Verify Design進(jìn)行檢查時(shí),會(huì)產(chǎn)生錯(cuò)誤,但這種錯(cuò)誤可以忽略。往往這種錯(cuò)誤很多,有幾百個(gè),將其他更重要的錯(cuò)誤淹沒了,如何使Verify Design會(huì)略掉這種錯(cuò)誤,或者在眾多的錯(cuò)誤中快速找到重要的錯(cuò)誤。    答:可以在顏色顯示中將文字去掉,不顯示后再檢查;并記錄錯(cuò)誤數(shù)目。但一定要檢查是否真正屬于不需要的文字。 問: What’s mean of below warning:(6230,8330 L1) Latium Rule not checked: COMPONENT U26 component rule.答:這是有關(guān)制造方面的一個(gè)檢查,您沒有相關(guān)設(shè)定,所以可以不檢查。 問: 怎樣導(dǎo)出jop文件?答:應(yīng)該是JOB文件吧?低版本的powerPCB與PADS使用JOB文件。現(xiàn)在只能輸出ASC文件,方法如下STEP:FILE/EXPORT/選擇一個(gè)asc名稱/選擇Select ALL/在Format下選擇合適的版本/在Unit下選Current比較好/點(diǎn)擊OK/完成然后在低版本的powerPCB與PADS產(chǎn)品中Import保存的ASC文件,再保存為JOB文件。 問: 怎樣導(dǎo)入reu文件?答:在ECO與Design 工具盒中都可以進(jìn)行,分別打開ECO與Design 工具盒,點(diǎn)擊右邊第2個(gè)圖標(biāo)就可以。 問: 為什么我在pad stacks中再設(shè)一個(gè)via:1(如附件)和默認(rèn)的standardvi(如附件)在布線時(shí)V選擇1,怎么布線時(shí)按add via不能添加進(jìn)去這是怎么回事,因?yàn)橛袝r(shí)要使用兩種不同的過孔。答:PowerPCB中有多個(gè)VIA時(shí)需要在Design Rule下根據(jù)信號(hào)分別設(shè)置VIA的使用條件,如電源類只能用Standard VIA等等,這樣操作時(shí)就比較方便。詳細(xì)設(shè)置方法在PowerPCB軟件通中有介紹。 問:為什么我把On-line DRC設(shè)置為prevent..移動(dòng)元時(shí)就會(huì)彈出(圖2),而你們教程中也是這樣設(shè)置怎么不會(huì)呢?答:首先這不是錯(cuò)誤,出現(xiàn)的原因是在數(shù)據(jù)中沒有BOARD OUTLINE.您可以設(shè)置一個(gè),但是不使用它作為CAM輸出數(shù)據(jù). 問:我用ctrl+c復(fù)制線時(shí)怎設(shè)置原點(diǎn)進(jìn)行復(fù)制,ctrl+v粘帖時(shí)總是以最下面一點(diǎn)和最左邊那一點(diǎn)為原點(diǎn) 答: 復(fù)制布線時(shí)與上面的MOVE MODE設(shè)置沒有任何關(guān)系,需要在右鍵菜單中選擇,這在PowerPCB軟件通教程中有專門介紹. 問:用(圖4)進(jìn)行修改線時(shí)拉起時(shí)怎總是往左邊拉起(圖5),不知有什么辦法可以輕易想拉起左就左,右就右。答: 具體條件不明,請(qǐng)檢查一下您的DESIGN GRID,是否太大了. 問: 好不容易拉起右邊但是用(圖6)修改線怎么改怎么下面都會(huì)有一條不能和在一起,而你教程里都會(huì)好好的(圖8)答:這可能還是與您的GRID 設(shè)置有關(guān),不過沒有問題,您可以將不需要的那段線刪除.最重要的是需要找到布線的感覺,每個(gè)軟件都不相同,所以需要多練習(xí)。 問: 尊敬的老師:您好!這個(gè)圖已經(jīng)畫好了,但我只對(duì)(如圖1)一種的完全間距進(jìn)行檢查,怎么錯(cuò)誤就那么多,不知怎么改進(jìn)。請(qǐng)老師指點(diǎn)。這個(gè)圖在附件中請(qǐng)老師幫看一下,如果還有什么問題請(qǐng)指出來,本人在改進(jìn)。謝!!!!!答:請(qǐng)注意您的DRC Setup窗口下的設(shè)置是錯(cuò)誤的,現(xiàn)在選中的SAME NET是對(duì)相同NET進(jìn)行檢查,應(yīng)該選擇NET TO ALL.而不是SAME NET有關(guān)各項(xiàng)參數(shù)的含義請(qǐng)仔細(xì)閱讀第5部教程. 問: U101元件已建好,但元件框的拐角處不知是否正確,請(qǐng)幫忙CHECK 答:元件框等可以通過修改編輯來完成。問: U102和U103元件沒建完全,在自動(dòng)建元件參數(shù)中有幾個(gè)不明白:如:SOIC--》silk screen欄下spacing from pin與outdent from first pin對(duì)應(yīng)U102和U103元件應(yīng)寫什么數(shù)值,還有這兩個(gè)元件SILK怎么自動(dòng)設(shè)置,以及SILK內(nèi)有個(gè)圓圈怎么才能畫得與該元件參數(shù)一致。 答:Spacing from pin指從PIN到SILK的Y方向的距離,outdent from first pin是第一PIN與SILK端點(diǎn)間的距離.請(qǐng)根據(jù)元件資料自己計(jì)算。

    標(biāo)簽: PCB 設(shè)計(jì)問題 集錦

    上傳時(shí)間: 2013-10-07

    上傳用戶:comer1123

  • Altium Designer 6進(jìn)行PCB完備的CAM輸出

      在Protel2004中進(jìn)行PCB的完備的CAM輸出。首先,我們可以輸出的gerber文件, 操作如下:1:畫好PCB后,在PCB 的文件環(huán)境中,左鍵點(diǎn)擊File\Fabrication Outputs\Gerber Files,進(jìn)入Gerber Setup 界面

    標(biāo)簽: Designer Altium CAM PCB

    上傳時(shí)間: 2013-10-14

    上傳用戶:aeiouetla

  • 串口獵人 ( Serial Hunter ) V31 Setup

    一款好用的串口調(diào)試軟件

    標(biāo)簽: Serial Hunter Setup V31

    上傳時(shí)間: 2013-11-30

    上傳用戶:muhongqing

  • code visionAVR Setup

    AVR單片機(jī)編譯器

    標(biāo)簽: visionAVR Setup code

    上傳時(shí)間: 2013-10-20

    上傳用戶:1142895891

  • 歐姆龍PLC編程軟件CX-Programmer7.1 簡(jiǎn)體中文版

    CX-Programmer是針對(duì)Omron PLC的Windows程序支持工具.CX-Programmer是一款很容易對(duì)Omron PLC進(jìn)行創(chuàng)建,監(jiān)控和在線編輯程序的軟件. 歐姆龍PLC編程軟件CX-Programmer7.1 簡(jiǎn)體中文版共包括五個(gè)部份。 歐姆龍PLC編程軟件CX-Programmer7.1 簡(jiǎn)體中文版安裝步驟: 1、CX-Programmer7.1共包括五個(gè)部份,請(qǐng)一起解壓,然后點(diǎn)擊Setup.exe文件開始安裝 2、按照步驟點(diǎn)擊下一步,安裝完成后就可以打開。此款軟件是簡(jiǎn)體中文版 注意事項(xiàng): 用戶必須根據(jù)操作手冊(cè)描述的性能規(guī)格使用該產(chǎn)品.在手冊(cè)描述以外的環(huán)境下使用該產(chǎn)品,或是將該產(chǎn)品應(yīng)用到核控制系統(tǒng),鐵路系統(tǒng),航空系統(tǒng),交通工具,燃燒系統(tǒng),醫(yī)療設(shè)備,娛樂器械,安全設(shè)備,及其它因使用不當(dāng),而對(duì)生命和財(cái)產(chǎn)可能有嚴(yán)重影響的系統(tǒng)、機(jī)械和設(shè)備之前,請(qǐng)先咨詢您的OMRON代銷商.以確定產(chǎn)品的額定值和性能特性對(duì)系統(tǒng)、機(jī)械、設(shè)備有充足的余量,并且確定提供的系統(tǒng)、機(jī)械和設(shè)備具有雙重保護(hù)機(jī)制. 手冊(cè)提供了關(guān)于該產(chǎn)品的編程和操作信息.請(qǐng)?jiān)谑褂帽井a(chǎn)品前,一定要閱讀手冊(cè),并將手冊(cè)放在身邊,以備操作過程中參考. 單個(gè)PLC或所有PLC必須在指定的環(huán)境下,用做指定的用途,特別是那些直接或間接影響人身安全的應(yīng)用.這一點(diǎn)是十分重要的.在將PLC系統(tǒng)應(yīng)用到以上提及的應(yīng)用場(chǎng)合之前,請(qǐng)務(wù)必咨詢您的OMRON代理商. 相關(guān)資料: 歐姆龍plc編程軟件使用手冊(cè)

    標(biāo)簽: CX-Programmer PLC 7.1 歐姆龍

    上傳時(shí)間: 2013-10-24

    上傳用戶:teddysha

  • 單片機(jī)的開發(fā)軟件STC-ISP-V4.83-NOT-Setup-CHINESE

    單片機(jī)的開發(fā)軟件

    標(biāo)簽: NOT-Setup-CHINESE STC-ISP-V 4.83 單片機(jī)

    上傳時(shí)間: 2013-10-29

    上傳用戶:獨(dú)來獨(dú)往

主站蜘蛛池模板: 渝中区| 收藏| 西安市| 兴国县| 丰顺县| 定远县| 师宗县| 丰原市| 铁岭县| 铜梁县| 湖南省| 固始县| 阳东县| 隆昌县| 仁怀市| 万山特区| 大邑县| 保定市| 汽车| 宜黄县| 德令哈市| 兴城市| 锦屏县| 泰顺县| 贺兰县| 宝丰县| 德惠市| 浦江县| 樟树市| 利辛县| 东兰县| 诸暨市| 祥云县| 海林市| 无锡市| 商水县| 皮山县| 枞阳县| 武安市| 北安市| 甘孜|