亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

SoC-Wishbone

  • SoC-Wishbone System IP核的VHDL語言源代碼

    SoC-Wishbone System IP核的VHDL語言源代碼,需要的開發(fā)環(huán)境是QUARTUS II 6.0。

    標(biāo)簽: SoC-Wishbone System VHDL IP核

    上傳時間: 2014-01-13

    上傳用戶:集美慧

  • SoC-Wishbone System IP核的VHDL語言源代碼

    SoC-Wishbone System IP核的VHDL語言源代碼

    標(biāo)簽: SoC-Wishbone System VHDL IP核

    上傳時間: 2016-12-08

    上傳用戶:13188549192

  • soc中ip核集成時所采用的一種片上總線

    soc中ip核集成時所采用的一種片上總線,開發(fā)的,為opencores所采用,wishbone片上總線指南

    標(biāo)簽: soc 集成 片上總線

    上傳時間: 2014-01-23

    上傳用戶:colinal

  • 基于JTAG和FPGA的嵌入式SOC驗證系統(tǒng)研究與設(shè)計.rar

    隨著半導(dǎo)體制造技術(shù)不斷的進步,SOC(System On a Chip)是未來IC產(chǎn)業(yè)技術(shù)研究關(guān)注的重點。由于SOC設(shè)計的日趨復(fù)雜化,芯片的面積增大,芯片功能復(fù)雜程度增大,其設(shè)計驗證工作也愈加繁瑣。復(fù)雜ASIC設(shè)計功能驗證已經(jīng)成為整個設(shè)計中最大的瓶頸。 使用FPGA系統(tǒng)對ASIC設(shè)計進行功能驗證,就是利用FPGA器件實現(xiàn)用戶待驗證的IC設(shè)計。利用測試向量或通過真實目標(biāo)系統(tǒng)產(chǎn)生激勵,驗證和測試芯片的邏輯功能。通過使用FPGA系統(tǒng),可在ASIC設(shè)計的早期,驗證芯片設(shè)計功能,支持硬件、軟件及整個系統(tǒng)的并行開發(fā),并能檢查硬件和軟件兼容性,同時還可在目標(biāo)系統(tǒng)中同時測試系統(tǒng)中運行的實際軟件。FPGA仿真的突出優(yōu)點是速度快,能夠?qū)崟r仿真用戶設(shè)計所需的對各種輸入激勵。由于一些SOC驗證需要處理大量實時數(shù)據(jù),而FPGA作為硬件系統(tǒng),突出優(yōu)點是速度快,實時性好。可以將SOC軟件調(diào)試系統(tǒng)的開發(fā)和ASIC的開發(fā)同時進行。 此設(shè)計以ALTERA公司的FPGA為主體來構(gòu)建驗證系統(tǒng)硬件平臺,在FPGA中通過加入嵌入式軟核處理器NIOS II和定制的JTAG(Joint Test ActionGroup)邏輯來構(gòu)建與PC的調(diào)試驗證數(shù)據(jù)鏈路,并采用定制的JTAG邏輯產(chǎn)生測試向量,通過JTAG控制SOC目標(biāo)系統(tǒng),達到對SOC內(nèi)部和其他IP(IntellectualProperty)的在線測試與驗證。同時,該驗證平臺還可以支持SOC目標(biāo)系統(tǒng)后續(xù)軟件的開發(fā)和調(diào)試。 本文介紹了芯片驗證系統(tǒng),包括系統(tǒng)的性能、組成、功能以及系統(tǒng)的工作原理;搭建了基于JTAG和FPGA的嵌入式SOC驗證系統(tǒng)的硬件平臺,提出了驗證系統(tǒng)的總體設(shè)計方案,重點對驗證系統(tǒng)的數(shù)據(jù)鏈路的實現(xiàn)進行了闡述;詳細研究了嵌入式軟核處理器NIOS II系統(tǒng),并將定制的JTAG邏輯與處理器NIOS II相結(jié)合,構(gòu)建出調(diào)試與驗證數(shù)據(jù)鏈路;根據(jù)芯片驗證的要求,設(shè)計出軟核處理器NIOS II系統(tǒng)與PC建立數(shù)據(jù)鏈路的軟件系統(tǒng),并完成芯片在線測試與驗證。 本課題的整體任務(wù)主要是利用FPGA和定制的JTAG掃描鏈技術(shù),完成對國產(chǎn)某型DSP芯片的驗證與測試,研究如何構(gòu)建一種通用的SOC芯片驗證平臺,解決SOC驗證系統(tǒng)的可重用性和驗證數(shù)據(jù)發(fā)送、傳輸、采集的實時性、準確性、可測性問題。本文在SOC驗證系統(tǒng)在芯片驗證與測試應(yīng)用研究領(lǐng)域,有較高的理論和實踐研究價值。

    標(biāo)簽: JTAG FPGA SOC

    上傳時間: 2013-05-25

    上傳用戶:ccsp11

  • 基于ARM嵌入式平臺的X86譯碼SoC架構(gòu)設(shè)計.pdf

    SoC(System On a Chip)又稱為片上系統(tǒng),是指將微處理器、模擬IP核、數(shù)字IP核和存儲器(或片外存儲器接口)集成在單一芯片上。SoC產(chǎn)品不斷朝著體積小、功能強的方向發(fā)展,芯片內(nèi)部整合越來越多的功能。ARM架構(gòu)作為嵌入式系統(tǒng)流行的應(yīng)用,其應(yīng)用的擴展面臨軟件擴充的問題,而X86平臺上卻有很多軟件資源。若將已有的X86軟件移植到ARM平臺,則可以在一定程度上解決軟件擴充的問題。 本論文針對X86指令在ARM中兼容的應(yīng)用,以智能手機的應(yīng)用為例,提出了基于ARM嵌入式平臺,使用X86指令到ARM指令的二進制翻譯模塊,達到對X86指令的兼容。主要研究ARM公司的片上總線系統(tǒng)——AMBA AHB和AMBA APB片上總線標(biāo)準。對Multi-layer總線結(jié)構(gòu)進行研究,分析了Multi-layer AHB系統(tǒng)中使用的Bus Matrix模塊的結(jié)構(gòu),從Bus Matrix模塊的內(nèi)部矩陣結(jié)構(gòu)和系統(tǒng)架構(gòu)兩方面針對系統(tǒng)的特點作出優(yōu)化。 最后介紹了論文采用的事物級模型與Verilog HDL協(xié)同仿真的方法和系統(tǒng)的控制過程,通過仿真結(jié)果的比較,驗證了利用二進制翻譯模塊實現(xiàn)X86指令執(zhí)行的可行性和優(yōu)化后的架構(gòu)較適合于X86翻譯系統(tǒng)的應(yīng)用。

    標(biāo)簽: ARM X86 SoC

    上傳時間: 2013-06-28

    上傳用戶:釣鰲牧馬

  • 基于FPGA的SOC和IPCore驗證平臺

    隨著半導(dǎo)體技術(shù)與數(shù)字集成電路(微處理器、存貯器以及標(biāo)準邏輯門電路等)技術(shù)的迅速發(fā)展,特別是隨著計算機技術(shù)的發(fā)展,在工業(yè)生產(chǎn)和科學(xué)技術(shù)研究的各行各業(yè)中,人們利用PC機的強大處理功能代替?zhèn)鹘y(tǒng)儀器的某些部件,開發(fā)出各種測量儀器(虛擬儀器),傳統(tǒng)儀器的數(shù)字邏輯部分多是采用分立集成電路(IC)組成,分立IC愈多,給系統(tǒng)的電路設(shè)計、調(diào)試及維護帶來諸多不便。而隨著EDA技術(shù)的飛速發(fā)展,大規(guī)模可編程邏輯芯片CPLD / FPGA應(yīng)運而生。這類芯片可以替代幾十甚至上百塊通用IC芯片,而且,因其可用硬件描述語言進行芯片設(shè)計、支持在線編程和在系統(tǒng)編程等優(yōu)點而備受青睞。本課題主要是用FPGA實現(xiàn)一個驗證平臺。用于SOC及IPCore的驗證。用FPGA系統(tǒng)驗證板實現(xiàn)在實際硬件環(huán)境中的驗證可以彌補ASIC 設(shè)計流程中仿真的不足, 通過該驗證也可以加快ASIC設(shè)計且降低由于邏輯問題所造成ASIC 開發(fā)中的成本損耗。本文首先介紹了EDA技術(shù)的發(fā)展,然后介紹了FPGA,SOC,和IPCore的一些基本概念,分析了FPGA在現(xiàn)代集成電路設(shè)計領(lǐng)域的一些應(yīng)用。最后,具體設(shè)計了一塊用設(shè)計驗證的開發(fā)板,并討論了其設(shè)計結(jié)構(gòu),流程及驗證方法。

    標(biāo)簽: IPCore FPGA SOC

    上傳時間: 2013-05-16

    上傳用戶:bakdesec

  • 系統(tǒng)芯片SoC原型驗證技術(shù)

    隨著系統(tǒng)芯片(SoC)設(shè)計復(fù)雜度不斷增加,使得縮短面市時間的壓力越來越大。雖然IP核復(fù)用大大減少了SoC的設(shè)計時間,但是SoC的驗證仍然非常復(fù)雜耗時。SoC和ASIC的最大不同之處在于它的規(guī)模和復(fù)雜的系統(tǒng)性,除了大量硬件模塊之外,SoC還需要大量的同件和軟件,如操作系統(tǒng),驅(qū)動程序以及應(yīng)用程序等。面對SoC數(shù)目眾多的硬件模塊,復(fù)雜的嵌入式軟件,由于軟件仿真速度和仿真模犁的局限性,驗證往往難以達到令人滿意的要求,耗費了大最的時間,將給系統(tǒng)芯片的上市帶來嚴重的影響。為了減少此類情況的發(fā)生,在流樣片之前,進行基于FPGA的系統(tǒng)原型驗證,即在FPGA上快速地實現(xiàn)SoC設(shè)計中的硬件模塊,讓軟件模塊在真正的硬件環(huán)境中高速運行,從而實現(xiàn)SoC設(shè)計的軟硬件協(xié)同驗證。這種方法已經(jīng)成為SoC設(shè)計流程前期階段常用的驗證方法。 在簡要分析幾種業(yè)內(nèi)常用的驗證技術(shù)的基礎(chǔ)上,本文重點闡述了基于FPGA的SoC驗證流程與技術(shù)。結(jié)合Mojox數(shù)碼相機系統(tǒng)芯片(以下簡稱為Mojox SoC)的FPGA原型驗證平臺的設(shè)計,介紹了Mojox FPGA原型驗證平臺的硬件設(shè)計過程和Mojox SoC的FPGA原型實現(xiàn),并采用基于模塊的FPGA設(shè)計實現(xiàn)方法,加快了原型驗證的工作進程。 本文還介紹了Mojox SoC中ARM固件和PC應(yīng)用軟件等原型軟件的設(shè)計實現(xiàn)以及原型驗證平臺的軟硬協(xié)同驗證的過程。通過軟硬協(xié)同驗證,本文實現(xiàn)了PC機對整個驗證平臺的摔制,達到了良好的驗證效果,且滿足了預(yù)期的設(shè)計要求。

    標(biāo)簽: SoC 系統(tǒng)芯片 原型 驗證技術(shù)

    上傳時間: 2013-07-02

    上傳用戶:dsgkjgkjg

  • C8051F020片上系統(tǒng)(SOC)單片機小系統(tǒng)板簡介

    C8051F單片機是完全集成的混合信號系統(tǒng)級芯片(SOC),具有與8051完全兼容的指令內(nèi)核,該單片機采用流水線處理技術(shù),能在執(zhí)行指令期間預(yù)處理下一條指令,提高了效率。而且大部分型號的C8051F單片機,片內(nèi)集成了數(shù)據(jù)采集和控制系統(tǒng)中常用的模擬和數(shù)字外設(shè)及其他功能部件,內(nèi)置FLASH程序存儲器和RAM數(shù)據(jù)存儲器,部分芯片上還集成了外部數(shù)據(jù)存儲器,即XRAM。C8051F單片機具有片內(nèi)調(diào)試電路,通過4腳的JTAG接口可以進行非侵入式、全速的在系統(tǒng)調(diào)試。下表為C8051F系列具有代表性的型號的主要特性:

    標(biāo)簽: C8051F020 SOC 片上系統(tǒng) 單片機

    上傳時間: 2013-10-29

    上傳用戶:781354052

  • 高速SOC單片機C8051F

    高速SOC單片機 基于半導(dǎo)體集成技術(shù)的突飛猛進的發(fā)展各種類型的單片機正日新月異的涌向市場為單片機技術(shù)的應(yīng)用人員提供了極大的方便INTEL公司在MCS48系列的基礎(chǔ)上推出高性能的MCS51系列八位單片機而今三十二位單片機又以其強大的片內(nèi)功能提供給應(yīng)用者無論是那一種位數(shù)的單片機也無論是那一種系列的單片機都為新產(chǎn)品的開發(fā)應(yīng)用系統(tǒng)的研制智能控制器的研究高新技術(shù)的應(yīng)用創(chuàng)造了極其有力的硬件環(huán)境當(dāng)前可以說由于世界各生產(chǎn)廠家生產(chǎn)通用型以及衍生出的五花八門的系列及型號的單片機使其單片機技術(shù)的應(yīng)用已達到了無孔不入的地步當(dāng)初面向工業(yè)控制功能的單片機現(xiàn)已遠遠超出了原設(shè)計者的想像然而占全球單片機銷量60%65%左右的八位單片機仍是當(dāng)前應(yīng)用的主流就國內(nèi)應(yīng)用實踐而言使用單片機數(shù)量最大的是八位單片機應(yīng)用范圍最廣的是八位單片機八位單片機仍具有時代的魅力.

    標(biāo)簽: C8051F SOC 單片機

    上傳時間: 2013-12-18

    上傳用戶:642778338

  • SOC與單片機應(yīng)用技術(shù)的發(fā)展

    SOC與單片機應(yīng)用技術(shù)的發(fā)展:本文討論SOC和單片機應(yīng)用技術(shù)的發(fā)展;介紹SOC的基本技術(shù)特點和應(yīng)用概念;分析作為IP家庭重要成員的單片機在SOC應(yīng)用設(shè)計中的特點。通過討論指出以嵌入技術(shù)為基礎(chǔ),單片機再次成為現(xiàn)代電子應(yīng)用技術(shù)的核心之一,為SOC應(yīng)用技術(shù)提供了堅實的基礎(chǔ)。 關(guān)鍵字:SOC;單片機;嵌入式系統(tǒng) 引言 現(xiàn)場電子技術(shù)應(yīng)用中包含了硬件(HW)、硬件加軟件(HW+SW)、固件(FW)3個層次。這3個層次也可以說是現(xiàn)代電子技術(shù)應(yīng)用的3人發(fā)展階段。自1997年以來,電子技術(shù)應(yīng)用又增加了一個新的層次??片上系統(tǒng)(SOC)層次。SOC技術(shù)概念和應(yīng)用技術(shù)層次的出現(xiàn),標(biāo)志著現(xiàn)代電子技術(shù)應(yīng)用進入了SOC階段。 從各個發(fā)展階段看,自HW+SW階段開始,電子技術(shù)應(yīng)用就與單片機緊密地聯(lián)系在一起。在FW階段,作為固件系統(tǒng)的重要核心技術(shù),單片機又以嵌入式技術(shù)為基礎(chǔ),再次成為現(xiàn)代電子應(yīng)用技術(shù)的核心技術(shù)之一,并為SOC應(yīng)用技術(shù)提供了緊實的基礎(chǔ)。 SOC為各種應(yīng)用提供了一個新的實現(xiàn)技術(shù)。這種新的電子系統(tǒng)實現(xiàn)技術(shù)促使工業(yè)界在近3年中發(fā)生了巨大的變化,為信息技術(shù)的應(yīng)用提供堅實的基礎(chǔ),因此,完全可以稱之為SOC革命。同時,SOC也為單片機技術(shù)提供了更廣闊的應(yīng)用領(lǐng)域,使單片機應(yīng)用技術(shù)發(fā)生了革命性的變化。

    標(biāo)簽: SOC 單片機 應(yīng)用技術(shù) 發(fā)展

    上傳時間: 2013-10-31

    上傳用戶:qb1993225

主站蜘蛛池模板: 平安县| 玉溪市| 浑源县| 五寨县| 马鞍山市| 镇宁| 南溪县| 新蔡县| 扬中市| 巴里| 平罗县| 吉安市| 黄浦区| 萨嘎县| 宣武区| 吴忠市| 历史| 柳林县| 金溪县| 大关县| 颍上县| 嘉禾县| 百色市| 拜城县| 阳朔县| 呼图壁县| 元谋县| 定远县| 武义县| 永德县| 安国市| 伊金霍洛旗| 米脂县| 中方县| 阿尔山市| 云龙县| 和平区| 当阳市| 蒙城县| 黄冈市| 义乌市|