亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

TTL-CMOS-ECL-HTL

  • CMOS工藝下高擺幅共源共柵偏置電路

    共源共柵級(jí)放大器可提供較高的輸出阻抗和減少米勒效應(yīng),在放大器領(lǐng)域有很多的應(yīng)用。本文提出一種COMS工藝下簡(jiǎn)單的高擺幅共源共柵偏置電路,且能應(yīng)用于任意電流密度。根據(jù)飽和電壓和共源共柵級(jí)電流密度的定義,本文提出器件寬長(zhǎng)比與輸出電壓擺幅的關(guān)系,并設(shè)計(jì)一種高擺幅的共源共柵級(jí)偏置電路。

    標(biāo)簽: CMOS 工藝 共源共柵 偏置電路

    上傳時(shí)間: 2013-10-08

    上傳用戶:debuchangshi

  • 低功耗高速跟隨器的設(shè)計(jì)

    提出了一種應(yīng)用于CSTN-LCD系統(tǒng)中低功耗、高轉(zhuǎn)換速率的跟隨器的實(shí)現(xiàn)方案。基于GSMC±9V的0.18 μm CMOS高壓工藝SPICE模型的仿真結(jié)果表明,在典型的轉(zhuǎn)角下,打開2個(gè)輔助模塊時(shí),靜態(tài)功耗約為35 μA;關(guān)掉輔助模塊時(shí),主放大器的靜態(tài)功耗為24 μA。有外接1 μF的大電容時(shí),屏幕上的充放電時(shí)間為10 μs;沒(méi)有外接1μF的大電容時(shí),屏幕上的充放電時(shí)間為13μs。驗(yàn)證表明,該跟隨器能滿足CSTN-LCD系統(tǒng)低功耗、高轉(zhuǎn)換速率性能要求。

    標(biāo)簽: 低功耗 跟隨器

    上傳時(shí)間: 2013-11-18

    上傳用戶:kxyw404582151

  • 編碼譯碼集成電路VD5026 VD5027

      VD5026,VD5027是CMOS大規(guī)模數(shù)字集成電路(見圖1)。前者是編碼器,后者是譯碼器。他們組合應(yīng)用起來(lái)構(gòu)成一個(gè)發(fā)射—接收數(shù)字編譯碼系統(tǒng)。

    標(biāo)簽: VD 5026 5027 編碼譯碼

    上傳時(shí)間: 2013-12-26

    上傳用戶:jennyzai

  • 低噪聲放大器(LNA)

    LNA的功能和指標(biāo)二端口網(wǎng)絡(luò)的噪聲系數(shù)Bipolar LNAMOS LNA非準(zhǔn)靜態(tài)(NQS)模型和柵極感應(yīng)噪聲CMOS最小噪聲系數(shù)和最佳噪聲匹配參考文獻(xiàn)LNA 的功能和指標(biāo)• 第一級(jí)有源電路,其噪聲、非線性、匹配等性能對(duì)整個(gè)接收機(jī)至關(guān)重要• 主要指標(biāo)– 噪聲系數(shù)(NF)取決于系統(tǒng)要求,可從1 dB 以下到好幾個(gè)dB, NF與工作點(diǎn)有關(guān)– 增益(S21)較大的增益有助于減小后級(jí)電路噪聲的影響,但會(huì)引起線性度的惡化– 輸入輸出匹配(S11, S22)決定輸入輸出端的射頻濾波器頻響– 反向隔離(S12)– 線性度(IIP3, P1dB)未經(jīng)濾除的干擾信號(hào)可通過(guò)互調(diào)(Intermodulation) 等方式使接收質(zhì)量降低

    標(biāo)簽: LNA 低噪聲放大器

    上傳時(shí)間: 2013-11-20

    上傳用戶:xaijhqx

  • 模擬集成電路原理與設(shè)計(jì)

    本講研究模擬電路的重要性模擬電路設(shè)計(jì)的難點(diǎn)研究AIC的重要性研究CMOS AIC的重要性電路設(shè)計(jì)一般概念抽象級(jí)別健壯性設(shè)計(jì)符號(hào)約定

    標(biāo)簽: 模擬集成 電路原理

    上傳時(shí)間: 2013-11-21

    上傳用戶:baitouyu

  • 時(shí)鐘分相技術(shù)應(yīng)用

    摘要: 介紹了時(shí)鐘分相技術(shù)并討論了時(shí)鐘分相技術(shù)在高速數(shù)字電路設(shè)計(jì)中的作用。 關(guān)鍵詞: 時(shí)鐘分相技術(shù); 應(yīng)用 中圖分類號(hào): TN 79  文獻(xiàn)標(biāo)識(shí)碼:A   文章編號(hào): 025820934 (2000) 0620437203 時(shí)鐘是高速數(shù)字電路設(shè)計(jì)的關(guān)鍵技術(shù)之一, 系統(tǒng)時(shí)鐘的性能好壞, 直接影響了整個(gè)電路的 性能。尤其現(xiàn)代電子系統(tǒng)對(duì)性能的越來(lái)越高的要求, 迫使我們集中更多的注意力在更高頻率、 更高精度的時(shí)鐘設(shè)計(jì)上面。但隨著系統(tǒng)時(shí)鐘頻率的升高。我們的系統(tǒng)設(shè)計(jì)將面臨一系列的問(wèn) 題。 1) 時(shí)鐘的快速電平切換將給電路帶來(lái)的串?dāng)_(Crosstalk) 和其他的噪聲。 2) 高速的時(shí)鐘對(duì)電路板的設(shè)計(jì)提出了更高的要求: 我們應(yīng)引入傳輸線(T ransm ission L ine) 模型, 并在信號(hào)的匹配上有更多的考慮。 3) 在系統(tǒng)時(shí)鐘高于100MHz 的情況下, 應(yīng)使用高速芯片來(lái)達(dá)到所需的速度, 如ECL 芯 片, 但這種芯片一般功耗很大, 再加上匹配電阻增加的功耗, 使整個(gè)系統(tǒng)所需要的電流增大, 發(fā) 熱量增多, 對(duì)系統(tǒng)的穩(wěn)定性和集成度有不利的影響。 4) 高頻時(shí)鐘相應(yīng)的電磁輻射(EM I) 比較嚴(yán)重。 所以在高速數(shù)字系統(tǒng)設(shè)計(jì)中對(duì)高頻時(shí)鐘信號(hào)的處理應(yīng)格外慎重, 盡量減少電路中高頻信 號(hào)的成分, 這里介紹一種很好的解決方法, 即利用時(shí)鐘分相技術(shù), 以低頻的時(shí)鐘實(shí)現(xiàn)高頻的處 理。 1 時(shí)鐘分相技術(shù) 我們知道, 時(shí)鐘信號(hào)的一個(gè)周期按相位來(lái)分, 可以分為360°。所謂時(shí)鐘分相技術(shù), 就是把 時(shí)鐘周期的多個(gè)相位都加以利用, 以達(dá)到更高的時(shí)間分辨。在通常的設(shè)計(jì)中, 我們只用到時(shí)鐘 的上升沿(0 相位) , 如果把時(shí)鐘的下降沿(180°相位) 也加以利用, 系統(tǒng)的時(shí)間分辨能力就可以 提高一倍(如圖1a 所示)。同理, 將時(shí)鐘分為4 個(gè)相位(0°、90°、180°和270°) , 系統(tǒng)的時(shí)間分辨就 可以提高為原來(lái)的4 倍(如圖1b 所示)。 以前也有人嘗試過(guò)用專門的延遲線或邏輯門延時(shí)來(lái)達(dá)到時(shí)鐘分相的目的。用這種方法產(chǎn)生的相位差不夠準(zhǔn)確, 而且引起的時(shí)間偏移(Skew ) 和抖動(dòng) (J itters) 比較大, 無(wú)法實(shí)現(xiàn)高精度的時(shí)間分辨。 近年來(lái)半導(dǎo)體技術(shù)的發(fā)展, 使高質(zhì)量的分相功能在一 片芯片內(nèi)實(shí)現(xiàn)成為可能, 如AMCC 公司的S4405, CY2 PRESS 公司的CY9901 和CY9911, 都是性能優(yōu)異的時(shí)鐘 芯片。這些芯片的出現(xiàn), 大大促進(jìn)了時(shí)鐘分相技術(shù)在實(shí)際電 路中的應(yīng)用。我們?cè)谶@方面作了一些嘗試性的工作: 要獲得 良好的時(shí)間性能, 必須確保分相時(shí)鐘的Skew 和J itters 都 比較小。因此在我們的設(shè)計(jì)中, 通常用一個(gè)低頻、高精度的 晶體作為時(shí)鐘源, 將這個(gè)低頻時(shí)鐘通過(guò)一個(gè)鎖相環(huán)(PLL ) , 獲得一個(gè)較高頻率的、比較純凈的時(shí)鐘, 對(duì)這個(gè)時(shí)鐘進(jìn)行分相, 就可獲得高穩(wěn)定、低抖動(dòng)的分 相時(shí)鐘。 這部分電路在實(shí)際運(yùn)用中獲得了很好的效果。下面以應(yīng)用的實(shí)例加以說(shuō)明。2 應(yīng)用實(shí)例 2. 1 應(yīng)用在接入網(wǎng)中 在通訊系統(tǒng)中, 由于要減少傳輸 上的硬件開銷, 一般以串行模式傳輸 圖3 時(shí)鐘分為4 個(gè)相位 數(shù)據(jù), 與其同步的時(shí)鐘信號(hào)并不傳輸。 但本地接收到數(shù)據(jù)時(shí), 為了準(zhǔn)確地獲取 數(shù)據(jù), 必須得到數(shù)據(jù)時(shí)鐘, 即要獲取與數(shù) 據(jù)同步的時(shí)鐘信號(hào)。在接入網(wǎng)中, 數(shù)據(jù)傳 輸?shù)慕Y(jié)構(gòu)如圖2 所示。 數(shù)據(jù)以68MBös 的速率傳輸, 即每 個(gè)bit 占有14. 7ns 的寬度, 在每個(gè)數(shù)據(jù) 幀的開頭有一個(gè)用于同步檢測(cè)的頭部信息。我們要找到與它同步性好的時(shí)鐘信號(hào), 一般時(shí)間 分辨應(yīng)該達(dá)到1ö4 的時(shí)鐘周期。即14. 7ö 4≈ 3. 7ns, 這就是說(shuō), 系統(tǒng)時(shí)鐘頻率應(yīng)在300MHz 以 上, 在這種頻率下, 我們必須使用ECL inp s 芯片(ECL inp s 是ECL 芯片系列中速度最快的, 其 典型門延遲為340p s) , 如前所述, 這樣對(duì)整個(gè)系統(tǒng)設(shè)計(jì)帶來(lái)很多的困擾。 我們?cè)谶@里使用鎖相環(huán)和時(shí)鐘分相技術(shù), 將一個(gè)16MHz 晶振作為時(shí)鐘源, 經(jīng)過(guò)鎖相環(huán) 89429 升頻得到68MHz 的時(shí)鐘, 再經(jīng)過(guò)分相芯片AMCCS4405 分成4 個(gè)相位, 如圖3 所示。 我們只要從4 個(gè)相位的68MHz 時(shí)鐘中選擇出與數(shù)據(jù)同步性最好的一個(gè)。選擇的依據(jù)是: 在每個(gè)數(shù)據(jù)幀的頭部(HEAD) 都有一個(gè)8bit 的KWD (KeyWord) (如圖1 所示) , 我們分別用 這4 個(gè)相位的時(shí)鐘去鎖存數(shù)據(jù), 如果經(jīng)某個(gè)時(shí)鐘鎖存后的數(shù)據(jù)在這個(gè)指定位置最先檢測(cè)出這 個(gè)KWD, 就認(rèn)為下一相位的時(shí)鐘與數(shù)據(jù)的同步性最好(相關(guān))。 根據(jù)這個(gè)判別原理, 我們?cè)O(shè)計(jì)了圖4 所示的時(shí)鐘分相選擇電路。 在板上通過(guò)鎖相環(huán)89429 和分相芯片S4405 獲得我們所要的68MHz 4 相時(shí)鐘: 用這4 個(gè) 時(shí)鐘分別將輸入數(shù)據(jù)進(jìn)行移位, 將移位的數(shù)據(jù)與KWD 作比較, 若至少有7bit 符合, 則認(rèn)為檢 出了KWD。將4 路相關(guān)器的結(jié)果經(jīng)過(guò)優(yōu)先判選控制邏輯, 即可輸出同步性最好的時(shí)鐘。這里, 我們運(yùn)用AMCC 公司生產(chǎn)的 S4405 芯片, 對(duì)68MHz 的時(shí)鐘進(jìn)行了4 分 相, 成功地實(shí)現(xiàn)了同步時(shí)鐘的獲取, 這部分 電路目前已實(shí)際地應(yīng)用在某通訊系統(tǒng)的接 入網(wǎng)中。 2. 2 高速數(shù)據(jù)采集系統(tǒng)中的應(yīng)用 高速、高精度的模擬- 數(shù)字變換 (ADC) 一直是高速數(shù)據(jù)采集系統(tǒng)的關(guān)鍵部 分。高速的ADC 價(jià)格昂貴, 而且系統(tǒng)設(shè)計(jì) 難度很高。以前就有人考慮使用多個(gè)低速 圖5 分相技術(shù)應(yīng)用于采集系統(tǒng) ADC 和時(shí)鐘分相, 用以替代高速的ADC, 但由 于時(shí)鐘分相電路產(chǎn)生的相位不準(zhǔn)確, 時(shí)鐘的 J itters 和Skew 比較大(如前述) , 容易產(chǎn)生較 大的孔徑晃動(dòng)(Aperture J itters) , 無(wú)法達(dá)到很 好的時(shí)間分辨。 現(xiàn)在使用時(shí)鐘分相芯片, 我們可以把分相 技術(shù)應(yīng)用在高速數(shù)據(jù)采集系統(tǒng)中: 以4 分相后 圖6 分相技術(shù)提高系統(tǒng)的數(shù)據(jù)采集率 的80MHz 采樣時(shí)鐘分別作為ADC 的 轉(zhuǎn)換時(shí)鐘, 對(duì)模擬信號(hào)進(jìn)行采樣, 如圖5 所示。 在每一采集通道中, 輸入信號(hào)經(jīng)過(guò) 緩沖、調(diào)理, 送入ADC 進(jìn)行模數(shù)轉(zhuǎn)換, 采集到的數(shù)據(jù)寫入存儲(chǔ)器(M EM )。各個(gè) 采集通道采集的是同一信號(hào), 不過(guò)采樣 點(diǎn)依次相差90°相位。通過(guò)存儲(chǔ)器中的數(shù) 據(jù)重組, 可以使系統(tǒng)時(shí)鐘為80MHz 的采 集系統(tǒng)達(dá)到320MHz 數(shù)據(jù)采集率(如圖6 所示)。 3 總結(jié) 靈活地運(yùn)用時(shí)鐘分相技術(shù), 可以有效地用低頻時(shí)鐘實(shí)現(xiàn)相當(dāng)于高頻時(shí)鐘的時(shí)間性能, 并 避免了高速數(shù)字電路設(shè)計(jì)中一些問(wèn)題, 降低了系統(tǒng)設(shè)計(jì)的難度。

    標(biāo)簽: 時(shí)鐘 分相 技術(shù)應(yīng)用

    上傳時(shí)間: 2013-12-17

    上傳用戶:xg262122

  • Construction Strategy of ESD P

    Construction Strategy of ESD Protection CircuitAbstract: The principles used to construct ESD protection on circuits and the basic conceptions of ESD protection design are presented.Key words:ESD protection/On circuit, ESD design window, ESD current path1 引言靜電放電(ESD,Electrostatic Discharge)給電子器件環(huán)境會(huì)帶來(lái)破壞性的后果。它是造成集成電路失效的主要原因之一。隨著集成電路工藝不斷發(fā)展,互補(bǔ)金屬氧化物半導(dǎo)體(CMOS,Complementary Metal-Oxide Semiconductor)的特征尺寸不斷縮小,金屬氧化物半導(dǎo)體(MOS, Metal-Oxide Semiconductor)的柵氧厚度越來(lái)越薄,MOS 管能承受的電流和電壓也越來(lái)越小,因此要進(jìn)一步優(yōu)化電路的抗ESD 性能,需要從全芯片ESD 保護(hù)結(jié)構(gòu)的設(shè)計(jì)來(lái)進(jìn)行考慮。

    標(biāo)簽: Construction Strategy ESD of

    上傳時(shí)間: 2013-11-09

    上傳用戶:Aidane

  • 模擬電路設(shè)計(jì)CMOS Analog Circuit Desi

    I.1 IntroductionI.2 Analog Integrated Circuit DesignI.3 Technology OverviewI.4 NotationI.5 Analog Circuit Analysis Techniques

    標(biāo)簽: Circuit Analog CMOS Desi

    上傳時(shí)間: 2013-10-29

    上傳用戶:jokey075

  • 對(duì)OC門的研究及其應(yīng)用

    為了讓讀者確實(shí)理解TTL與非門與OC門的區(qū)別,熟練地掌握OC門的應(yīng)用,通過(guò)對(duì)TTL與非門的分析,和對(duì)其弊端的指出,說(shuō)明研制OC門的理由,總結(jié)了OC門上拉電阻的作用和計(jì)算方法,對(duì)OC門上拉電阻的計(jì)算方法有立新的說(shuō)明,總結(jié)了OC門的所有優(yōu)點(diǎn)。

    標(biāo)簽:

    上傳時(shí)間: 2013-10-10

    上傳用戶:yy_cn

  • EMI設(shè)計(jì)原則

    印刷電路板PCB 的一般布局原則在一些相對(duì)難懂的文件中得到總結(jié)一些原則是特殊適用于微控制器的然而這些原則卻被試圖應(yīng)用到所有的現(xiàn)代CMOS 集成電路上這個(gè)文件覆蓋了大部分已知和已經(jīng)發(fā)表的使用在低噪聲無(wú)屏蔽環(huán)境的布局技術(shù)研究是針對(duì)兩層板的假設(shè)最大可接受的噪聲水平為30dB或更大比FCC 第15 部分更嚴(yán)格這個(gè)噪聲水平看起來(lái)是歐洲和美國(guó)汽車市場(chǎng)能接受的噪聲上限這個(gè)文件并不總是解釋給出技術(shù)中的為什么因?yàn)樗囊鈭D只是作為參考文件而不是作為輔助教育文件要提醒讀者的是即使在原先的設(shè)計(jì)中并沒(méi)有使用一種給定的技術(shù)而電路仍然具有可以接受的性能并不代表這種技術(shù)沒(méi)有用處隨著時(shí)間的推移集成電路芯片的速度和集成度也在提高每一種隔離和減小噪聲的方法都會(huì)得到使用.

    標(biāo)簽: EMI 設(shè)計(jì)原則

    上傳時(shí)間: 2013-10-30

    上傳用戶:410805624

主站蜘蛛池模板: 绥德县| 霍邱县| 金塔县| 澜沧| 天柱县| 咸宁市| 太保市| 石屏县| 濉溪县| 盐边县| 泽州县| 高尔夫| 西藏| 五家渠市| 渭源县| 阳山县| 安仁县| 六枝特区| 慈利县| 错那县| 扶沟县| 宜兰市| 阳朔县| 恩平市| 平江县| 遂川县| 梁平县| 伊通| 宁安市| 阜城县| 济源市| 中山市| 丹棱县| 祁门县| 汤原县| 白山市| 肥西县| 合川市| 灌阳县| 淮阳县| 南充市|