亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

TVI轉(zhuǎn)hdmi

  • Home+Automation+Projects

    You probably have heard all about what you can do with the Raspberry Pi. This credit- card sized computer can be plugged into your TV or any HDMI monitor to replace a typical computer. This little device is used in many computer projects, DIY electronics projects and even as a learning tool for kids who want to learn the basics of computer programming.

    標(biāo)簽: Automation Projects Home

    上傳時(shí)間: 2020-06-06

    上傳用戶:shancjb

  • FPGA采樣AD9238數(shù)據(jù)并通過VGA波形顯示例程 Verilog邏輯源碼Quartus工程文件+

    FPGA采樣AD9238數(shù)據(jù)并通過VGA波形顯示例程 Verilog邏輯源碼Quartus工程文件+文檔說明,FPGA型號(hào)Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。ADC 模塊型號(hào)為 AN9238,最大采樣率 65Mhz,精度為12 位。實(shí)驗(yàn)中把 AN9238 的 2 路輸入以波形方式在 HDMI 上顯示出來,我們可以用更加直觀的方式觀察波形,是一個(gè)數(shù)字示波器雛形。module top( input                       clk, input                       rst_n, output                      ad9238_clk_ch0, output                      ad9238_clk_ch1, input[11:0]                 ad9238_data_ch0, input[11:0]                 ad9238_data_ch1, //vga output output                      vga_out_hs, //vga horizontal synchronization output                      vga_out_vs, //vga vertical synchronization output[4:0]                 vga_out_r,  //vga red output[5:0]                 vga_out_g,  //vga green output[4:0]                 vga_out_b   //vga blue);wire                            video_clk;wire                            video_hs;wire                            video_vs;wire                            video_de;wire[7:0]                       video_r;wire[7:0]                       video_g;wire[7:0]                       video_b;wire                            grid_hs;wire                            grid_vs;wire                            grid_de;wire[7:0]                       grid_r;wire[7:0]                       grid_g;wire[7:0]                       grid_b;wire                            wave0_hs;wire                            wave0_vs;wire                            wave0_de;wire[7:0]                       wave0_r;wire[7:0]                       wave0_g;wire[7:0]                       wave0_b;wire                            wave1_hs;wire                            wave1_vs;wire                            wave1_de;wire[7:0]                       wave1_r;wire[7:0]                       wave1_g;wire[7:0]                       wave1_b;wire                            adc_clk;wire                            adc0_buf_wr;wire[10:0]                      adc0_buf_addr;wire[7:0]                       adc0_bu

    標(biāo)簽: fpga ad9238

    上傳時(shí)間: 2021-10-27

    上傳用戶:qingfengchizhu

  • EP4CE10 cyclone4 FPGA開發(fā)板PDF原理圖+ALTIUM原理圖庫PCB封裝庫+器件

    EP4CE10 cyclone4 FPGA開發(fā)板PDF原理圖+ALTIUM原理圖庫PCB封裝庫+器件技術(shù)手冊(cè)資料74HC595.pdfAD9280.pdfAD9708.pdfAP3216C.pdfdht11-v1_3說明書(詳細(xì)版).pdfDS18B20.pdfDVI V1.0.pdfHDMI Specification 13a.pdfHS0038B.pdfLAN8720A.pdfm24c64-r.pdfM25P16  datasheet.pdfMAX3232CSE.PDFmax3483-max3491.pdfPart1_Physical_Layer_Simplified_Specification_Ver7.10.pdfPCF8563.pdfPCF8591.pdfThumbs.dbug_altddio.pdfVESA VGA時(shí)序標(biāo)準(zhǔn).pdfw25q16_datasheet.pdfw9825g6kh_a04.pdfwm8978.pdfxapp495_S6TMDS_Video_Interface.pdf硬件PCB封裝庫列表:32153225AP3216CBUZZERC0603CAP100CON_2PINCON_RA_HDMI_19P_0P5_SMCR1220D1206DB9-FDB15_VGA_S_FDIP-2X4-2P54DIP-2X10_2P54DIP-2X20_2P54DO214EAR_JACKEC6P3F0805FBGA256FJ3661FPC-40S-0P5SVHDR102JACK-2_5MM_BJTAG_5X2_2P54_RL1040L2520LED0603MIC_6X2_2PH-1X2-2P0QFN24QFN32R0603R0805RJ45RM065-V1SIP3-2P54SIP4-2P54SIP6-2P54SMCSOD323SOD523SOIC8-208SOIC8ESOIC16SOIC16W_1R27_10R3X10R33SOP8SOT23SOT23_S6SOT23-6SW4_PB_ESW_SM_P177SWITCH_DDSZT4R2-6R2_BOTSMTT4R2-6R2_TOPSMTTFCARDTSOP54TSOT-23-5TSSOP16TYPE-C-31-M-12WF_PADXTAL_SMDXTAL-DIP

    標(biāo)簽: ep4ce10 cyclone4 fpga 開發(fā)板

    上傳時(shí)間: 2021-12-04

    上傳用戶:

  • EP4CE10F17C8 mini FPGA開發(fā)板PDF原理圖+原理圖庫PCB封裝庫+技術(shù)手冊(cè)資

    EP4CE10F17C8 mini FPGA開發(fā)板PDF原理圖+原理圖庫PCB封裝庫+器件技術(shù)手冊(cè)資料"74HC595.pdfAD9280.pdfAD9708.pdfAP3216C.pdfdht11-v1_3說明書(詳細(xì)版).pdfDS18B20.pdfDVI V1.0.pdfHDMI Specification 13a.pdfHS0038B.pdfLAN8720A.pdfm24c64-r.pdfM25P16  datasheet.pdfMAX3232CSE.PDFmax3483-max3491.pdfPart1_Physical_Layer_Simplified_Specification_Ver7.10.pdfPCF8563.pdfPCF8591.pdfThumbs.dbug_altddio.pdfVESA VGA時(shí)序標(biāo)準(zhǔn).pdfw25q16_datasheet.pdfw9825g6kh_a04.pdfwm8978.pdfxapp495_S6TMDS_Video_Interface.pdfpcb封裝庫:Component Count : 37Component Name-----------------------------------------------32153225AP3216CBUZZERC0603CAP100CR1220D1206DO214EC6P3F0805FBGA256FJ3661HDR102L2520LED0603R0603R0805SIP3-2P54SIP4-2P54SIP6-2P54SOD323SOD523SOIC8-208SOIC16SOP8SOT23SOT23_S6SOT23-6SW_3_2X4_2TFCARDTSOP54TSOT-23-5TSSOP16WF_PADXTAL_SMDXTAL-DIP

    標(biāo)簽: fpga 開發(fā)板 pcb 封裝

    上傳時(shí)間: 2021-12-04

    上傳用戶:d1997wayne

  • HDMI1.4規(guī)范中文版.pdf

    HDMI 1.4版數(shù)據(jù)線將增加一條數(shù)據(jù)通道,支持高速雙向通訊。支持該功能的互連設(shè)備能夠通過百兆以太網(wǎng)發(fā)送和接收數(shù)據(jù),可滿足任何基于IP的應(yīng)用。HDMI以太網(wǎng)通道將允許基于互聯(lián)網(wǎng)的HDMI設(shè)備和其它HDMI設(shè)備共享互聯(lián)網(wǎng)接入,無需另接一條以太網(wǎng)線。

    標(biāo)簽: hdmi

    上傳時(shí)間: 2021-12-21

    上傳用戶:

  • HI3520DV400全套資料(Cadence arregro原理圖+PCB+bom+鏡像軟件)

    HI3520DV400全套資料(Cadence arregro原理圖+PCB+bom+鏡像軟件),1個(gè)HDMI輸入,1個(gè)HDMI輸出,1個(gè)3.5音頻輸入,1個(gè)3.5音頻輸出。2GB-DDR3,2個(gè)USB2.0,1個(gè)LAN,已經(jīng)調(diào)試通過,固件都已經(jīng)打包好。拿來就可以打板生產(chǎn),包括原理圖,PCB,u-boot,kernel,rootfs。

    標(biāo)簽: hi3520dv400 cadence arregro

    上傳時(shí)間: 2021-12-28

    上傳用戶:

  • 耳機(jī)插座SJ1-3535NG+WM8960CGEFL+TJA1050+SD卡+TSC2007+HDM

    耳機(jī)插座SJ1-3535NG+WM8960CGEFL+TJA1050+SD卡+TSC2007+HDMI+RC1220電池座AD設(shè)計(jì)硬件原理圖庫+PCB封裝庫文件,PcbLib+SchLib格式,Altium Designer原理圖庫+PCB封裝庫文件,已在項(xiàng)目中驗(yàn)證使用,可作為你產(chǎn)品設(shè)計(jì)的參考也可以直接應(yīng)用到你的項(xiàng)目設(shè)計(jì)中。  

    標(biāo)簽: 耳機(jī)插座

    上傳時(shí)間: 2022-01-19

    上傳用戶:20125101110

  • 嵌入式硬件電源設(shè)計(jì)

    硬件設(shè)計(jì)中常見模塊電路設(shè)計(jì)1. LDO電源電路設(shè)計(jì)2. DC-DC電源設(shè)計(jì)3. 時(shí)鐘電路設(shè)計(jì)4. 復(fù)位電路設(shè)計(jì)5. MCU電路設(shè)計(jì)6. FPGA/CPLD電路設(shè)計(jì)7. 存儲(chǔ)電路設(shè)計(jì)8. 電平轉(zhuǎn)換電路設(shè)硬件設(shè)計(jì)中常見接口電路設(shè)計(jì)1. RS323/RS485等接口電路設(shè)計(jì)2. PS/2接口電路設(shè)計(jì)3. 按鍵電路設(shè)計(jì)4. GigE接口電路設(shè)計(jì)5. CAN總線接口設(shè)計(jì)6. USB接口電路設(shè)計(jì)7. DVI/HDMI接口設(shè)計(jì)

    標(biāo)簽: 嵌入式 硬件 電源

    上傳時(shí)間: 2022-03-30

    上傳用戶:20125101110

  • cadence-allegro16.6高級(jí)教程

    主要內(nèi)容介紹 Allegro 如何載入 Netlist,進(jìn)而認(rèn)識(shí)新式轉(zhuǎn)法和舊式轉(zhuǎn)法有何不同及優(yōu)缺點(diǎn)的分析,透過本章學(xué)習(xí)可以對(duì) Allegro 和 Capture 之間的互動(dòng)關(guān)係,同時(shí)也能體驗(yàn)出 Allegro 和 Capture 同步變更屬性等強(qiáng)大功能。Netlist 是連接線路圖和 Allegro Layout 圖檔的橋樑。在這裏所介紹的 Netlist 資料的轉(zhuǎn)入動(dòng)作只是針對(duì)由 Capture(線路圖部分)產(chǎn)生的 Netlist 轉(zhuǎn)入 Allegro(Layout部分)1. 在 OrCAD Capture 中設(shè)計(jì)好線路圖。2. 然後由 OrCAD Capture 產(chǎn)生 Netlist(annotate 是在進(jìn)行線路圖根據(jù)第五步產(chǎn)生的資料進(jìn)行編改)。 3. 把產(chǎn)生的 Netlist 轉(zhuǎn)入 Allegro(layout 工作系統(tǒng))。 4. 在 Allegro 中進(jìn)行 PCB 的 layout。 5. 把在 Allegro 中產(chǎn)生的 back annotate(Logic)轉(zhuǎn)出(在實(shí)際 layout 時(shí)可能對(duì)原有的 Netlist 有改動(dòng)過),並轉(zhuǎn)入 OrCAD Capture 裏進(jìn)行回編。

    標(biāo)簽: cadence allegro

    上傳時(shí)間: 2022-04-28

    上傳用戶:kingwide

  • ag6200 datasheet 最新版規(guī)格書

    Algoltek AG6200-MCQ芯片是一個(gè)HDMI(高清多媒體接口)到VGA橋接芯片。它將HDMI信號(hào)轉(zhuǎn)換為標(biāo)準(zhǔn)VGA信號(hào)它可以在適配器、智能電纜等設(shè)備中設(shè)計(jì)

    標(biāo)簽: ag6200 HDMI轉(zhuǎn)VGA芯片

    上傳時(shí)間: 2022-05-14

    上傳用戶:

主站蜘蛛池模板: 翼城县| 苗栗县| 若尔盖县| 八宿县| 义乌市| 岚皋县| 湾仔区| 富川| 若尔盖县| 瑞安市| 蒲城县| 乌鲁木齐县| 大埔县| 长丰县| 水城县| 哈密市| 大竹县| 南平市| 龙门县| 视频| 南宁市| 安徽省| 独山县| 巨鹿县| 彭泽县| 来宾市| 法库县| 定结县| 仲巴县| 崇明县| 丰宁| 韶关市| 高淳县| 文昌市| 自治县| 呈贡县| 当阳市| 深水埗区| 高碑店市| 韶山市| 清远市|