亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專(zhuān)輯| 精品軟件
登錄| 注冊(cè)

Text

  • 通過(guò)FPGA提高工業(yè)應(yīng)用靈活性的5種方法

      可編程邏輯器件(PLD)是嵌入式工業(yè)設(shè)計(jì)的關(guān)鍵元器件。在工業(yè)設(shè)計(jì)中,PLD已經(jīng)從提供簡(jiǎn)單的膠合邏輯發(fā)展到使用FPGA作為協(xié)處理器。該技術(shù)在通信、電機(jī)控制、I/O模塊以及圖像處理等應(yīng)用中支持 I/O 擴(kuò)展,替代基本的微控制器 (MCU) 或者數(shù)字信號(hào)處理器 (DSP)。   隨著系統(tǒng)復(fù)雜度的提高,F(xiàn)PGA還能夠集成整個(gè)芯片系統(tǒng)(SoC),與分立的 MCU、DSP、ASSP,以及 ASIC解決方案相比,大幅度降低了成本。不論是用作協(xié)處理器還是SoC,Altera FPGA在您的工業(yè)應(yīng)用中都具有以下優(yōu)點(diǎn):   1. 設(shè)計(jì)集成——使用FPGA作為協(xié)處理器或者SoC,在一個(gè)器件平臺(tái)上集成 IP和軟件堆棧,從而降低成本。   2. 可重新編程能力——在一個(gè)公共開(kāi)發(fā)平臺(tái)的一片 FPGA中,使工業(yè)設(shè)計(jì)能夠適應(yīng)協(xié)議、IP以及新硬件功能的發(fā)展變化。   3. 性能調(diào)整——通過(guò)FPGA中的嵌入式處理器、定制指令和IP模塊,增強(qiáng)性能,滿(mǎn)足系統(tǒng)要求。   4. 過(guò)時(shí)保護(hù)——較長(zhǎng)的 FPGA 產(chǎn)品生命周期,通過(guò) FPGA 新系列的器件移植,延長(zhǎng)工業(yè)產(chǎn)品的生命周期,保護(hù)硬件不會(huì)過(guò)時(shí)。   5. 熟悉的工具——使用熟悉的、功能強(qiáng)大的集成工具,簡(jiǎn)化設(shè)計(jì)和軟件開(kāi)發(fā)、IP集成以及調(diào)試。

    標(biāo)簽: FPGA 工業(yè)應(yīng)用

    上傳時(shí)間: 2013-11-18

    上傳用戶(hù):tb_6877751

  • Xilinx汽車(chē)Zynq-7000產(chǎn)品簡(jiǎn)介(英文手冊(cè))

     

    標(biāo)簽: Xilinx 7000 Zynq 汽車(chē)

    上傳時(shí)間: 2013-10-22

    上傳用戶(hù):rlgl123

  • 采用低成本FPGA實(shí)現(xiàn)高效的低功耗PCIe接口

      白皮書(shū):采用低成本FPGA實(shí)現(xiàn)高效的低功耗PCIe接口   了解一個(gè)基于DDR3存儲(chǔ)器控制器的真實(shí)PCI Express® (PCIe®) Gen1x4參考設(shè)計(jì)演示高效的Cyclone V FPGA怎樣降低系統(tǒng)總成本,同時(shí)實(shí)現(xiàn)性能和功耗目標(biāo)。點(diǎn)擊馬上下載!

    標(biāo)簽: FPGA PCIe 低功耗 接口

    上傳時(shí)間: 2013-10-18

    上傳用戶(hù):康郎

  • 基于ZedBoard和linux的應(yīng)用程序HelloWorld的實(shí)現(xiàn)(完整工程)

    基于ZedBoard和linux的應(yīng)用程序HelloWorld的實(shí)現(xiàn)(完整工程)獲取Zedboard可運(yùn)行的linux Digilent官網(wǎng)給出Zedboard的可運(yùn)行l(wèi)inux設(shè)計(jì)ZedBoard_OOB_Design包,可從http://www.digilentinc.com/Data/Documents/Other/ZedBoard_OOB_Design.zip獲取,下載后解壓,可以看到包的結(jié)構(gòu)和內(nèi)容

    標(biāo)簽: HelloWorld ZedBoard linux 應(yīng)用程序

    上傳時(shí)間: 2015-01-01

    上傳用戶(hù):dragonhaixm

  • 基于Xilinx FPGA的溫控風(fēng)扇的設(shè)計(jì)(原文設(shè)計(jì)、源代碼及視頻地址)

      本設(shè)計(jì)的整體思路是:以XILINX FPGA作為控制中心,通過(guò)提取熱釋電紅外傳感器感應(yīng)到的人體紅外線信息,并利用溫度傳感器DS18B20檢測(cè)環(huán)境溫度并直接輸出數(shù)字溫度信號(hào)給FPGA 進(jìn)行處理,在LED數(shù)碼管上顯示當(dāng)前環(huán)境溫度值以及預(yù)設(shè)溫度值。通過(guò)獨(dú)立鍵盤(pán)輸入預(yù)設(shè)溫度值,其中預(yù)設(shè)溫度值只能為整數(shù)形式,檢測(cè)到的當(dāng)前環(huán)境溫度可精確 到小數(shù)點(diǎn)后一位。同時(shí)采用PWM脈寬調(diào)制方式來(lái)改變直流風(fēng)扇電機(jī)的轉(zhuǎn)速。并通過(guò)兩個(gè)按鍵改變預(yù)設(shè)溫度值,一個(gè)提高預(yù)設(shè)溫度,另一個(gè)降低預(yù)設(shè)溫度值。系統(tǒng)結(jié) 構(gòu)框圖如下:

    標(biāo)簽: Xilinx FPGA 溫控 地址

    上傳時(shí)間: 2013-11-12

    上傳用戶(hù):cjf0304

  • 基于Xilinx FPGA的HDUSec-網(wǎng)絡(luò)行為分析監(jiān)控系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)(含源代碼)

      系統(tǒng)實(shí)現(xiàn)計(jì)劃:   1、首先是熟悉NetFPGA平臺(tái),并進(jìn)行平臺(tái)搭建,NetFPGA通過(guò)計(jì)算機(jī)的PCI接口與上位機(jī)進(jìn)行數(shù)據(jù)交互和系統(tǒng)設(shè)置等工作;   2、根據(jù)NetFPGA的路由器功能對(duì)其進(jìn)行硬件代碼的編寫(xiě)和改進(jìn);   3、接下來(lái)是使用C語(yǔ)言編寫(xiě)網(wǎng)絡(luò)行為記錄器;   4、設(shè)計(jì)管理系統(tǒng)、Web服務(wù)器、數(shù)據(jù)庫(kù)。

    標(biāo)簽: Xilinx HDUSec FPGA 網(wǎng)絡(luò)

    上傳時(shí)間: 2013-10-11

    上傳用戶(hù):2404

  • 自學(xué)ZedBoard:使用IP通過(guò)ARM PS訪問(wèn)FPGA(源代碼)

      這一節(jié)的目的是使用XPS為ARM PS 處理系統(tǒng) 添加額外的IP。從IP Catalog 標(biāo)簽添加GPIO,并與ZedBoard板子上的8個(gè)LED燈相連。當(dāng)系統(tǒng)建立完后,產(chǎn)生bitstream,并對(duì)外設(shè)進(jìn)行測(cè)試。本資料為源代碼,原文設(shè)計(jì)過(guò)程詳見(jiàn):【 玩轉(zhuǎn)賽靈思Zedboard開(kāi)發(fā)板(4):如何使用自帶外設(shè)IP讓ARM PS訪問(wèn)FPGA?】   硬件平臺(tái):Digilent ZedBoard   開(kāi)發(fā)環(huán)境:Windows XP 32 bit   軟件: XPS 14.2 +SDK 14.2

    標(biāo)簽: ZedBoard FPGA ARM 訪問(wèn)

    上傳時(shí)間: 2013-11-06

    上傳用戶(hù):yuchunhai1990

  • 基于SCF及CPLD的程控濾波電路設(shè)計(jì)

      SCF原理的基礎(chǔ)是開(kāi)關(guān)電容與電阻的等效:在電容兩端開(kāi)關(guān)控 制下,電容被充放電,電荷的轉(zhuǎn)移過(guò)程產(chǎn)生脈沖電流,可以計(jì)算其平均值。當(dāng)開(kāi)關(guān)頻率足夠快時(shí),該電流等效于流過(guò)電阻的電流,可看作是電阻被開(kāi)關(guān)電容取代。可 以證明,電阻R可表示為開(kāi)關(guān)電容Ck與開(kāi)關(guān)切換周期T的比值:

    標(biāo)簽: CPLD SCF 程控濾波 電路設(shè)計(jì)

    上傳時(shí)間: 2013-10-22

    上傳用戶(hù):manga135

  • 簡(jiǎn)述PCB線寬和電流關(guān)系

      PCB線寬和電流關(guān)系公式   先計(jì)算Track的截面積,大部分PCB的銅箔厚度為35um(即 1oz)它乘上線寬就是截面積,注意換算成平方毫米。 有一個(gè)電流密度經(jīng)驗(yàn)值,為15~25安培/平方毫米。把它稱(chēng)上截面積就得到通流容量。   I=KT(0.44)A(0.75), 括號(hào)里面是指數(shù),   K為修正系數(shù),一般覆銅線在內(nèi)層時(shí)取0.024,在外層時(shí)取0.048   T為最大溫升,單位為攝氏度(銅的熔點(diǎn)是1060℃)   A為覆銅截面積,單位為square mil.   I為容許的最大電流,單位為安培。   一般 10mil=0.010inch=0.254mm 1A , 250mil=6.35mm 8.3A ?倍數(shù)關(guān)系,與公式不符 ?  

    標(biāo)簽: PCB 電流

    上傳時(shí)間: 2013-11-12

    上傳用戶(hù):ljd123456

  • FPGA數(shù)字存儲(chǔ)掃頻儀(源代碼+電路圖+PCB圖)

      頻率特征測(cè)試儀是用來(lái)測(cè)量電路傳輸特性和阻抗特性的儀器,簡(jiǎn)稱(chēng)掃頻儀。掃頻信號(hào)源是掃頻儀的主要功能部件,作用是產(chǎn)生測(cè)量用的正弦掃頻信號(hào),其 掃頻范圍可調(diào),輸出信號(hào)幅度等幅。本設(shè)計(jì)采用DDS(數(shù)字頻率合成技術(shù))產(chǎn)生掃頻信號(hào),以Xilinx FPGA為控制核心,通過(guò)A/D和D/A等接口電路,實(shí)現(xiàn)掃頻信號(hào)頻率的步進(jìn)調(diào)整、幅度與相位的測(cè)量,創(chuàng)新的使用了計(jì)算機(jī)軟件作為儀器面板來(lái)顯示被測(cè)網(wǎng)絡(luò) 幅頻特性與相頻特性,并且測(cè)試結(jié)果可保存到各種存儲(chǔ)介質(zhì)中。

    標(biāo)簽: FPGA PCB 數(shù)字存儲(chǔ) 掃頻儀

    上傳時(shí)間: 2013-11-03

    上傳用戶(hù):w50403

主站蜘蛛池模板: 贵港市| 山阴县| 皋兰县| 永州市| 临汾市| 苏尼特右旗| 武川县| 夹江县| 昂仁县| 招远市| 广平县| 湖口县| 卢龙县| 哈尔滨市| 那曲县| 子长县| 鸡东县| 上栗县| 丰城市| 申扎县| 江孜县| 南雄市| 凤凰县| 合山市| 石门县| 罗定市| 台南市| 莲花县| 南皮县| 叶城县| 桦南县| 南雄市| 东乌珠穆沁旗| 岳西县| 招远市| 自贡市| 包头市| 民勤县| 永平县| 星子县| 古浪县|