亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

UART-test

  • 這是xilinx公司的uart源代碼

    這是xilinx公司的uart源代碼,希望對(duì)需要的朋友有所幫助

    標(biāo)簽: xilinx uart 源代碼

    上傳時(shí)間: 2013-12-25

    上傳用戶:lhc9102

  • AVR單片機(jī)通用異步收發(fā)器UART操作

    AVR單片機(jī)通用異步收發(fā)器UART操作,可共初級(jí)AVR單片機(jī)學(xué)習(xí)者學(xué)習(xí),調(diào)試。

    標(biāo)簽: UART AVR 單片機(jī) 異步收發(fā)器

    上傳時(shí)間: 2016-06-19

    上傳用戶:1109003457

  • s3c2410勤研的開(kāi)發(fā)板的測(cè)試程序.可以測(cè)試通用的s3c2410芯片的各個(gè)功能,包括ad,usb,lcd,uart

    s3c2410勤研的開(kāi)發(fā)板的測(cè)試程序.可以測(cè)試通用的s3c2410芯片的各個(gè)功能,包括ad,usb,lcd,uart

    標(biāo)簽: s3c2410 uart lcd usb

    上傳時(shí)間: 2013-11-26

    上傳用戶:cooran

  • 這篇文章主要介紹ARM JTAG調(diào)試的基本原理。基本的內(nèi)容包括了TAP (TEST ACCESS PORT) 和BOUNDARY-SCAN ARCHITECTURE的介紹

    這篇文章主要介紹ARM JTAG調(diào)試的基本原理。基本的內(nèi)容包括了TAP (TEST ACCESS PORT) 和BOUNDARY-SCAN ARCHITECTURE的介紹,在此基礎(chǔ)上,結(jié)合ARM7TDMI詳細(xì)介紹了的JTAG調(diào)試原理。 這篇文章主要是總結(jié)了前段時(shí)間的一些心得體會(huì),希望對(duì)想了解ARM JTAG調(diào)試的網(wǎng)友們有所幫助。我個(gè)人對(duì)ARM JTAG的理解還不是很透徹,在文章中,難免會(huì)有偏失和不準(zhǔn)確的地方,希望精通JTAG調(diào)試原理的大俠們不要拍磚,有什么問(wèn)題提出來(lái),我一定盡力糾正。同時(shí)也歡迎對(duì)ARM JTAG調(diào)試感興趣的朋友們一起交流學(xué)習(xí)。

    標(biāo)簽: BOUNDARY-SCAN ARCHITECTURE ACCESS JTAG

    上傳時(shí)間: 2016-06-22

    上傳用戶:kikye

  • 異步串行通信Uart接口設(shè)計(jì)

    異步串行通信Uart接口設(shè)計(jì),Verilog HDL程序,嵌入式必備哦

    標(biāo)簽: Uart 異步串行通信 接口設(shè)計(jì)

    上傳時(shí)間: 2016-06-23

    上傳用戶:qb1993225

  • uart 的波特率發(fā)生器設(shè)計(jì)

    uart 的波特率發(fā)生器設(shè)計(jì),以40MHz主頻率要產(chǎn)生9600Hz波特率

    標(biāo)簽: uart 波特率 發(fā)生器

    上傳時(shí)間: 2013-12-23

    上傳用戶:thuyenvinh

  • UART發(fā)送TX控制電路設(shè)計(jì)

    UART發(fā)送TX控制電路設(shè)計(jì),以波特率產(chǎn)生器的EnableTX將數(shù)據(jù)DATAO以LOAD信號(hào)將其送入發(fā)送緩沖器Tbuff,并令寄存器內(nèi)容已載有數(shù)據(jù)而非空出的標(biāo)志tmpTBufE=0。當(dāng)同步波特率信號(hào)來(lái)臨時(shí)監(jiān)視是否處于tmpTBufE=0(內(nèi)有數(shù)據(jù))以及tmpTRegE=1(沒(méi)有數(shù)據(jù))。即處于尚未啟動(dòng)發(fā)送態(tài)則將Tbuff緩沖寄存器 送入傳輸寄存器Treg內(nèi)并令tmpTRegE=0(內(nèi)又送入數(shù)據(jù)),但因Tbuff已轉(zhuǎn)送入緩沖寄存器TregE內(nèi),為空故令tmpTBufE=1,此tmpTBufE代表緩沖寄存器Tbuff是否為空可再予以送入新的要發(fā)送的數(shù)據(jù)。假如tmpTRegE=0(內(nèi)有數(shù)據(jù))則便要開(kāi)始進(jìn)行數(shù)據(jù)串行傳輸,傳出數(shù)據(jù)為8位,連同啟動(dòng)信號(hào)“0”共需9位的發(fā)送計(jì)數(shù),以BitCnt作計(jì)數(shù)。當(dāng)BitCnt=0計(jì)數(shù)器便開(kāi)始遞加計(jì)數(shù)字節(jié),同時(shí)令起始信號(hào)為0,送入TxD輸出端輸出。而計(jì)數(shù)器為1-8時(shí)都將TReg的最低位Treg(0)輸出到TxD端,并令Treg[]作算術(shù)右移運(yùn)算,依次將Treg[]的D7-D0通過(guò)D0移到TxD端輸出,直到第9位時(shí)停止移位,并將停止位TxD=0發(fā)送而結(jié)束一個(gè)8位數(shù)據(jù)的發(fā)送。

    標(biāo)簽: UART 發(fā)送 控制 電路設(shè)計(jì)

    上傳時(shí)間: 2016-06-23

    上傳用戶:kristycreasy

  • stc12 AD UART demo代碼

    stc12 AD UART demo代碼

    標(biāo)簽: UART demo stc 12

    上傳時(shí)間: 2016-06-24

    上傳用戶:pinksun9

  • 這個(gè)是UART的控制器

    這個(gè)是UART的控制器,已經(jīng)跑通過(guò),分4個(gè)模塊,波特率生成、發(fā)送、接收和fifo,可供初學(xué)者參考

    標(biāo)簽: UART 控制器

    上傳時(shí)間: 2016-06-25

    上傳用戶:s363994250

  • verilog設(shè)計(jì)的UART事例

    verilog設(shè)計(jì)的UART事例,適合于初學(xué)者

    標(biāo)簽: verilog UART

    上傳時(shí)間: 2016-06-26

    上傳用戶:aeiouetla

主站蜘蛛池模板: 山丹县| 星子县| 闻喜县| 开远市| 察雅县| 和平县| 华容县| 且末县| 万盛区| 那坡县| 凤山县| 铜陵市| 云梦县| 辽阳县| 项城市| 那曲县| 宝清县| 都昌县| 庆阳市| 敦化市| 大邑县| 梧州市| 牙克石市| 夏河县| 遂川县| 镇远县| 保康县| 抚顺市| 南京市| 偃师市| 海安县| 晋中市| 临海市| 临西县| 阿拉尔市| 开原市| 景东| 韩城市| 会理县| 上虞市| 阆中市|