proteus中基于51單片機的數(shù)字電壓表的仿真
標簽: proteus 51單片機 數(shù)字電壓表
上傳時間: 2013-07-11
上傳用戶:kbnswdifs
測量車的車速和軸距的文件(包括原理圖和程序)
上傳時間: 2013-07-14
上傳用戶:wanghui2438
印刷線路板制作技術(shù)大全-RF產(chǎn)品設(shè)計過程中降低信號耦合的PCB布線技巧
標簽: PCB 產(chǎn)品設(shè)計 過程 信號耦合
上傳時間: 2013-07-08
上傳用戶:小碼農(nóng)lz
隨著數(shù)字電視日益深入人心,高清概念越來越為人所熟知。帶有高清視頻功能的產(chǎn)品已經(jīng)逐步走向人們的工作和生活,高清視頻處理已經(jīng)從理論研究走向系統(tǒng)實際應用。毫無疑問,無論是從觀眾的視覺還是從產(chǎn)業(yè)的角度來看,高清視頻已經(jīng)成為數(shù)字視頻技術(shù)發(fā)展的必然趨勢。本文研究了整個編解碼系統(tǒng)中ARM控制模塊的軟件設(shè)計,最終完成以PC機為終端控制平臺,經(jīng)ARM控制模塊將命令發(fā)送給核心編解碼芯片MB86H51,使其完成相應的操作。、本文主要的工作有如下幾個方面: 1、根據(jù)ARM各型號芯片的特點,結(jié)合本系統(tǒng)的實際需求,最終選定Atmel公司的AT91SAM9261作為ARM控制板的核心處理芯片,并深入了解該芯片的工作原理和內(nèi)部結(jié)構(gòu)。 2、根據(jù)本系統(tǒng)中所選用的DataFlash型號及外圍電路連接情況等諸多因素,并結(jié)合Atmel公司所提供的AT91SAM9261一級BootLoader參考代碼,編寫調(diào)試符合本系統(tǒng)啟動運行的一級BootLoader引導程序,也稱為Bootstrap引導程序,最終成功實現(xiàn)引導U-Boot程序。 3、深入分析了U-Boot和Linux的體系結(jié)構(gòu)和編譯過程,結(jié)合AT91SAM9261芯片的特點和實際外圍電路的連接情況,修改U-Boot和Linux中主要的編譯參數(shù),并進行重新編譯,最終成功移植到系統(tǒng)板中。 4、在ITU-T提供的H.264標準的參考解碼程序JM8.6的基礎(chǔ)上,詳細研究了H.264視頻編碼標準以及具體的解碼器結(jié)構(gòu)和解碼流程,并結(jié)合DirectX技術(shù),開發(fā)了一款基于PC機的H.264解碼播放器,用于驗證存儲在PC機上的H.264壓縮碼流的正確性。
上傳時間: 2013-04-24
上傳用戶:acon
能精確計算C語言延時程序中延時時間的小工具
上傳時間: 2013-07-29
上傳用戶:357739060
由于信道中存在干擾,數(shù)字信號在信道中傳輸?shù)倪^程中會產(chǎn)生誤碼.為了提高通信質(zhì)量,保證通信的正確性和可靠性,通常采用差錯控制的方法來糾正傳輸過程中的錯誤.本文的目的就是研究如何通過差錯控制的方法以提高通信質(zhì)量,保證傳輸?shù)恼_性和可靠性.重點研究一種信道編解碼的算法和邏輯電路的實現(xiàn)方法,并在硬件上驗證,利用碼流傳輸?shù)臏y試方法,對設(shè)計進行測試.在以上的研究基礎(chǔ)之上,橫向擴展和課題相關(guān)問題的研究,包括FPGA實現(xiàn)和高速硬件電路設(shè)計等方面的研究. 糾錯碼技術(shù)是一種通過增加一定的冗余信息來提高信息傳輸可靠性的有效方法.RS碼是一種典型的糾錯碼,在線性分組碼中,它具有最強的糾錯能力,既能糾正隨機錯誤,也能糾正突發(fā)錯誤.在深空通信,移動通信以及數(shù)字視頻廣播等系統(tǒng)中具有廣泛的應用,隨著RS編碼和解碼算法的改進和相關(guān)的硬件實現(xiàn)技術(shù)的發(fā)展,RS碼在實際中的應用也將更加廣泛. 在研究中,對所研究的問題進行分解,集中精力研究課題中的重點和難點,在各個模塊成功實現(xiàn)的基礎(chǔ)上,成功的進行系統(tǒng)組合,協(xié)調(diào)各個模塊穩(wěn)定的工作. 在本文中的EDA設(shè)計中,使用了自頂向下的設(shè)計方法,編解碼算法每一個子模塊分開進行設(shè)計,最后在頂層進行元件例化,正確實現(xiàn)了編碼和解碼的功能. 本文首先介紹相關(guān)的數(shù)字通信背景;接著提出糾錯碼的設(shè)計方案,介紹RS(31,15)碼的編譯碼算法和邏輯電路的實現(xiàn)方法,RTL代碼編寫和邏輯仿真以及時序仿真,并討論了FPGA設(shè)計的一般性準則以及高速數(shù)字電路設(shè)計的一些常用方法和注意事項;最后設(shè)計基于FPGA的硬件電路平臺,并利用靜態(tài)和動態(tài)的方法對編解碼算法進行測試. 通過對編碼和解碼算法的充分理解,本人使用Verilog HDL語言對算法進行了RTL描述,在Altera公司Cyclone系列FPGA平臺上面實現(xiàn)了編碼和解碼算法. 其中,編碼的最高工作頻率達到158MHz,解碼的最高工作頻率達到91MHz.在進行硬件調(diào)試的時候,整個系統(tǒng)工作在30MHz的時鐘頻率下,通過了硬件上的靜態(tài)測試和動態(tài)測試,并能夠正確實現(xiàn)預期的糾錯功能.
上傳時間: 2013-07-01
上傳用戶:liaofamous
·文件列表: U盤MP3下的文件系統(tǒng) 完全兼容FAT16 FAT32 ......................................\U盤MP3文件系統(tǒng) ......................................\..............\fat.c .............................
上傳時間: 2013-06-21
上傳用戶:Shoen
·很全的文件系統(tǒng)(完整支持FAT12/FAT16/FAT32)市面還有書籍支持文件列表: ZLG.FS ......\dir.C ......\disk.C ......\FAT.C ......\Fat.h ......\FDT.C ......\file.C ......\OSFile
上傳時間: 2013-04-24
上傳用戶:
·H.264高清視頻編解碼系統(tǒng)中ARM控制模塊的軟件設(shè)計
上傳時間: 2013-07-22
上傳用戶:wmwai1314
可以在里面修改協(xié)議.主要是cmos---fpga--usb(68013a)中除68013a部分的程序
上傳時間: 2013-08-21
上傳用戶:半熟1994
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1